精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe、ASI和sRIO之間有哪些不同呢?

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 2023-10-13 10:40 ? 次閱讀

串行總線協議PCIe、ASI和sRIO的比較

電路板間以及背板上的數據通信越來越受到關注。由于下一代計算機、控制和通信系統的設計都是為日益提高的性能需求所驅動的,建立在共享多點并行總線協議和非標準小型封裝及機架上的傳統系統正在被小型模塊化系統所取代。

點對點的串行總線協議正在取代多點的并行總線協議。PCIe(PCI Express)和sRIO(Serial Rapid I/O,串行快速I/O)等片間串行總線互連正用于高速高密度的模塊設計,甚至更小的嵌入式設計也能受益于這些新的串行互連。

背板的總線互連是建立模塊化系統的關鍵。新的設計需要低延遲的互連,某些情況下,還需要互連具有多種QoS功能以使子系統緊密耦合。一些經銷商開發了專用的背板協議,但是,隨著ASI(Advanced Switching Interconnect,高級交換互連)的發展,專用背板會越來越少。

串行互連的構架

無處不在的PCI/PCI-X加載/存儲外設互連總線協議使用了深度優先的層次樹將I/O設備和CPU相連,PCIe是其后繼者。所有設備共享一個公共存儲器和I/O地址空間,數據包基于存儲器和I/O地址傳遞。

主機CPU經主橋(或稱根聯合體)與I/O設備相連,或轉為形成層次樹。PCIe的使用正在猛增,它被廣泛應用于PC、服務器、存儲器和電信系統。

sRIO同樣是串行加載/存儲總線協議,它針對基于DSP的嵌入式應用。sRIO有一個使用郵箱或隊列的信息設備,并用設備地址擴充了基于存儲器地址的路由。

sRIO與PCIe的主要區別在于它具有支持點對點通信的能力;SerDes采用×1和×4的縮減的連接寬度,速率為3.125Gb/s;此外,sRIO還有原子操作等附加的數據包定義。

sRIO的其他特性包括:簡單的地址分配路由、小數據包頭和基于郵箱的信息機制。通過延伸這一特性就發展成了快速結構(Rapid Fabric)。

為將控制系統、計算機和通信背板整合,ASI提供了可擴展的互連。它用三層堆棧結構使物理數據傳輸和同步,它也使用了PCIe的物理層和數據鏈路層,并進行了少許的增強。

傳輸層提供了基于路徑的路由機制,支持背板特性,并將應用空間擴展至包含路由器等通信系統。在ASI定義中包含了PI(協議接口),它為網絡以及傳統的或經銷商定義的開隧道(tunneling)提供了傳輸服務。

PI網絡服務基本規范包括設備管理(PI-4)、事件/錯誤處理(PI-5)、組播(PI-0)和拆分與重組的通用傳輸(PI-2),以及網絡管理。ASI配套規范定義了簡單排隊和簡單加載/存儲等附加的數據運動模型。

wKgZomUorgqAADK0AAA42m2Ekvc877.jpg

圖1 ASI構架和基于路徑的路由

ASI基于路徑的路由簡化了交換機設計,同時也通過免除對交換機路由表的支持縮短了延遲。圖1顯示了典型的基于背板的ASI系統及其基于路徑的路由。

總線協議的對比

表1總結了片間和背板總線接口的關鍵特性。基于標準的高速串行互連和標準小型模塊化設計指出了下一代計算機與通信系統設計的方向。

wKgaomUorgqARiPpAACW_yOEXyo085.jpg

表1 三種總線接口特性的對比

PCIe可能是大部分CPU和端點設備的選擇;sRIO有望成為用于無線基礎設施上線卡DSP的指導性方案;而ASI則提供了豐富的支持高性能背板互連的特性。







審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 控制系統
    +關注

    關注

    41

    文章

    6420

    瀏覽量

    110105
  • 存儲器
    +關注

    關注

    38

    文章

    7366

    瀏覽量

    163098
  • QoS
    QoS
    +關注

    關注

    1

    文章

    135

    瀏覽量

    44657
  • sRIO
    +關注

    關注

    1

    文章

    30

    瀏覽量

    20913
  • PCIe接口
    +關注

    關注

    0

    文章

    116

    瀏覽量

    9627

原文標題:PCIe、ASI和sRIO之間有什么不同?

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    FPGA優質開源模塊-SRIO IP核的使用

    本文介紹一個FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協議是一種高速串行通信協議,在我參與的項目中主要是用于FPGA和DSP之間的高速通信。有關SRIO協議的
    的頭像 發表于 12-12 09:19 ?1788次閱讀
    FPGA優質開源模塊-<b class='flag-5'>SRIO</b> IP核的使用

    請教關于兩片DSP之間測試SRIO通信的幾個問題

    SRIO_Test.c 和 SRIO_2DSP_Test.c測試模式:測試兩個DSP之間SRIO通信,選擇測試模式是SRIO_NO_LO
    發表于 08-03 09:29

    請問C6678的SRIOPCIe和EMAC端口能不能同時使用?

    請問C6678的SRIOPCIe和EMAC端口能不能同時使用?存不存在排他性的問題?
    發表于 12-26 14:06

    FPGA與DSP間的SRIO無法正確傳輸成功

    CCS5.5DSP 6657FPGA XC7Z030FPGA 與 FPGA 之間SRIO傳輸成功;DSP 與 DSP 之間SRIO傳輸成功;問題 : FPGA 與 DSP
    發表于 01-10 11:17

    請問virtex-6 FPGA是否SRIO引腳,哪個引腳可以配置為SRIO

    你好我對DSP和SRIO之間的通信感興趣。有人知道virtex-6 FPGA是否srio引腳,以及如何配置?
    發表于 06-14 14:22

    如何去設計并實現 ASI 編碼?

    ASI 哪些分層結構?如何去設計并實現 ASI 編碼?ASI 接口的什么應用意義?
    發表于 04-08 06:37

    串行總線協議PCIeASIsRIO之間什么不同?

    串行總線協議PCIeASIsRIO之間什么不同?
    發表于 05-25 07:05

    PCIe總線和PCI總線哪些不同之處

    PCIe是什么?PCIe的架構是由哪些部分組成的?PCIe總線和PCI總線哪些不同之處
    發表于 10-26 08:10

    ZYNQ與DSP之間SRIO通信的設計實現

    1ZYNQ與DSP之間通信例程1.1ZYNQ 與DSP之間SRIO通信1.1.1例程位置ZYNQ例程保存在資料盤中的Demo\\ZYNQ\\PL\\srio_gen2_0_ex文件夾下
    發表于 02-21 14:51

    基于SRIO協議的板級芯片互聯技術

    本文介紹了這種基于SRIO互聯技術的高速實時數據處理硬件平臺,并在該平臺上研究了多DSP之間、DSP與FPGA之間SRIO通信技術。
    發表于 01-10 15:07 ?3760次閱讀
    基于<b class='flag-5'>SRIO</b>協議的板級芯片互聯技術

    Xilinx SRIO IP介紹和使用經驗分享

    隨著PCIe接口、以太網接口的飛速發展,以及SOC芯片的層出不窮,芯片間的數據交互帶寬大大提升并且正在向片內交互轉變;SRIO接口的應用市場在縮小,但是由于DSP和PowerPC中集成了SRIO接口,因此在使用DSP/Power
    的頭像 發表于 08-02 10:00 ?4351次閱讀
    Xilinx <b class='flag-5'>SRIO</b> IP介紹和使用經驗分享

    在FPGA和DSP兩種處理器之間實現SRIO協議的方法

    摘要: 現代 信號 處理系統通常需要在不同處理器之間實現高速數據 通信 ,SRIO協議由于高效率、低延時的特性被廣泛使用。本文研究了在 FPGA 和 DSP 兩種處理器之間實現SRIO
    的頭像 發表于 03-20 15:00 ?1820次閱讀

    基于FPGA的SRIO協議設計

    本文介紹一個FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協議是一種高速串行通信協議,在我參與的項目中主要是用于FPGA和DSP之間的高速通信。有關SRIO協議的
    的頭像 發表于 09-04 18:19 ?1162次閱讀
    基于FPGA的<b class='flag-5'>SRIO</b>協議設計

    srio交換芯片是什么?srio交換芯片的原理和作用

    等領域,以實現設備之間的高速、低延遲數據交互。SRIO交換芯片的出現,極大地提升了數據傳輸效率和系統性能。
    的頭像 發表于 03-16 16:40 ?2864次閱讀

    FPGA與SRIO調試步驟

     FPGA(現場可編程門陣列)和DSP(數字信號處理器)之間通過SRIO接口進行調試通常需要以下步驟。
    的頭像 發表于 04-19 11:48 ?1036次閱讀