精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用半大馬士革工藝流程研究后段器件集成的工藝

半導(dǎo)體芯科技SiSC ? 來源:泛林集團(tuán) ? 作者:泛林集團(tuán) ? 2023-10-24 17:24 ? 次閱讀

來源:泛林集團(tuán)

作者:半導(dǎo)體工藝與整合 (SPI) 資深工程師 Assawer Soussou 博士

SEMulator3D?虛擬制造平臺(tái)可以展示下一代半大馬士革工藝流程,并使用新掩膜版研究后段器件集成的工藝假設(shè)和挑戰(zhàn)

wKgaomU3jSyARmh5AAMyeefL7UI666.jpg

l介紹

隨著技術(shù)推進(jìn)到1.5nm及更先進(jìn)節(jié)點(diǎn),后段器件集成將會(huì)遇到新的難題,比如需要降低金屬間距和支持新的工藝流程。為了強(qiáng)化電阻電容性能、減小邊緣定位誤差,并實(shí)現(xiàn)具有挑戰(zhàn)性的制造工藝,需要進(jìn)行工藝調(diào)整。為應(yīng)對(duì)這些挑戰(zhàn),我們嘗試在1.5nm節(jié)點(diǎn)后段自對(duì)準(zhǔn)圖形化中使用半大馬士革方法。我們?cè)趇mec生產(chǎn)了一組新的后段器件集成掩膜版,以對(duì)單大馬士革和雙大馬士革進(jìn)行電性評(píng)估。新掩膜版的金屬間距分別為14nm、16nm、18nm、20nm和22nm,前兩類是1.5nm節(jié)點(diǎn)后段的最小目標(biāo)金屬間距,后三類用于工藝窗口評(píng)估。

SEMulator3D?虛擬制造平臺(tái)可以展示下一代半大馬士革工藝流程,并使用新掩膜版研究后段器件集成的工藝假設(shè)和挑戰(zhàn)。此外,我們還使用新掩膜版模擬和測(cè)試了用于提升電阻電容性能和改進(jìn)制造的額外工藝。

l在自對(duì)準(zhǔn)圖形化中使用半大馬士革方法

使用間隙填充和間隔層去除方案,我們提出在自對(duì)準(zhǔn)圖形化中使用半大馬士革方法。

間隔層去除方案需要選擇性刻蝕工藝。區(qū)域選擇性沉積 (ASD) 是填充LE2間隙的最佳沉積選擇。圖1 (a) 展示間隙填充工藝的剖面圖,以及間隔層和LE1核心的位置。通過使用SEMulator3D軟件,我們可以更好地研究間隙填充方案和間隔層去除方案會(huì)面臨的挑戰(zhàn)。

wKgZomU3jS2ATVccAALyZEmkdzc362.jpg

圖1:1.5nm節(jié)點(diǎn)圖形化工藝的間隙填充和間隔層去除方案

l半大馬士革工藝流程

我們還使用SEMulator3D虛擬制造對(duì)半大馬士革工藝流程進(jìn)行了模擬。圖2展示模擬出的工藝流程。使用SALELE(自對(duì)準(zhǔn)光刻-刻蝕-光刻-刻蝕)方法對(duì)金屬2進(jìn)行了圖形化,并使用極紫外光刻將其連接到金屬3。之后,使用模擬的工藝流程對(duì)金屬2圖形化和金屬2與金屬3的連接進(jìn)行敏感性分析。

wKgaomU3jS2AZC6HAAbjuEmANNw738.jpg

圖2:使用新掩膜版進(jìn)行后段器件集成的半大馬士革工藝流程

l工藝助推器

圖3展示新掩膜版的工藝助推器。我們也使用SEMulator3D來模擬和分析這些掩膜版助推器的可行性和性能。

wKgZomU3jS6ACWKtAAPSXXnUATo421.jpg

圖3:掩膜版的1.5nm節(jié)點(diǎn)工藝助推器

l混合高度

通過定制金屬線的高度,可以完全優(yōu)化電阻電容性能(如圖4),而金屬線高度的靈活性可以通過刻蝕金屬線實(shí)現(xiàn)。高金屬線電阻低、電容高,因此可能適用于電源線和長信號(hào)線;短金屬線電阻高、電容低,因此最有可能適用于信號(hào)線。我們使用SEMulator3D對(duì)這一概念進(jìn)行了初步分析。

wKgaomU3jS-AASgdAAXKc0V311E659.jpg

圖4:為優(yōu)化電阻電容產(chǎn)品性能進(jìn)行的混合高度定制

l類似自對(duì)準(zhǔn)的通孔對(duì)準(zhǔn)(SAB)

自對(duì)準(zhǔn)圖形化技術(shù)最早被用于14nm節(jié)點(diǎn)的互連技術(shù)。為了生成有效器件,需要切斷由這一技術(shù)產(chǎn)生的平行金屬線。這種切斷掩膜的邊緣定位誤差很有挑戰(zhàn)性,因此在10nm和7nm節(jié)點(diǎn)開發(fā)了自對(duì)準(zhǔn)區(qū)塊技術(shù),將套刻允許誤差擴(kuò)大到?間距。邊緣定位誤差在1.5nm技術(shù)節(jié)點(diǎn)會(huì)更具挑戰(zhàn)性,我們預(yù)計(jì)這一自對(duì)準(zhǔn)技術(shù)需要擴(kuò)展至通孔層。此時(shí),我們?cè)俅问褂肧EMulator3D研究1.5nm節(jié)點(diǎn)通孔自對(duì)準(zhǔn)的不同選擇(如圖5)。

wKgZomU3jS-AONLWAAKav3BQyfk667.jpg

圖5:使用半大馬士革自對(duì)準(zhǔn)通孔以改善通孔套刻精度

l空氣間隙

為進(jìn)行大馬士革工藝引入了空氣間隙,但還需要額外的刻蝕步驟來去除薄層間介質(zhì)。在直接金屬刻蝕中,工藝結(jié)束時(shí)會(huì)沉積薄層間介質(zhì)。沉積工藝可以在間距緊密處夾止二氧化硅,從而形成空氣間隙。在模擬中,我們探索了空氣間隙形成的基本模型,并計(jì)劃了額外的模擬項(xiàng)目。在初始工藝流程中,我們模擬了簡單的空氣間隙填充、氧化物間隙填充和化學(xué)機(jī)械拋光 (CMP)。我們使用SEMulator3D模擬了這一工藝流程(如圖6)。

wKgaomU3jTCANLJ_AAMgKuAzPxY617.jpg

圖6:空氣間隙工藝形成模擬

l高深寬比金屬線

在傳統(tǒng)的大馬士革工藝中,深寬比通常限于2左右。超過這個(gè)深寬比,就很難在不形成空隙的情況下沉積金屬線了。直接金屬刻蝕中,金屬高度受限于刻蝕工藝,深寬比可以達(dá)到甚至超過5。因?yàn)殡娮桦S著尺寸的減小而增加,這對(duì)于先進(jìn)節(jié)點(diǎn)來說是很重要的工藝助推器。增加金屬高度是持續(xù)電阻微縮的重要方法。直接金屬刻蝕工藝的關(guān)鍵挑戰(zhàn)是減少刻蝕過程中的硬掩膜消耗。我們使用SEMulator3D對(duì)這一挑戰(zhàn)進(jìn)行了建模。

l混合金屬化

為了減少總電阻,可以為金屬線和通孔使用不同的金屬。imec正在研究中對(duì)這一方面進(jìn)行探索。

l結(jié)論

我們使用SEMulator3D定義和模擬1.5nm及更先進(jìn)節(jié)點(diǎn)的后段工藝流程?;谶@些模擬結(jié)果,我們建立了新掩膜版的設(shè)計(jì)規(guī)則。使用模擬推薦的工藝流程,我們成功試產(chǎn)了掩膜版。SEMulator3D模擬出性能助推器的原始概念后,我們也在硅片上對(duì)完全自對(duì)準(zhǔn)通孔、高深寬比金屬線和空氣間隙等工藝助推器進(jìn)行了演示。這些模擬結(jié)果有助于imec先進(jìn)節(jié)點(diǎn)領(lǐng)域的研究,并作用于硅芯片這個(gè)終端產(chǎn)品上。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    453

    文章

    50387

    瀏覽量

    421783
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    27003

    瀏覽量

    216263
  • 泛林集團(tuán)
    +關(guān)注

    關(guān)注

    0

    文章

    58

    瀏覽量

    11798
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB工藝流程詳解

    PCB工藝流程詳解PCB工藝流程詳解
    發(fā)表于 05-22 14:46

    多種電路板工藝流程

    不同的工藝流程做詳細(xì)的介紹。  1、單面板工藝流程下料磨邊→鉆孔→外層圖形→(全板鍍金)→蝕刻→檢驗(yàn)→絲印阻焊→(熱風(fēng)整平)→絲印字符→外形加工→測(cè)試→檢驗(yàn)?! ?、雙面板噴錫板工藝流程下料磨邊→鉆孔→沉銅
    發(fā)表于 12-19 09:52

    SMT貼裝基本工藝流程

    , 以及在回流焊接機(jī)之后加上PCA下板機(jī)(PCA Un-loader ),另外,成品PCA可能需要進(jìn)行清洗和進(jìn)行老 化測(cè)試,下面的流程圖(圖1)描述了典型的貼裝生產(chǎn)基本工藝流程?! ∩厦婧唵谓榻B了SMT貼
    發(fā)表于 08-31 14:55

    晶體管管芯的工藝流程?

    晶體管管芯的工藝流程?光刻的工藝流程?pcb制版工藝流程?薄膜制備工藝流程?求大佬解答
    發(fā)表于 05-26 21:16

    關(guān)于黑孔化工藝流程工藝說明,看完你就懂了

    關(guān)于黑孔化工藝流程工藝說明,看完你就懂了
    發(fā)表于 04-23 06:42

    樣板貼片的工藝流程是什么

    樣板貼片的工藝流程是什么
    發(fā)表于 04-26 06:43

    pcb工藝流程

    工藝流程
    發(fā)表于 02-24 11:02 ?0次下載

    如何采用銅互連單大馬士革工藝制作超厚金屬銅集成電感的概述

    成功開發(fā)超厚介質(zhì)膜的淀積和刻蝕工藝、超厚金屬銅的電鍍和化學(xué)機(jī)械研磨等工藝,采用與 CMOS 完全兼容的銅互連單大馬士革工藝制作了超厚金屬銅集成
    的頭像 發(fā)表于 05-19 10:39 ?2w次閱讀

    12吋晶圓集成電路芯片制程工藝與工序后端BEOL的詳細(xì)資料說明

    本文介紹集成電路芯片制造后端大馬士革銅布線多層互聯(lián)及測(cè)試等工藝。目的是科普集成電路芯片制造工藝(制程)知識(shí),也可供第六代IGBT和汽車電子
    發(fā)表于 04-10 08:00 ?45次下載
    12吋晶圓<b class='flag-5'>集成</b>電路芯片制程<b class='flag-5'>工藝</b>與工序后端BEOL的詳細(xì)資料說明

    實(shí)現(xiàn)3nm技術(shù)節(jié)點(diǎn)需要突破哪些半導(dǎo)體關(guān)鍵技術(shù)

    將互連擴(kuò)展到3nm技術(shù)節(jié)點(diǎn)及以下需要多項(xiàng)創(chuàng)新。IMEC認(rèn)為雙大馬士革中的單次顯影EUV,Supervia結(jié)構(gòu),半大馬士革工藝以及后段(BEOL)中的附加功能是未來的方向。IMEC納米互
    的頭像 發(fā)表于 09-15 17:23 ?7098次閱讀
    實(shí)現(xiàn)3nm技術(shù)節(jié)點(diǎn)需要突破哪些半導(dǎo)體關(guān)鍵技術(shù)

    集成電路芯片封裝工藝流程

    集成電路芯片封裝工藝流程有哪些?
    的頭像 發(fā)表于 07-28 15:28 ?1.3w次閱讀

    集成電路基本的工藝流程步驟

    集成電路是一種微型電子器件或部件,使用工藝把電路中需要的晶體管、電阻、電容和電感等元件連線布線接在一起,然后封裝起來成為具有所需電路功能的微型結(jié)構(gòu)。那么集成電路基本的
    的頭像 發(fā)表于 02-01 16:40 ?3.2w次閱讀

    什么是銅互連?為什么銅互連非要用雙大馬士革工藝?

    在芯片制程中,很多金屬都能用等離子的方法進(jìn)行刻蝕,例如金屬Al,W等。但是唯獨(dú)沒有聽說過干法刻銅工藝,聽的最多的銅互連工藝要數(shù)雙大馬士革工藝,為什么?
    的頭像 發(fā)表于 11-14 18:25 ?8021次閱讀
    什么是銅互連?為什么銅互連非要用雙<b class='flag-5'>大馬士革</b><b class='flag-5'>工藝</b>?

    半大馬士革集成中引入空氣間隙結(jié)構(gòu)面臨的挑戰(zhàn)

    幫助imec確定使用半大馬士革集成和空氣間隙結(jié)構(gòu)進(jìn)行3nm后段集成工藝假設(shè) ? ? 作者:泛林集團(tuán)Semiverse? Solution部
    發(fā)表于 12-25 14:40 ?276次閱讀
    <b class='flag-5'>半大馬士革</b><b class='flag-5'>集成</b>中引入空氣間隙結(jié)構(gòu)面臨的挑戰(zhàn)

    半大馬士革工藝:利用空氣隙減少寄生電容

    本文介紹了半大馬士革工藝:利用空氣隙減少寄生電容。 隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片制程已經(jīng)進(jìn)入了3納米節(jié)點(diǎn)及更先進(jìn)階段。在這個(gè)過程中,中道(MEOL)金屬互聯(lián)面臨著諸多新的挑戰(zhàn),如寄生電容等
    的頭像 發(fā)表于 11-19 17:09 ?191次閱讀
    <b class='flag-5'>半大馬士革</b><b class='flag-5'>工藝</b>:利用空氣隙減少寄生電容