一般我們在進行PCB設計時可能會留意到有些信號會串聯一個電阻,那么大家是否有想過所串聯的電阻是有什么作用呢?
大家可以看一下下面圖示的案例,信號是從CPU處出來再接到DDR顆粒的,每一個DDR數據線都有串聯一個電阻,其實這個串聯電阻的作用是進行阻抗匹配的,防止信號發生反射。
我們接下來用allegro軟件自帶的sigxplorer軟件進行仿真驗證一下,我們主要分析驗證一下這個電阻他是如何進行阻抗匹配以及電阻阻值應該如何選取!
首先我們需要按照下圖先對鏈路進行搭建,并且把傳輸線阻抗改為常規的單端50ohm,
然后再把tx和rx的模型改為1.8v的高速模型
電阻的阻值大小我們分為6種情況進行仿真,如下圖所示,看電阻大小對實際信號反射的改善效果,以及把模式切換成reflection,進行信號反射仿真
設置好前面的參數之后我們點擊仿真,可以看到我們如下仿真的結果,rx端所接收到的波形,可以看到當我們前面沒有串聯電阻的時候信號會發生嚴重的過沖現象,當我們不斷把電阻加大的時候我們會發現信號的過沖在不斷的減小,但是當電阻為40歐姆和50歐姆的時候,信號的上升沿發生了欠沖的現象(上升沿變緩),當電阻在30歐姆的時候我們會發現信號的質量是最好的!
從上面的仿真結果我們知道電阻的大小會對波形產生不同的影響,而且電阻不是越大越好也不是越小越好,我們只有選擇合適的串聯電阻才能達到改善信號反射的效果。一般我們所選取的電阻大小為22-30歐之間,當然實際要確定這個阻值的具體大小最好是通過仿真驗證決定或者在后期調試階段可以更換電阻的阻值從而達到阻抗匹配的目的。
這其中的原理是因為在tx端有一個內阻(內阻不是一個固定值,他是會變化的),一般是小于50歐姆的,而傳輸線阻抗為50歐姆,兩者阻抗不一致則會導致信號發生反射,我們在信號前面加一個電阻的作用則是為了改善信號的反射,使得信號內阻加上串接電阻的阻值等于或者接近傳輸線的阻抗,從而消除信號的反射。
以DDR為例,現在的DDR基本上都不會有串接電阻了,當然并不是說不需要這個電阻,是因為現在的DDR有了ODT技術,相當于把電阻集成到芯片內部了(而且電阻可調),所以我們外部的數據線是不需要添加串聯的端接電阻了,但是需要注意的是,ODT技術是針對數據線來說的,不包含地址線,控制線,時鐘線,所以地址線,控制線,時鐘線如果不做處理的化也會有信號發生反射,除了串聯端接外我們還有并聯端接可以降低信號的反射,不同的端接方式有不同的應用場景以及有不同效果,這個電阻我們需要盡量靠近tx端進行放置才有效果,如果放置的過遠則不會起到改善信號反射的效果,我們下次也可以驗證一下電阻如果放置的過遠信號的波形會產生什么變化。
聲明:
本文凡億教育原創文章,轉載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
原文標題:信號上的串聯電阻是如何改善信號質量的
文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。
相關推薦
問題:查看有些原理圖的設計時,經常看到串一些小電阻,如0Ω,22Ω,33Ω等等,但是也不是一定串。同樣場合有的串,有的不串。這是為什么呢?這里電阻串聯的意義是什么呢?什么時候需要串電阻
發表于 11-16 09:55
?267次閱讀
在數字時代,VGA信號雖然不再是主流,但在某些情況下,如老式設備升級或特定工業應用中,VGA仍然是不可或缺的。然而,VGA信號容易受到干擾,導致圖像質量下降。 1. 使用高質量的VGA
發表于 11-08 10:32
?273次閱讀
晶振(晶體振蕩器)在電子電路中扮演著非常重要的角色,它提供了穩定的時鐘信號,確保了電路的穩定運行。晶振通常與電阻串聯使用,以實現特定的功能。 1. 晶振的工作原理 晶振是一種利用石英晶體的壓電效應來
發表于 09-29 10:30
?418次閱讀
時,直流的輸出信號較為平穩,如下圖所示。
當DAC60096接入輸入,給出一電壓值時,引入了相當大的噪聲,導致直流信號的質量變差。
但DAC本身給出的信號
發表于 08-02 07:47
在電子電路中,負反饋是一種常見的技術,用于改善電路的性能和穩定性。串聯負反饋是負反饋的一種形式,它通過在放大器的輸入和輸出之間引入一個串聯電阻來實現。 負反饋的基本概念 在討論
發表于 07-30 09:44
?768次閱讀
一、信噪比SNR 信噪比(Signal-to-Noise Ratio, SNR)是衡量信號質量的重要指標,表示信號功率與噪聲功率的比值。SNR通常以分貝(dB)為單位表示。以下是信噪比的公式及其解釋
發表于 07-10 11:28
?5413次閱讀
很低,跟信號線之間阻抗不匹配,串上一個電阻后,可改善匹配情況,以減少反射,避免振蕩等。可以減少信號邊沿的陡峭程度,從而減少高頻噪聲以及過沖等。因為串
發表于 06-06 08:10
?1156次閱讀
的上拉電阻會限制流過電阻的電流,從而減少功耗。但同時,太大的上拉電阻會影響信號上升時間和下降時間
發表于 05-02 15:00
?880次閱讀
上拉電阻是一種用于保證輸入信號為預期邏輯電平的電阻元件。上拉電阻的作用在于通過一個
發表于 05-02 14:51
?3527次閱讀
電阻基本就是阻抗匹配作用,一般來說如果LAYOUT比較好此電阻貼0歐沒問題的,如果出現問題,就可以通過改變串連的小電阻來調節信號質量,從而達
發表于 04-26 09:31
為了保護接口,抵抗小能量電壓脈沖,防止信號脈沖損壞接口的。 舉個簡單的例子: 一個串口通訊的提示信號,當接上串口時,因為瞬間的插拔產生了一個很窄的電壓脈沖
發表于 04-23 14:51
?1082次閱讀
上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。而下拉電阻是直接接到地上,接二極管的時候
發表于 02-29 12:39
?3567次閱讀
1.請問max96724的參考設計原理圖資料有嗎?
2.請問LOCK信號和ERRB信號的上拉電阻選用10K可以嗎,還是說必須是規格書寫的40K
發表于 01-10 07:45
DDR加終端匹配電阻和不加信號質量的區別? DDR(雙倍數據傳輸速率)是一種常用于計算機內存的高速數據傳輸技術。在DDR中,終端匹配電阻和信號
發表于 12-29 13:54
?1017次閱讀
消除反射是采用電阻串聯的方式,在終端處消除反射是采用電阻并聯的方式(還有很多種端接), 今天我們一起來看一下在采用菊花鏈拓撲結構時,末端加匹配電阻和不加匹配
發表于 12-25 07:45
?512次閱讀
評論