精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何減少PCB板內的串擾

jf_pJlTbmA9 ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2023-11-24 17:13 ? 次閱讀

本文轉載自: 韜略科技EMC微信公眾號

隨著科技發展和人們消費需求,現今電子設備小型化的趨勢越來越突出,印制電路板(PCB)越做越小。這導致PCB板內信號走線之間容易產生無意間耦合,這種耦合現象被稱為串擾(如圖1)。

wKgZomVddJmASLGVAAT9QjgAvqA843.png

圖1.平行走線相互串擾

以下列舉一些減少串擾的PCB布線規則。

規則 1:關鍵信號遠離I/O信號

需要重點關注I/O連接口附近的關鍵布線,因為噪聲很容易通過這些 I/O 口以輻射或者傳導的形式離開或進入電路板。如I/O口直連的信號線與關鍵信號線靠太近,會產生耦合效應(見圖 2)。

wKgZomVddJqAGrioAAGMcLYu128869.png

圖2.關鍵信號與I/O口走線圖示

噪聲會通過I/O連接線進入,并通過PCB內部I/O連接線耦合到關鍵信號上(時鐘或敏感信號),模型如圖3a。同樣的,關鍵信號(時鐘或高速信號)會將噪聲耦合到PCB內部的I/O信號走線,并通過I/O連接線往外輻射,模型如圖3b示:

wKgaomVddJyAfmxmAAIkr4SNrSw907.png

圖3.關鍵信號與I/O信號靠太近會引起潛在的EMC問題

規則2:高速信號走線盡量短

在高速PCB(> 100MHz)上,高頻信號波長較短,輻射效率高,以至高速信號本身走線形成天線效應,特別是當走線放在頂層或底層時。這種不必要的輻射可以耦合到相鄰的走線甚至是附近接口連接線。我們建議將高速信號走線畫在PCB中間層,如圖4b所示。這有助于控制來高速信號產生的電磁場,避免出現串擾或電磁干擾形式的非預期耦合。如果高速走線走在表層,則應使走線盡量短,當走線小于電小尺寸(1/10波長)時,天線效應會大大減少。如圖4所示:

wKgZomVddKOAO1N0AAGRTbB1CmU708.png

圖4. a.信號走表層 b.信號走中間層

規則3:差分網絡匹配

理論上,差分對傳輸的信號大小相等,極性相反,因此差分對產生的EMI會相互抵消或者忽略。但是,只有在差分對走線長度相等并且盡可能對稱地靠近彼此時才有效。圖5展示了幾種不同情況的差分對走線。

wKgaomVddKSAensjAAJV0u9heao989.png

圖5.差分走線優劣對比圖

為了對比差分信號走線好壞的輻射情況,作如下電路仿真,圖6a和圖6b分別是兩組對稱和非對稱走線,走線左端輸入高頻差分信號,右端端接負載。

wKgZomVddKaASrQjAAGAHhUYVxU681.png

圖6. a.對稱走線 b.非對稱走線

我們對以上兩種情況做近場分析,噪聲仿真如圖7:

wKgaomVddKiASOOBAAWR4jdn6MM860.png

圖7.a對稱差分走線仿真圖 b非對稱差分走線仿真圖

在1m距離情況下,對比測試輻射發射情況。30MHz-1GHz的頻段下,對稱走線比非對稱走線噪聲值小8-10db,如圖8所示。

wKgaomVddKqAB2NIAARCo-dwFfs682.png

圖8. 1m距離輻射對比數據

總的來說,在電子設備的設計中,電路前期設計的重要性不容忽視。良好的EMC設計可以確保設備的正常運行,避免電磁干擾對其他設備的影響,并提高產品自身的可靠性。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB板
    +關注

    關注

    27

    文章

    1418

    瀏覽量

    51219
  • 信號
    +關注

    關注

    11

    文章

    2739

    瀏覽量

    76166
  • 串擾
    +關注

    關注

    4

    文章

    186

    瀏覽量

    26882
收藏 人收藏

    評論

    相關推薦

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號線產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據耦合類型和位置的不同,信號主要
    的頭像 發表于 09-12 08:08 ?598次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    M9航空接口3芯如何減少

    德索工程師說道要減少M9航空接口3芯的,首先需要深入了解產生的原因。
    的頭像 發表于 04-26 16:11 ?260次閱讀
    M9航空接口3芯如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>

    PCB布局相關的注意事項

    在設計印刷電路PCB)時,確保信號完整性和最小化噪聲是至關重要的。和地線反彈噪聲是兩種常見的問題,它們可以影響電路的性能和穩定性。以下是一些與
    的頭像 發表于 02-05 10:59 ?393次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>板</b>布局相關的注意事項

    PCB設計中,如何避免

    PCB設計中,如何避免? 在PCB設計中,避免是至關重要的,因為
    的頭像 發表于 02-02 15:40 ?1346次閱讀

    PCB產生的原因及解決方法

    PCB產生的原因及解決方法? PCB(印刷電路)是電子產品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機械支撐。在
    的頭像 發表于 01-18 11:21 ?1532次閱讀

    減少的方法有哪些

    一些方法盡量降低的影響。那么減少的方法有哪些呢? 檢查靠近 I/O 網絡的關鍵網絡 檢查與I/O線相關的關鍵網絡的布線非常重要,因為
    的頭像 發表于 01-17 15:02 ?1400次閱讀
    <b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法有哪些

    pcb中的機制是什么

    PCB設計過程中,(Crosstalk)是一個需要重點關注的問題,因為它會導致信號質量下降,甚至可能導致數據丟失。本文將詳細介紹PCB中的
    的頭像 發表于 01-17 14:33 ?327次閱讀
    <b class='flag-5'>pcb</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>機制是什么

    EMC之PCB設計技巧

    降低EMI的一個重要途徑是設計PCB接地層。步是使PCB電路總面積的接地面積盡可能大,這樣可以減少發射、
    發表于 01-16 15:17 ?327次閱讀
    EMC之<b class='flag-5'>PCB</b>設計技巧

    如何使用SigXplorer進行的仿真

    (Crosstalk)是信號完整性(SignalIntegrity)中的核心問題之一,尤其在當今的高密度電路設計中,其影響愈發顯著。當電路上的走線密度增大時,各線路間的電磁耦合
    的頭像 發表于 01-06 08:12 ?1792次閱讀
    如何使用SigXplorer進行<b class='flag-5'>串</b><b class='flag-5'>擾</b>的仿真

    怎么樣抑制PCB設計中的

    空間中耦合的電磁場可以提取為無數耦合電容和耦合電感的集合,其中由耦合電容產生的信號在受害網絡上可以分成前向串擾和反向Sc,這個兩個信號極性相同;由耦合電感產生的
    發表于 12-28 16:14 ?258次閱讀
    怎么樣抑制<b class='flag-5'>PCB</b>設計中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    什么是crosstalk?它是如何產生的?

    是芯片后端設計中非常普遍的現象,它會造成邏輯信號的預期之外的變化。消除的影響是后端的一個重要課題。
    的頭像 發表于 12-06 15:38 ?713次閱讀

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個線對被相鄰的線對的信號進來所干擾就是
    的頭像 發表于 11-01 10:10 ?1013次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹

    學習筆記(1)

    講到,基礎的知識比如是由電場耦合和磁場耦合的共同結果啊,從
    的頭像 發表于 10-25 14:43 ?2685次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學習筆記(1)

    PCB布線減少高頻信號的措施都有哪些?

    一站式PCBA智造廠家今天為大家講講pcb設計布線解決信號的方法有哪些?PCB設計布線解決信號
    的頭像 發表于 10-19 09:51 ?1640次閱讀

    射頻電路研究之信號知識

    這種影響信號完整性的問題叫做,在電路計中普遍存在,有可能出現在芯片、PCB、連接器、芯片封裝和連接器電纜等器件上。如果
    發表于 10-07 09:46 ?585次閱讀