精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Vivado Design Suite 2023.2的優勢

XILINX開發者社區 ? 來源:XILINX開發者社區 ? 2023-11-23 15:09 ? 次閱讀

本文作者 Suhel Dhanani

AMD 自適應 SoC 與 FPGA 事業部軟件市場營銷總監

由于市場環境日益復雜、產品競爭日趨激烈,為了加快推出新型自適應 SoC 和 FPGA 設計,硬件設計人員和系統架構師需要探索更為高效的全新工作方式。AMD Vivado Design Suite可提供易于使用的開發環境和強大的工具,有助于加速大型自適應 SoC 和 FPGA 等系列產品的設計與上市。

現在,我很高興為大家詳細介紹 AMD 最新發布的Vivado Design Suite 2023.2 ,以及它的更多優勢——將幫助設計人員快速實現目標 Fmax,在實現之前精確估算功耗需求,并輕松滿足設計規范。

使用新的布局和布線特性快速實現目標 Fmax

基于Vivado Design Suite 的智能設計運行 (IDR)、報告 QoR 評估 (RQA) 和報告 QoR 建議 (RQS) 等差異化功能,2023.2 版本提供的新特性可幫助設計人員和架構師快速實現 Fmax 目標。

舉例來說,Versal SSIT 器件中的超級邏輯區域 (SLR) 交叉布局和布線目前已通過新算法實現自動化,從而將最大限度地提高性能。我們針對 AMD Versal 設計添加了多線程器件鏡像生成支持,有助于加速比特流生成。

上述改進旨在幫助設計人員快速實現其性能目標。

使用更新的 Power Design Manager 工具改進功耗估算

需要特別指出的是,我們在 2023.2 版本中擴展了 Power Design Manager (PDM) 工具的可用性,從僅支持 Versal 器件擴展到同時支持大多數 UltraScale+ 器件,使設計人員在專注于設計實現方案之前,能夠比以往任何時候都要更輕松地精確估算功耗。

PDM 可提供易于使用的界面和增強的向導,支持針對最新 AMD 自適應 SoC 和 FPGA 中的硬 IP 塊進行功耗估算。它使用最新的特性描述模型確保功耗估算準確性,并幫助平臺為未來的熱能及供電做好準備。

此外,CSV 文件也可導入和導出,而 PDM 數據則能輕松轉換為可讀取的文本報告。

上述變化支持 Xilinx Power Estimator (XPE) 能夠無縫直觀地過渡到 PDM。

使用新增功能輕松創建和調試設計

與此同時,我們還添加了其它特性,使復雜設計的創建、仿真和調試工作變得輕松易行。IP 集成器中面向 Versal 器件的新的地址路徑可視化、增強的 DFX 平面圖可視化,以及在相同設計中新增了對 Tandem 配置和 DFX 的支持,所有這些新特性都將為簡化設計過程提供助力。

其它關鍵更新包括:擴展了對 SystemC 測試臺的 VCD 支持,以協助調試功能;此外還添加了 STAPL 支持,以在編程環境中針對 UltraScale+ 和 Versal 設計驗證 JTAG鏈。利用最新版解決方案,設計人員能夠更輕松地設計 UltraScale+ 和 Versal 器件。

使用 Vivado Design Suite 高效實現自適應 SoC 和 FPGA 設計

我們相信,Vivado Design Suite 2023.2 所包含的更新將幫助硬件設計人員和系統架構師更輕松快速地跟進不斷變化的市場需求,同時還能將高性能與快速產品上市進程兼而得之。作為您的合作伙伴,我們始終致力于不斷改進優化設計工具,幫助您充分發揮 AMD 自適應 SoC 和 FPGA 產品解決方案的強大功能。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1620

    文章

    21510

    瀏覽量

    598921
  • amd
    amd
    +關注

    關注

    25

    文章

    5376

    瀏覽量

    133382
  • FPGA設計
    +關注

    關注

    9

    文章

    428

    瀏覽量

    26421
  • Vivado
    +關注

    關注

    19

    文章

    797

    瀏覽量

    65854

原文標題:AMD Vivado? Design Suite 2023.2——新版本助力加速自適應 SoC 和 FPGA 產品設計

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    AMD Vivado Design Suite 2024.1全新推出

    AMD Vivado Design Suite 2024.1 可立即下載。最新版本支持全新 AMD MicroBlaze V 軟核處理器,并
    的頭像 發表于 09-18 09:41 ?232次閱讀

    P4 Suite for FPGA面市 P4 Suite for FPGA主要功能解析

    ? ? ? ? ? 基本簡介 P4 Suite for FPGA是一款 綜合性工具套件, 可在數字網絡的不同領域提供廣泛功能,該套件能夠以高達200 Gbps甚至更高的數據傳輸速率支持FPGA。這一
    的頭像 發表于 07-25 14:55 ?654次閱讀

    一個更適合工程師和研究僧的FPGA提升課程

    設計; ● UltraFast 設計方法; ● 使用UltraScale和UltraScale+架構進行設計; ● FPGA 功耗最優化; ● 使用 Vivado Design Suite 4
    發表于 06-05 10:09

    淺談Pango_Design_Suite工具的安裝

    聯系了小眼睛FPGA官方客服,獲取了基于PGX-Mini 4K開發板的SDK包,這里有包含了兩個版本的Pango_Design_Suite安裝文件,筆者
    發表于 05-30 00:43

    AMD Vitis?設計工具中的Libraries新功能介紹

    AMD Vitis? 2023.2 設計工具是 Vitis 設計工具變化較大的一個版本,設計流程和界面都發生了變化。
    的頭像 發表于 05-29 09:50 ?388次閱讀
    <b class='flag-5'>AMD</b> Vitis?設計工具中的Libraries新功能介紹

    AMD Versal? Adaptive SoC CPM PCIE PIO EP設計CED示例

    本文可讓開發者們看懂 AMD Vivado Design Tool 2023.2 中的“AMD Versal Adaptive SoC CP
    的頭像 發表于 05-10 09:39 ?378次閱讀
    <b class='flag-5'>AMD</b> Versal? Adaptive SoC CPM PCIE PIO EP設計CED示例

    如何在AMD Vivado? Design Tool中用工程模式使用DFX流程?

    本文介紹了在 AMD Vivado? Design Tool 中用工程模式使用 DFX 流程以及需要注意的地方。在使用 DFX 工程模式的過程中要把具體步驟映射到相應的 DFX 非工程模式的步驟,這樣才能更好地理解整個流程的運行
    的頭像 發表于 04-17 09:28 ?517次閱讀
    如何在<b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b>? <b class='flag-5'>Design</b> Tool中用工程模式使用DFX流程?

    Vitis2023.2使用之—— updata to Vitis Unified IDE

    上一章聊了一下vitis2023.2怎樣使用classic Vitis IDE,這章我們來說一說基于classic Vitis IDE的工程怎么樣更新到新版本的Vitis Unified IDE
    發表于 03-24 17:14

    Vitis2023.2使用之—— classic Vitis IDE

    AMD官網下載全系統安裝包,或下載網頁版安裝包,安裝好vitis全套組件。打開vivado建一個測試工程編譯好后,在tcl命令輸入框子輸入命令 vitis –classic 即可打開傳統的GUI界面
    發表于 03-24 16:15

    Vitis2023.2全新GUI的功能特性介紹

    Vitis2023.2之前就安裝過了,vivado 2023.2相比于2023.1區別不明顯,但嵌入式平臺vitis2023.2的變化很大,有種vscode的既視感,更符合軟件開發人員
    的頭像 發表于 01-05 09:42 ?1020次閱讀
    Vitis<b class='flag-5'>2023.2</b>全新GUI的功能特性介紹

    Vivado 2023.2版本的新增功能

    Vivado在前一段時間更新了2023.2版本,經過一段時間的使用這個版本還是很絲滑的,用起來挺舒服。
    的頭像 發表于 01-02 09:39 ?2259次閱讀
    <b class='flag-5'>Vivado</b> <b class='flag-5'>2023.2</b>版本的新增功能

    使用 PCIE 更新 AMD ZYNQ? 的 QSPI Flash 參考設計

    至 ZYNQ 的 S_AXI_GP0,以訪問 PS QSPI 控制器。 BD 中需要分配 XDMA 的 M_AXI 地址如下,可以用 AMD Vivado? 的自動地址分配工具完成
    發表于 11-30 18:49

    請問USBee suite軟件怎么使用?

    USBee suite 軟件怎么使用?有人知道嗎?
    發表于 11-03 06:53

    Vivado? 設計套件 2023.2 版本:加速自適應 SoC 和 FPGA 產品設計

    很高興為大家詳細介紹 AMD 最新發布的 Vivado 設計套件2023.2 ,以及它的更多優勢——將幫助設計人員快速實現
    的頭像 發表于 11-02 08:10 ?1153次閱讀

    Vivado Design Suite 用戶指南:編程和調試

    Vivado Design Suite 用戶指南:編程和調試》 文檔涵蓋了以下設計進程: 硬件、IP 和平臺開發 : 為硬件平臺創建 PL IP 塊、創建 PL 內核、功能仿真以及評估 AM
    的頭像 發表于 10-25 16:15 ?742次閱讀
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b> 用戶指南:編程和調試