思路很簡單,在3個周期里產生兩個脈沖,等效于分頻1.5。
第一個脈沖很容易實現。計數器2’b00 -- 2’b01 – 2’b10無限循環,最高位就是每三個周期出現一次的脈沖。第二個脈沖要用到一個negedge DFF。兩個脈沖OR一下,輸出就是1.5分頻。
下面是Verilog RTL及波形。
2.5分頻
一樣的思路,5個周期產生兩個脈沖就可以了。
其他x.5分頻可以按同樣的思路類推。
這種分頻后的輸出有幾個“缺陷“,使用的時候要注意。
-占空比無法做到50-50。
-分頻輸出有一點jitter。Jitter來自于兩個脈沖上升沿相對于原始時鐘的上升沿下降沿,delay是不一樣的。原始時鐘本身上升沿下降沿的jitter會疊加在上面。
要求不高的場合,這種數字邏輯實現的小數分頻輸出可以當作時鐘用。Jitter要求高的場合,還是要用PLL實現。
審核編輯:黃飛
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
pll
+關注
關注
6文章
774瀏覽量
135047 -
計數器
+關注
關注
32文章
2253瀏覽量
94352 -
分頻
+關注
關注
0文章
241瀏覽量
24843 -
數字邏輯
+關注
關注
0文章
73瀏覽量
16635 -
數字前端
+關注
關注
0文章
8瀏覽量
7791
發布評論請先 登錄
相關推薦
五分頻電路,四分頻電路
四4分頻電路下圖的分頻電路輸出占空比均為50%,可用D-FF,也可用JK-FF來組成,用JK-FF構成分頻電路容易實現并行式同步工作,因而適合于較高頻的應用場合。而FF中的引腳R、S(
發表于 06-22 08:02
IC數字前端設計實戰案例系列pdf
來說,verilog是很好的,verilog代碼不是說只能在fpga上跑的,用不同的綜合器,可以得到不一樣的器件,在集成電路工藝上,用cadence綜合實現就可以得到數字IC,如果你真想做IC前端設計的話
發表于 12-14 16:18
小白入門數字前端,求大神指教需要學什么知識以及用哪些軟件
本帖最后由 無名兵卒 于 2018-3-22 15:24 編輯
事情是這樣的,我目前在念研一,我們組里需要做數字的但又沒有做數字的,所以老師想讓我轉到數字前端,可我是啥都不懂啊,望看到這個帖子
發表于 03-22 15:21
用VHDL語言實現3分頻電路
用VHDL語言實現3分頻電路
標簽/分類:
眾所周知,分頻器是FPGA設計中使用頻率非常高的基本設計之一,盡管在目前大部分設計中,廣泛使用芯片廠家集成的鎖相
發表于 08-21 15:28
?5686次閱讀
汽車音響選擇二分頻還是三分頻改裝_汽車音響分頻器安裝方法
本文首先介紹了二分頻和三分頻區別,其次闡述了汽車音響選擇二分頻還是三分頻改裝,最后介紹了汽車音響三分頻的安裝方法,具體的跟隨小編一起來了解一
評論