隨著芯片特征尺寸的不斷減小,傳統(tǒng)的平面MOSFET由于短溝道效應(yīng)的限制,難以繼續(xù)按摩爾定律縮小尺寸。因此,引入了FinFET,有效地解決了這個(gè)問題。FinFET成為 14 nm、10 nm 和 7 nm 工藝節(jié)點(diǎn)的主流的柵極設(shè)計(jì)。
? ? ?
短溝道效應(yīng)
在MOSFET中,當(dāng)溝道長(zhǎng)度縮短到接近晶體管源極和漏極之間距離時(shí),會(huì)出現(xiàn)閾值電壓降低,溝道長(zhǎng)度變化,熱載流子效應(yīng)等不利情況。在22nm以下短溝道效應(yīng)更加嚴(yán)重,因此傳統(tǒng)的MOSFET已無法勝任需求。
FinFET是什么
FinFET(Fin Field-Effect Transistor,鰭式場(chǎng)效應(yīng)晶體管),是MOSFET設(shè)計(jì)的一次重大進(jìn)步。其柵極放置在溝道的兩側(cè)、三側(cè)、四側(cè)或纏繞在溝道上,形成雙柵甚至多柵結(jié)構(gòu)。如下圖: ?
其中,鰭(Fin)位于硅基底上方的細(xì)長(zhǎng)豎直結(jié)構(gòu)。這個(gè)鰭形成了晶體管的溝道區(qū)域,電流會(huì)在這個(gè)區(qū)域流動(dòng)。而鰭的高縱橫比增加了柵極控制溝道的表面積,可以更精確地控制電流。
源極(Source)和漏極(Drain):圖中標(biāo)出的源極和漏極分別位于鰭的兩端。源極與漏極是晶體管的主要電極,其中源極是電流的入口,漏極是電流的出口。
柵極(Gate):覆蓋在鰭的側(cè)面和頂部的是柵極材料,柵極可以通過電壓來控制溝道中的電流。
氧化層(Oxide):柵極與鰭之間的氧化層起到絕緣的作用,防止電流直接從柵極流入溝道。在傳統(tǒng)的MOSFET中,這一層通常是二氧化硅(SiO2),而在FinFET設(shè)計(jì)中,這一層可以是高介電常數(shù)材料,以提高柵極電容,同時(shí)降低柵漏電流。
硅基底(Silicon Substrate):整個(gè)FinFET結(jié)構(gòu)構(gòu)建在硅基底之上。
?
傳統(tǒng)MOSFET是平面工藝,而FinFET 是3D工藝,相對(duì)于傳統(tǒng)MOSFET來說,其柵極從三個(gè)面控制溝道,這使它在柵極和溝道之間形成的表面積更大,可以更精確更緊密地控制電流并減少泄漏,并具有更快的開關(guān)速度。
審核編輯:劉清
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
MOSFET
-
摩爾定律
-
晶體管
-
漏電流
-
FinFET
原文標(biāo)題:22nm以下制程為什么要引入FinFET?
文章出處:【微信號(hào):bdtdsj,微信公眾號(hào):中科院半導(dǎo)體所】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
相關(guān)推薦
圖片來源:聯(lián)電 12月2日,中國(guó)臺(tái)灣半導(dǎo)體代工廠聯(lián)電(UMC)宣布,在首次成功使用硅技術(shù)之后,其22nm制程技術(shù)已準(zhǔn)備就緒。 該公司稱,全球面積最小、使用22nm制程技術(shù)的USB 2.
發(fā)表于 12-03 09:59
?4945次閱讀
今天分享另一篇網(wǎng)上流傳很廣的22nm 平面 process flow. 有興趣的可以與上一篇22nm gate last FinFET process flow 進(jìn)行對(duì)比學(xué)習(xí)。 言歸正傳,接下來介紹平面工藝最后一個(gè)節(jié)點(diǎn)
發(fā)表于 11-28 10:45
?1.2w次閱讀
引入不同的氣態(tài)化學(xué)物質(zhì)進(jìn)行的,這些化學(xué)物質(zhì)通過與基材反應(yīng)來改變表面。IC最小特征的形成被稱為前端制造工藝(FEOL),本文將集中簡(jiǎn)要介紹這部分,將按照如下圖所示的 22 nm 技術(shù)節(jié)點(diǎn)制造 F
發(fā)表于 12-06 18:17
?4804次閱讀
轉(zhuǎn)自http://www.eet-china.com/ART_8800697889_480201_NT_08124b24.HTM臺(tái)積電借16nm FinFET Plus及InFO WLP 通吃英特爾
發(fā)表于 05-07 15:30
增強(qiáng);同時(shí)也極大地減少了漏電流的產(chǎn)生,這樣就可以和以前一樣繼續(xù)進(jìn)一步減小Gate寬度。目前三星和臺(tái)積電在其14/16nm這一代工藝都開始采用FinFET技術(shù)。圖6:Intel(左:22nm)和Samsung(右:14
發(fā)表于 01-06 14:46
大家都在談?wù)?b class='flag-5'>FinFET——可以說,這是MOSFET自1960年商用化以來晶體管最大的變革。幾乎每個(gè)人——除了仍然熱心于全耗盡絕緣體硅薄膜(FDSOI)的人,都認(rèn)為20 nm節(jié)點(diǎn)以后,FinFET將成為SoC的未來。但是對(duì)于要使
發(fā)表于 09-27 06:59
22nm以后的晶體管技術(shù)領(lǐng)域,靠現(xiàn)行BulkMOSFET的微細(xì)化會(huì)越來越困難的,為此,人們關(guān)注的是平面型FD-SOI(完全空乏型SOI)元件與基于立體通道的FinFET。
發(fā)表于 01-18 17:53
?1617次閱讀
在2011年初,英特爾公司推出了商業(yè)化的FinFET,使用在其22納米節(jié)點(diǎn)的工藝上[3]。從IntelCorei7-3770之后的22納米的處理器均使用了FinFET技術(shù)。由于
發(fā)表于 07-18 13:49
?12.1w次閱讀
如果說在2019 年年中三星宣稱將在2021年推出其“環(huán)繞式柵極(GAA)”技術(shù)取代FinFET晶體管技術(shù),FinFET猶可淡定;而到如今,英特爾表示其5nm制程將放棄
發(fā)表于 03-16 15:36
?2875次閱讀
在全球范圍內(nèi),目前共有美國(guó)、俄羅斯、中國(guó)三個(gè)國(guó)家擁有完整的衛(wèi)星導(dǎo)航系統(tǒng),我們中國(guó)的衛(wèi)星導(dǎo)航系統(tǒng)就是大名鼎鼎的北斗導(dǎo)航系統(tǒng),這款導(dǎo)航系統(tǒng)采用了一款北斗22nm芯片,那么這款北斗22nm芯片用途是什么呢
發(fā)表于 06-27 11:56
?3127次閱讀
據(jù)芯片行業(yè)來看,目前22nm和28nm的芯片工藝技術(shù)已經(jīng)相當(dāng)成熟了,很多廠商也使用22nm、28nm的芯片居多,主要原因就是價(jià)格便宜,那么這兩個(gè)芯片之間有什么性能差異
發(fā)表于 06-29 09:47
?9767次閱讀
電在2020年第一季度便已經(jīng)大規(guī)模投產(chǎn)了最先進(jìn)的5nm制程,而北斗星通還在使用22nm制程芯片,這怎么能叫先進(jìn)呢? 實(shí)際上,在導(dǎo)航定位領(lǐng)域,
發(fā)表于 06-29 10:11
?3031次閱讀
22nm芯片領(lǐng)域,我國(guó)已經(jīng)成功實(shí)現(xiàn)了自主研發(fā)生產(chǎn)的能力。 那么22nm芯片應(yīng)用的地方有哪些呢? 在導(dǎo)航定位領(lǐng)域,北斗星通已經(jīng)研發(fā)出了新一代全系統(tǒng)全頻厘米級(jí)高精度GNSS芯片,這顆芯片正是基于2
發(fā)表于 06-29 10:37
?2103次閱讀
的技術(shù)呢? 據(jù)了解,全球芯片巨頭Intel在2011年發(fā)布了22nm工藝,而在2012年第三季度,臺(tái)積電也開始了22nmHP制程的芯片研發(fā)工作,因此可得出
發(fā)表于 06-29 11:06
?5661次閱讀
FinFET在22nm節(jié)點(diǎn)的首次商業(yè)化為晶體管——芯片“大腦”內(nèi)的微型開關(guān)——制造帶來了顛覆性變革。與此前的平面晶體管相比,與柵極三面接觸的“鰭”所形成的通道更容易控制。但是,隨著3nm和5n
發(fā)表于 08-01 15:33
?1266次閱讀
評(píng)論