4月28日,臺積電在全球矚目之下于新聞發布會上披露了其在封裝技術領域的最新研發成果,其中最令人矚目的莫過于其下一代CoWoS封裝技術的重大突破。這一技術革新不僅將系統級封裝(SiP)的尺寸推向了全新的高度——120x120mm,更是將功耗提升至千瓦級別,引領半導體封裝技術邁向新的里程碑。
在封裝技術的研發道路上,臺積電從未停止過前進的腳步。而除了CoWoS封裝技術的巨大進展,該公司還首次對外公布了其A16制程工藝。據悉,這一制程工藝通過結合納米片晶體管和背面供電解決方案,將大幅度提升邏輯密度和能效,為未來的芯片產品帶來更高效的性能。更值得一提的是,臺積電預計將在2026年實現A16制程工藝的量產,這無疑將為整個行業帶來一次革命性的變革。
臺積電在會議中透露,A16制程工藝并不需要依賴下一代High-NA EUV光刻系統。這意味著,在現有EUV光刻系統的基礎上,臺積電通過巧妙地運用雙重曝光等方法,成功將臨界尺寸提高到了13nm以上。然而,對于技術的追求,臺積電從未滿足。他們正積極探索未來制程工藝中使用High-NA EUV光刻技術的可能性,并計劃在A16制程工藝之后的A14制程工藝中引入這一先進技術。
而在封裝技術領域,臺積電同樣取得了令人矚目的成果。新一代CoWoS封裝技術相較于前代產品,硅中介層尺寸得到了顯著擴大,達到了光掩模的3.3倍。這一重大改進為系統封裝提供了更大的操作空間和更高的封裝效率,使得封裝邏輯電路、內存堆棧和I/O等組件變得更加便捷高效。
更為引人矚目的是,新一代CoWoS封裝技術并不僅限于封裝邏輯電路。它還能夠容納高達8個HBM3/HBM3E內存堆棧,為高性能計算提供了強大的支持。
展望未來,臺積電在封裝技術領域的研發將繼續深入。據透露,到2026年,臺積電將投產下一代CoWoS_L技術。屆時,硅中介層尺寸將進一步擴大至光掩模的5.5倍,最大尺寸可達4719平方毫米。這一技術的推出,將能夠封裝更多的邏輯電路、內存堆棧和I/O等組件,進一步提升系統性能,滿足日益增長的市場需求。
而在更遠的未來,臺積電更是計劃推出更為先進的CoWoS封裝技術。到2027年,硅中介層尺寸將達到光掩模的8倍以上,為封裝提供了高達6864平方毫米的空間。這項技術將能夠封裝4個堆疊式集成系統芯片(SoIC),以及12個HBM4內存堆棧和額外的I/O芯片,為高性能計算、數據中心等領域帶來革命性的性能提升。
審核編輯:黃飛
-
臺積電
+關注
關注
44文章
5609瀏覽量
166113 -
EUV
+關注
關注
8文章
604瀏覽量
85967 -
CoWoS
+關注
關注
0文章
132瀏覽量
10453 -
HBM
+關注
關注
0文章
373瀏覽量
14706
發布評論請先 登錄
相關推薦
評論