半導體IP領域的先鋒企業Alphawave Semi近日宣布了一項重大技術突破,成功推出了業界首款基于最新UCIe(Universal Chiplet Interconnect Express)標準的3nm Die-to-Die(D2D)多協議子系統IP。這一里程碑式的成果不僅標志著半導體互連技術的又一次飛躍,還通過深度融合臺積電的Chip-on-Wafer-on-Substrate(CoWoS)先進封裝技術,為超大規模數據處理、高性能計算(HPC)及人工智能(AI)等前沿領域帶來了前所未有的性能提升。
這款專為高性能需求設計的子系統IP,是Alphawave與臺積電緊密合作的結晶。它充分利用了臺積電CoWoS 2.5D硅中介層封裝技術的優勢,實現了前所未有的8 Tbps/mm帶寬密度,以及高達24 Gbps的D2D數據傳輸速率,為數據密集型應用提供了前所未有的高效通道。
該子系統IP集成了完整的PHY(物理層)和控制器,構成了一個高度集成且可靈活配置的解決方案。這一設計不僅極大簡化了系統設計的I/O復雜度,還通過優化功耗和降低延遲,為用戶帶來了更加高效、可靠的性能體驗。對于追求極致性能和效率的數據中心、超級計算機以及AI加速平臺而言,這無疑是一項革命性的技術突破。
Alphawave Semi的這一創新成果,不僅展示了其在半導體IP領域的深厚積累和技術實力,也為整個半導體行業樹立了新的標桿。隨著云計算、大數據、人工智能等技術的蓬勃發展,對高性能計算能力的需求日益增長。Alphawave Semi與臺積電攜手推出的這款3nm UCIe IP,無疑將為這些領域的快速發展提供強有力的技術支撐。
-
半導體
+關注
關注
334文章
27003瀏覽量
216264 -
臺積電
+關注
關注
44文章
5609瀏覽量
166112 -
CoWoS
+關注
關注
0文章
132瀏覽量
10452
發布評論請先 登錄
相關推薦
評論