在易靈思的器件上接收LVDS一般采用PLL接收,通過PLL產(chǎn)生兩個時鐘,一個是fast_clk,一個是slow_clk,分別用于處理串行數(shù)據(jù)和并行數(shù)據(jù)。
但是如果LVDS的速率比較低時,另外想通過去掉PLL來節(jié)省功耗時,也可以直接用lvds_rx_clk直接走GCLK的方式來處理。下面我們來說明一下:
硬件環(huán)境如下:
打開interface在里面設置LVDS
LVDS的時鐘接收Connection Type選擇gclk。
對于數(shù)據(jù)設置串化因子為2,并輸入Parallel Clock名字為上面定義的時鐘。
在一切都設置好之后需要生成約束。但是會報以下錯誤。
但是解決辦法是有的。在工程目錄下新建pt_rule.ini文件,輸入lvds_rule_rx_pll_refclk,再次生成結(jié)束可以正常。
另外注意在發(fā)送過程中發(fā)送的數(shù)據(jù)存在高低位需要順序取反的問題。
程序框圖如下:
-
FPGA
+關(guān)注
關(guān)注
1620文章
21468瀏覽量
597918 -
lvds
+關(guān)注
關(guān)注
2文章
1011瀏覽量
65233 -
易靈思
+關(guān)注
關(guān)注
5文章
41瀏覽量
4758
發(fā)布評論請先 登錄
相關(guān)推薦
評論