新型Si522xx PCIe時鐘系列產(chǎn)品提供業(yè)界領(lǐng)先的抖動性能、
中國,北京 - 2017年9月28日- Silicon Labs(亦稱“芯科科技”,NASDAQ:SLAB)日前宣布針對PCI Express? (PCIe?) Gen 1/2/3/4應(yīng)用推出一系列具有業(yè)界最低抖動、最高集成度、最低功耗的時鐘發(fā)生器產(chǎn)品。Silicon Labs新型Si522xx PCIe時鐘發(fā)生器滿足PCIe Gen 4的嚴格要求且提供20%的抖動裕度,同時為PCIe Gen 3抖動規(guī)格提供60%的抖動裕度。開發(fā)人員現(xiàn)在可以信心十足地采用Silicon Labs PCIe時鐘設(shè)計出符合PCIe標準的解決方案,而且可以獲得最大限度的抖動裕度,降低產(chǎn)品開發(fā)風險。
憑借兼容PCIe Gen 4和高達12路時鐘輸出,Si522xx時鐘非常適合在數(shù)據(jù)中心應(yīng)用中提供低抖動PCIe時鐘生成和分發(fā),無需添加額外的獨立時鐘緩沖器。除了提供一流的抖動裕度外,Si522xx時鐘完全符合PCIe Gen 4通用時鐘和獨立展頻分離參考(SRIS)架構(gòu)。
Si522xx器件輸出驅(qū)動器利用了Silicon Labs創(chuàng)新的推挽式HCSL技術(shù),消除了采用傳統(tǒng)恒流輸出驅(qū)動器技術(shù)的PCIe時鐘所需的片外終端電阻。內(nèi)部電源濾波能夠防止電源噪聲降低時鐘抖動性能,器件數(shù)量和占板面積與競爭解決方案相比減少30%。
設(shè)計電池供電應(yīng)用(例如數(shù)碼相機)的開發(fā)人員特別關(guān)注功耗。2路輸出的Si52202時鐘特別針對低功耗1.5-1.8V應(yīng)用進行了優(yōu)化,為PCIe應(yīng)用提供業(yè)界最低功耗。它采用小尺寸3mmx 3mm 20-QFN封裝,器件尺寸比競爭解決方案小45%。
Silicon Labs時鐘產(chǎn)品高級營銷總監(jiān)James Wilson表示:“Silicon Labs持續(xù)推動PCI Express時鐘的創(chuàng)新、性能和集成度。隨著Si522xx系列產(chǎn)品的發(fā)布,我們現(xiàn)在可以完全滿足整個PCIe應(yīng)用需求,覆蓋從服務(wù)器和存儲到工業(yè)和消費類應(yīng)用。”
由于時鐘抖動是所有PCIe應(yīng)用的關(guān)鍵設(shè)計參數(shù),Silicon Labs為開發(fā)人員提供了免費的PCIe Gen 1/2/3/4抖動測量工具。
價格和供貨
Si522xx PCIe時鐘發(fā)生器系列產(chǎn)品已經(jīng)量產(chǎn),可提供樣片,支持多種輸出路數(shù)選項。Si52212、Si52208和Si52204時鐘提供12、8和4路100MHz PCIe時鐘輸出,以及1路25MHz LVCMOS參考時鐘輸出。Si52202時鐘支持2路100MHz PCIe時鐘輸出。樣片可在2周內(nèi)發(fā)貨,量產(chǎn)產(chǎn)品可在4周內(nèi)發(fā)貨。
在一萬片訂購數(shù)量下,2路輸出器件單價為1.27美元起,12路輸出器件單價為2.76美元起。Silicon Labs新型Si52204-EVB開發(fā)套件提供快速、方便的PCIe時鐘評估,零售價格為140美元。
關(guān)于Silicon Labs
Silicon Labs(NASDAQ:SLAB)是領(lǐng)先的芯片、軟件和解決方案供應(yīng)商,致力于建立一個更智能、更互聯(lián)的世界。我們屢獲殊榮的技術(shù)正在塑造物聯(lián)網(wǎng)、互聯(lián)網(wǎng)基礎(chǔ)設(shè)施、工業(yè)自動化、消費電子和汽車市場的未來。我們世界一流的工程團隊創(chuàng)造的產(chǎn)品專注于性能、節(jié)能、互聯(lián)和簡易化。
-
時鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
198瀏覽量
67226 -
Silicon Labs
+關(guān)注
關(guān)注
11文章
323瀏覽量
62454 -
Si522xx
+關(guān)注
關(guān)注
0文章
1瀏覽量
3119
發(fā)布評論請先 登錄
相關(guān)推薦
評論