精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

從IC設計到系統創新,新思科技為AI創新提速

Felix分析 ? 來源:電子發燒友網 ? 作者:吳子鵬 ? 2024-09-23 07:48 ? 次閱讀
電子發燒友網報道(文/吳子鵬)以前談論AI創新,更多會聚焦在核心處理器算法上。不過,隨著AI功能的復雜度提升,傳統形式的IC設計已經很難覆蓋全部的功能,系統級創新成為創新的新動能。在2024新思科技開發者大會上,新思科技主要闡述的便是如何通過EDA工具、IP和一系列軟硬件解決方案從芯片到系統賦能創新,和廣大開發者一起共創萬物智能的未來。

新思科技總裁兼首席執行官蓋思新(Sassine Ghazi)表示:“三十多年來,我們不斷超越自己,致力于加速科技創新,以更好地賦能芯片公司、系統級公司乃至整個產業生態的發展。”為此,新思科技推出了“從芯片到系統設計解決方案”的創新設計范式,通過全球領先的AI驅動型EDA全面解決方案Synopsys.ai和電子數字孿生技術、廣泛且經驗證的IP產品組合、以及3DIC系統設計解決方案,全面助力AI、智能汽車、智能制造等前沿科技領域應對挑戰,大幅提升他們的研發能力和生產力。

EDA和AI的雙向奔赴

新思科技在通過EDA工具和相關方案賦能AI產業的發展,同時新思科技的EDA工具也是AI技術蓬勃發展的受益者。以蓋思新提到的Synopsys.ai為例,Synopsys.ai是一個全棧式的AI驅動型EDA解決方案,在整個EDA堆棧中充分利用生成式人工智能(GenAI)力量,進一步提高先進芯片設計達成結果的效率。Synopsys.ai通過對話智能來提供協作、生成和自主功能。在大語言模型(LLM)的支持下,Synopsys.ai的GenAI功能可以部署在任何本地環境或云環境中。在Synopsys.ai套件中集成GenAI將為芯片開發者提供協作功能,以及專業化的工具指導;用于RTL設計、驗證及其他輔助資料創建的生成功能;用自然語言方式創建工作流程的自主功能。

利用這些先進的工具,新思科技可以幫助開發者更好地實現AI方案創新。我們在開篇提到了系統級創新,事實上當前復雜的AI SoC就是一個大的系統。新思科技擁有完整的解決方案,幫助完成復雜SoC的設計。比如,新思科技提供一系列異構集成綜合技術來應對多芯粒系統的設計挑戰,包括早期架構探索、Chiplet(芯粒)互聯、硅IP、系統簽核和測試診斷等方案。

在這些方案里,新思科技3DIC Compiler是業內僅有的統一、2.5和3D多裸晶芯片封裝協同設計與分析平臺,3DIC Compiler建立在新思科技Fusion Design Platform的通用的、統一數據模型的基礎架構之上,并結合了眾多變革性的多芯粒設計功能,以提供一個從架構到簽核的完整的平臺。

相信隨著科技的發展,新思科技會將更多創新技術融入EDA工具中,也會賦能更廣泛的智能化應用。正如新思科技全球資深副總裁、新思中國董事長兼總裁葛群先生所言,新思科技將加速技術創新步伐,與千行百業“在一起”,與開發者“在一起”,打造從芯片到系統的超融合創新平臺,為全球科技發展提供源源不斷的動力。

全球領先的40G UCIe IP

當AI芯片成為一個復雜的系統之后,芯片內部的互聯就變得非常關鍵。尤其是在Chiplet逐漸成為設計復雜SoC的有效手段之后,互聯的敏捷設計和效率就變得更加重要。在構建多芯粒系統時,UCIe(Unified Chiplet Interconnect Express)被寄予厚望。

UCIe是一個綜合規范,定義了一個完整的die-to-die互連堆棧,支持多種協議,包括PCIe、CXL和廠商定義的流式協議。它采用各種數據包(flit)格式作為傳輸機制,并允許使用原始格式,在這種情況下可以繞過芯片間(Die-to-Die, D2D)適配器的CRC/重試功能。UCIe確保了兼容設備的互操作性,這是實現多die系統市場的強制性要求。

為了更好地幫助開發者利用好UCIe協議,新思科技正式發布全球領先的40G UCIe IP。新思科技40G UCIe IP的完整解決方案包括了物理層、控制器和驗證IP,是新思科技全面、可擴展的多芯片系統設計解決方案的關鍵組成部分,可實現從早期架構探索到制造的快速異構集成。新思科技40G UCIe IP支持有機基板和高密度先進封裝技術,使開發者能夠靈活地探索適合其需求的封裝選項。

新思科技40G UCIe IP帶來非常多的創新功能。比如,新思科技40G UCIe IP提供了測試和芯片生命周期管理 (SLM) 功能,可以幫助開發者顯著提升多芯粒系統的可靠性;新思科技40G UCIe IP提供單參考時鐘功能,簡化了時鐘架構并優化了功耗;新思科技40G UCIe IP支持業界廣泛的芯片上互連結構,包括 AXI、CHI 芯片到芯片、streaming、PCI Express 和 CXL,保障了開發者設計的靈活性。

蓋思新在介紹新思科技40G UCIe IP時提到,新思科技40G UCIe IP面向AI、數據中心等領域提供全球領先的高帶寬,并且能夠在整個芯片生命周期內提高可測試性和可靠性,助力芯片產業提升生產力,持續加速Multi-Die等前沿科技的發展。

結語

在人工智能時代,應用對算力需求的速度要快于芯片的發展速度,在2024新思科技開發者大會和一些公開報告上都提到了這一點。當傳統意義上的芯片算力跟不上AI應用的需求時,多芯粒系統成為突破性能的關鍵,新思科技能夠提供完整的、領先的解決方案,幫助開發者應對復雜SoC的設計,讓AI硬件系統性能提升換擋提速。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • IC設計
    +關注

    關注

    37

    文章

    1287

    瀏覽量

    103441
  • 新思科技
    +關注

    關注

    5

    文章

    775

    瀏覽量

    50192
收藏 人收藏

    評論

    相關推薦

    芯片系統賦能創新:2024新思科技開發者大會共創萬物智能未來

    9月10日,芯片行業年度嘉年華“2024新思科技開發者大會”在上海成功舉辦,匯聚全球科技領袖,與全場芯片開發者們一起探討如何加速芯片更廣泛科技領域的創新,共創萬物智能時代。 新
    發表于 09-11 10:45 ?210次閱讀
    <b class='flag-5'>從</b>芯片<b class='flag-5'>到</b><b class='flag-5'>系統</b>賦能<b class='flag-5'>創新</b>:2024新<b class='flag-5'>思科</b>技開發者大會共創萬物智能未來

    【書籍評測活動NO.44】AI for Science:人工智能驅動科學創新

    AI for Science:人工智能驅動科學創新》 這本書便將為讀者徐徐展開AI for Science的美麗圖景,與大家一起去了解: 人工智能究竟幫科學家做了什么? 人工智能將如何改變我們所生
    發表于 09-09 13:54

    平衡創新與倫理:AI時代的隱私保護和算法公平

    在人工智能技術飛速發展的今天,它不僅帶來了前所未有的便利和效率,也暴露出了一系列倫理和隱私問題。數據隱私侵犯“信息繭房”的形成,再到“大數據殺熟”、AI歧視和深度偽造技術的威脅,AI
    發表于 07-16 15:07

    思科技面向英特爾代工推出可量產的多裸晶芯片設計參考流程,加速芯片創新

    英特爾代工(Intel Foundry)的EMIB先進封裝技術,可提升異構集成的結果質量; 新思科技3DIC Compiler是一個探索簽核的統一平臺,可支持采用英特爾代工EMIB封裝技術的多裸晶芯片
    發表于 07-09 13:42 ?722次閱讀

    AI時代創新潮涌,探路引路,螢石云引領千行百業創新

    步入AI新時代,AI、云計算、大數據等技術迅速迭代,并日益融入經濟社會發展各領域全過程,數字經濟成為推動千行百業轉型升級的重要驅動力量。今年的政府工作報告提出,深入推進數字經濟創新發展。積極推進數字
    的頭像 發表于 07-01 15:17 ?299次閱讀
    <b class='flag-5'>AI</b>時代<b class='flag-5'>創新</b>潮涌,<b class='flag-5'>從</b>探路<b class='flag-5'>到</b>引路,螢石云引領千行百業<b class='flag-5'>創新</b>

    作為嵌入式系統核心,FPGA如何產品和系統側賦能創新

    2016年2023年的年復合增長率10.1%。市場規模和增速不難看出,FPGA依然是一個小而美的市場,但深刻影響著全球各行業的科技創新。 在2024上海國際嵌入式展(embedd
    的頭像 發表于 06-21 01:20 ?3364次閱讀
    作為嵌入式<b class='flag-5'>系統</b>核心,FPGA如何<b class='flag-5'>從</b>產品和<b class='flag-5'>系統</b>側賦能<b class='flag-5'>創新</b>?

    ADVANCE.AI 榮登甲子光年「星辰100:2024中國AI出海服務創新企業」榜單

    5月15日,中國科技產業智庫「甲子光年」主辦的「AI創生時代——2024甲子引力X科技產業新風向」大會在北京順利舉辦。表彰在AI領域中取得卓越成就的企業,此次大會推出2024【星辰100】
    的頭像 發表于 06-12 16:43 ?311次閱讀
    ADVANCE.<b class='flag-5'>AI</b> 榮登甲子光年「星辰100:2024中國<b class='flag-5'>AI</b>出海服務<b class='flag-5'>創新</b>企業」榜單

    思科技與臺積公司深度合作,推動芯片設計創新

     新思科技EDA事業部戰略與產品管理副總裁Sanjay Bali表示:“新思科技在可投產的EDA流程和支持3Dblox標準的3DIC Compiler光子集成方面的先進成果,結合我們廣泛的IP產品組合,使得我們與臺積公司能夠助力開發者基于臺積公司先進工藝加速下一代芯片設計
    的頭像 發表于 05-11 16:25 ?309次閱讀

    紫光同創榮獲第七屆“IC創新獎”-技術創新

    3月23日,由中國集成電路創新聯盟(大聯盟)舉辦的“2024 集成電路產業鏈協同創新發展交流會暨中國集成電路創新聯盟大會”在北京圓滿落幕,大會同期頒發了第七屆IC
    的頭像 發表于 03-26 15:41 ?639次閱讀

    思科技全球用戶大會召開,探討萬物智能時代的創新機遇

    近日,新思科技(Synopsys)在硅谷圣克拉拉會議中心成功舉辦了備受矚目的“新思科技全球用戶大會(SNUG)”。此次大會匯集了業界精英,共同探討萬物智能時代的技術創新
    的頭像 發表于 03-25 11:21 ?561次閱讀

    思科技收購Ansys,引領芯片系統設計解決方案

     新思科技總裁Sassine Ghazi稱,面對系統復雜性與AI、芯片需求大增以及軟件定義系統等趨勢的挑戰,我們共計天下的EDA與Ansys嚴謹的仿真分析技術將引領
    的頭像 發表于 01-17 09:14 ?367次閱讀

    思科技攜手臺積公司推出“架構探索簽核” 統一設計平臺

    思科技3DIC Compiler集成了3Dblox 2.0標準,可用于異構集成和“架構探索簽核”的完整解決方案。
    的頭像 發表于 01-12 13:40 ?419次閱讀
    新<b class='flag-5'>思科</b>技攜手臺積公司推出“<b class='flag-5'>從</b>架構探索<b class='flag-5'>到</b>簽核” 統一設計平臺

    浪潮信息劉軍:智算力系統創新 加速生成式AI產業發展

    信息對于智算力系統創新AI產業發展的思考。 ? 以下為演講實錄整理 當前,生成式人工智能和大模型推動算力需求高速增長,如何通過智算力系統來更好地支撐
    的頭像 發表于 12-06 14:08 ?825次閱讀
    浪潮信息劉軍:智算力<b class='flag-5'>系統</b><b class='flag-5'>創新</b> 加速生成式<b class='flag-5'>AI</b>產業發展

    助力全球硬件創新讓硬科技創業更簡單,華秋硬創大賽全國三強誕生

    ;PCB智造>元器件電商>SMT貼片 “全聯接的新一代電子產業鏈生產、供應和服務平臺,硬科技創業者提供技術、資本供應鏈全方位的支持,賦能硬件加速創新,助力全球科技
    發表于 11-24 17:02

    思科技攜手臺積公司加速N2工藝下的SoC創新

    多次成功流片,模擬設計流程也正應用于多個設計項目。這些設計流程在AI驅動型Synopsys.ai 全棧式EDA解決方案的支持下,大大提升了生產率。新思科技針對臺積公司N2工藝開發的基礎IP和接口IP
    的頭像 發表于 10-24 16:42 ?698次閱讀