精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

數字電路電平標準與接口設計解析

GReq_mcu168 ? 來源:未知 ? 作者:佚名 ? 2017-12-17 07:38 ? 次閱讀

輸入:VIH>3.5V,VIL<1.5V。

可以看出TTL電平的噪聲容限為0.4V,CMOS的噪聲容限為1.5V。

TTL和CMOS門電路結構:

如圖TTL門結構,輸出級采用推挽式輸出結構,T4為射極跟隨的形式,輸出電阻小,帶負載能力強。

如圖CMOS門結構。

3.3V LVCMOS: Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。 2.5V LVCMOS: Vcc:2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。

二、高速電平標準

在高速電路中如何實現高速驅動輸出呢?要么增大驅動電流,要么降低電平標準,或者提高晶體管工作速度。顯然前者會帶來非常大的功耗,因此改變電平標準和改進晶體管設計成為選擇,雖然低電平更容易受到干擾,所以需要更嚴格的硬件設計。

1、ECL和PECL電平接口

ECL即射極耦合邏輯(Emitter Coupled Logic)采用的是差分結構輸出,并需要負電源供電。后來發展處PECL,即正電源射極耦合邏輯。基本原理就是利用晶體管工作在非飽和區來減小轉換時間,大大提高轉換速度。

ECL的輸出管始終有電流通過,非常有利于高速轉換。輸出阻抗幾歐姆,輸出電流10mA左右,驅動能力強。

接口連接:直流耦合,適用于短距離

這個匹配方式由等效而來,具體阻值計算:

接口連接:交流耦合,適用于較遠距離

2、LVDS電平接口

LVDS即Low-Voltage Differential Signaling,是一種利用低壓差分信號傳輸高速信號的電平標準。特點是:低壓,低功耗,噪聲抑制能力強。

如圖LVDS的輸入和輸出規格

LVDS的連接方式:直接連接,因為片內具有端接電阻。

三、CML電平接口

CML即電流模式邏輯電平,采用恒流驅動,內置匹配電阻,使用簡單,短距離高速應用中最多。

下圖是幾種高速接口的性能簡單比較:

三、常用普通電平標準

工業領域應用最多的應該是485 232的電平標準,兩者各有優缺點,成本低,使用也比較簡單,但是依然有很多技術要點可以討論,譬如傳輸速度,距離,防護設計等等。

RS232RS485的連接問題:

工作中了解到不少同學對于232或者485的連接一直有些迷糊,關于信號的收發端定義及公母頭連接,一開始我也是經常摸不著頭腦。以收發地三線為主。

標準的232是DB9接頭:

簡記為:235-收發地。

485如何利用DB9連接:

485的兩根線對應DB9頭的1,2腳。

232和485與MCU的連接:

四、小結

關于數字電平的標準主要就這么幾種,這些都是在硬件層面的定義,在軟件上對應的就有各種協議通訊方式的規定。關于接口設計確實是電路設計中的重點,尤其是在目前的高速數字通訊應用當中,我覺得主要有幾個要掌握的方面:

1、信號電平的應用電路,也就是基本結構要清晰。

2、防護設計問題要考慮周全,不同接口對于負載對于匹配度的要求都不一樣。

3、PCB設計的重要性,在高速設計中很多都采用EDA軟件仿真的方式來協助查找關于干擾的問題,但是首要的還是要嚴格遵循相關規則和規范來設計。

4、實驗的必要性。尤其是接口的干擾問題,盡可能全面的實驗方案設計是盡快解決問題的最佳路徑之一。

總之,理論基礎要有,設計考慮要到,測試實驗要全,如此,結果可能才好!


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5680

    瀏覽量

    235146
  • 接口
    +關注

    關注

    33

    文章

    8497

    瀏覽量

    150836
  • TTL
    TTL
    +關注

    關注

    7

    文章

    502

    瀏覽量

    70130
  • 數字通信
    +關注

    關注

    1

    文章

    142

    瀏覽量

    22471

原文標題:數字電路電平標準全解析

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    數字電路是什么

    電源電壓的高電平和低電平來分別表示0和1,從而實現信息的表達。 不同于生活中使用的數字0123456789,在電子硬件中最常使用的是2進制和16進制,而數字電路中采用的就是二進制。 二
    的頭像 發表于 11-06 17:25 ?2244次閱讀
    <b class='flag-5'>數字電路</b>是什么

    數字電路和模擬電路的隔離探討

    話說,數字電路和模擬電路在同一個電路板上最好要隔離,防止相互干擾,為什么會有干擾呢?小弟不才,就此做一個簡單的說明,希望有高手大牛來賜教!簡單來說:數字電路是離散量,說白了就只有1和0
    發表于 04-19 19:28

    數字電路為什么是低電平有效的多

    數字電路為什么是低電平有效的多設計時常常是低電平有效,本文講解一下內因,大家有興趣的看看。  事實上,它是由常用的電路結構所決定的,低電平
    發表于 10-03 09:45

    電平特性數字電路中有哪幾種電平

    認識單片機在一片集成電路芯片上集成微處理器CPU、存儲器、I/O接口電路,從而構成了單芯片微型計算機,即單片機。電平特性數字電路中只有兩種
    發表于 07-21 07:45

    數字電路設計

    數字電路設計 關于高速數字電路的電氣特性,設計重點大略可分為三項: 正時(Timing) :由于數字電路
    發表于 08-26 19:08 ?2800次閱讀

    數字電路圖符號解析

    電子發燒友為大家提供了數字電路圖符號解析,希望對您有所幫助!像是多種場效應管的電路圖符號,電位器符號等等。
    發表于 07-23 09:49 ?1.4w次閱讀
    <b class='flag-5'>數字電路</b>圖符號<b class='flag-5'>解析</b>

    數字電路比模擬電路的優點

    本文主要詳細介紹了數字電路比模擬電路的優點,分別是數字電路結構簡單、數字電路容易標準化、數字電路
    發表于 05-16 17:50 ?1.8w次閱讀

    模擬電路數字電路的區別

    數字電路電平都是符合標準的,模擬電路就沒有這樣的要求了。摸擬電路是為數字電路供給電源而又完成執
    發表于 07-30 17:32 ?3.3w次閱讀
    模擬<b class='flag-5'>電路</b>和<b class='flag-5'>數字電路</b>的區別

    數字電路中尖峰電流的形成原理解析

    數字電路輸出高電平時從電源拉出的電流Ioh和低電平輸出時灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。
    發表于 11-06 16:47 ?9301次閱讀
    <b class='flag-5'>數字電路</b>中尖峰電流的形成原理<b class='flag-5'>解析</b>

    數字電路和模擬電路怎么區分

    數字電路就是開關電路;器件工作狀態:不是導通就是截止,一般信號電平只管高、低。高為“1”,低電平為“0”;工作狀態是脈沖電量。
    的頭像 發表于 08-30 09:40 ?2.1w次閱讀
    <b class='flag-5'>數字電路</b>和模擬<b class='flag-5'>電路</b>怎么區分

    數字電路電平標準解析

    在工業領域應用最多的應該是485 232的電平標準,兩者各有優缺點,成本低,使用也比較簡單,但是依然有很多技術要點可以討論,譬如傳輸速度,距離,防護設計等等。
    的頭像 發表于 11-29 11:17 ?4733次閱讀

    數字電路電平標準接口設計的詳細資料概述

    在通信系統中,各種協議和接口經常讓剛接觸不久的同學迷糊半天。不同領域涉及的通訊類型和應用設計又有定的差異,因此有必要盡可能詳細的做一下相關知識點的梳理和總結。關于電平標準的由來:在以高(1)和低(0
    發表于 01-08 16:14 ?11次下載
    <b class='flag-5'>數字電路</b>的<b class='flag-5'>電平</b><b class='flag-5'>標準</b>與<b class='flag-5'>接口</b>設計的詳細資料概述

    數字電路中最基本的門電路

    電路數字電路中最基本的邏輯單元。它可以使輸出信號與輸入信號之間產生一定的邏輯關系。在數字電路中,信號大都是用電位(電平)高低兩種狀態表示,利用門
    的頭像 發表于 09-16 15:04 ?3463次閱讀

    數字電路和模擬電路的區別

    處理的信號不同 模擬電路處理的是時間和幅度連續變化的模擬信號,而數字電路處理的是用“0”和“1”兩個基本數字符號表示的離散信號。在數字電路中,通常低
    的頭像 發表于 02-13 09:54 ?1.3w次閱讀

    圖解數字電路基礎

    數字電路是利用電源電壓的高電平和低電平分別表示1和0,進而實現信息的表達。
    的頭像 發表于 06-19 10:58 ?1684次閱讀
    圖解<b class='flag-5'>數字電路</b>基礎