精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

2016年發布ITRS做出預測,晶體管的尺寸可能將在5年后停止縮減

IEEE電氣電子工程師 ? 2018-01-29 11:27 ? 次閱讀

2016年7月正式發布的2015年國際半導體技術路線圖(ITRS)做出預測,經歷了50多年的微型化,晶體管的尺寸可能將在5年后停止縮減。

該報告預測,2021年之后,對各公司來說,繼續縮小微處理器中的晶體管將不再是一種經濟的做法。芯片制造商們將轉而采用其他方式提高晶體管密度,即將晶體管布置結構從水平變成垂直,建立層層相疊的多層電路。

一些人認為,這種變化可能再一次給摩爾定律敲響了喪鐘;晶體管密度曾經遵循摩爾定律而不斷翻倍,我們才有了今天這種極其強大的計算機。雪上加霜的是,這是最后一份ITRS路線圖。這項協調規劃于1993年始于美國,然后擴展到了世界其他地區,現在走到了終點。

半導體行業協會(Semiconductor Industry Association)是一家位于華盛頓特區,代表IBM、英特爾及其他公司利益的美國貿易團體,也是ITRS的主要贊助商。該協會表示,在行業參與度下降、企業參與其他計劃的興趣增強的情況下,它將發揮自己的作用,與另一家行業組織——半導體研究公司(SemiconductorResearch Corp.)合作,為政府和行業資助項目確定應該優先做哪些研究。預計其他ITRS參與者將在新名稱下開展新的路線圖工作,作為IEEE“重啟計算”(RebootingComputing)計劃的一部分。

這些路線圖變化看似是無關緊要的管理變動,但是,“在行業里,這是一場重大破壞,或者說是地震”,市場分析公司VLSI研究公司(位于加州圣何塞)的首席執行官丹?哈奇森(Dan Hutcheson)如是說。20世紀90年代初,也就是路線圖工作剛開始的時候,美國半導體企業有理由開展合作,確定共同需求,最終于1998年促成了ITRS的建立。他說,供應商們很難知道半導體企業的確切需求,因此各芯片公司集體確定優先工作,充分利用有限的研發資金,這也就說得通了。

但要維持摩爾定律的領先優勢,會面臨重重困難,耗費大量資金,因此導致行業出現重大整合。據哈奇森計算,2001年有19家企業在研發和制造配備先進晶體管的邏輯芯片,而今天只剩格羅方德、英特爾、三星和臺積電4家。(此前,IBM也曾屬于這一方陣,但其芯片制造工廠被格羅方德收購了。)

哈奇森表示,這些公司有自己的路線圖,而且可以與其設備和材料供應商直接溝通。此外,它們極具競爭力。“他們并不想坐在屋子里,談談自己需要什么。”他說,“有點像橄欖球賽季剛開始的時候,一切都很有趣,但進入季后賽,就變得很殘酷了。”

ITRS主席保羅?佳基尼(Paolo Gargini)也同意“這個行業已經變了”,而且他還強調了其他變化。不再自己制造先進芯片的半導體公司現在依靠芯片代工廠來提供先進技術。而且,他還說,芯片買方和設計方(如蘋果、谷歌和高通等公司)對未來的芯片提出了越來越多的要求。佳基尼說:“曾經是由半導體公司來決定半導體應具有的功能特征。但現在,這種情況一去不復返了。”最后一份ITRS報告被稱為ITRS2.0,反映出計算上的提高不再是自下而上進行,不再追求更小的開關、更密集或更快的內存。這份報告更多地采取了自上而下的方法,專注于數據中心物聯網、移動設備等推動芯片設計的應用。

新的IEEE路線圖——國際設備和系統路線圖(IRDS)——也將采用這種方法,但還會加入計算機架構,實現“一個包括設備、組件、系統、架構和軟件在內的,全面的、端到端的計算生態系統”。

直到2014年發布2013年ITRS報告(也就是倒數第二份路線圖)之時,晶體管小型化還屬于長期預測內容。那份報告預測,晶體管的物理柵極長度(說明電流在設備中必須穿行多遠的指標)和其他關鍵的邏輯芯片尺寸至少在2028年之前會繼續縮小。然而自那之后,3D概念發展起來。存儲行業也早已轉向3D架構來緩解小型化壓力,提高NAND閃存的容量。將元件一層疊一層并用許多電線連接的單片3D集成已成為越來越熱門的討論話題

2016年發布ITRS做出預測,晶體管的尺寸可能將在5年后停止縮減

2015年報告包含了這些趨勢,預測到21世紀20年代初,一直以來的縮小趨勢——芯片尺寸的縮小——將結束。但佳基尼表示,認為摩爾定律即將消亡的想法“是完全錯誤的”。“媒體發明了多種定義摩爾定律的方法,但其實真正的定義只有一種:每兩年,晶體管的數量都會翻倍。”

他強調,摩爾定律只是預測集成電路的某一區域能有多少個晶體管——無論是幾十年來的單層布置還是多層堆疊。佳基尼說,如果一家公司真的想縮小晶體管尺寸,那么就能繼續縮小到本世紀20年代,“但采用3D辦法更為經濟。這就是我們想傳遞的信息”。

其他變化也即將發生。今后幾年里,在3D集成獲得采用之前,ITRS預測,領先的芯片企業將不再使用現在高性能芯片上應用的晶體管結構:鰭式場效應晶體管(FinFET)。該設備有一個柵極圍繞水平鰭形通道的3個方向,控制電流通過。根據最新路線圖,芯片制造商們將放棄這種結構,轉而選擇一個柵極從側面控制各個方向的元件。該元件也像FinFET那樣有一個水平通道,但是柵極延伸到了通道下方,將通道環繞起來。之后,晶體管將變成垂直的,其通道像硅柱或納米線一樣豎立起來。該報告還預測,傳統的硅通道將被其他材料制成的通道取代,如硅鍺、鍺,以及三族和五族元素構成的化合物。

2016年發布ITRS做出預測,晶體管的尺寸可能將在5年后停止縮減

有了這些變化,各公司將能在某一區域中配置更多的晶體管,從而遵守摩爾定律的內容。但遵守摩爾定律的精神——計算性能的穩步提高——就是另一回事了。

IEEE計算機學會主席兼IEEE重啟計算計劃的共同領導人湯姆?康特(Tom Conte)提出,有一段時間,人們并沒有把晶體管密度的翻倍和計算性能的提高聯系起來。

在很長一段時間里,晶體管體積的縮小就意味著速度的提升。但康特說,在20世紀90年代中期,為了把越來越多的晶體管用線連起來,需要更多的金屬層,這嚴重耽誤了時間,工程師們不得不重新設計芯片的微架構來提高性能。10年后,由于晶體管密度過大,其散發出的熱量限制了時鐘速度。各公司開始在芯片上加入更多核心以保持運轉。

“我們一直生活在這個泡沫之中,計算機行業依靠設備方完成自己的工作,所以,計算機行業和設備行業之間有一堵非常美好的墻。”康特說,“2005年那堵墻開始真正坍塌,自那之后,我們有了越來越多的晶體管,但它們的性能真的沒有提高很多。”

2015年,在IRDS啟動之前,這堵坍塌的墻成為了IEEE重啟計算計劃開始與ITRS協作的強大動力。康特表示:“我想說我們能看到通道另一端的光,我們也知道那是一列迎面駛來的火車。”

重啟計算計劃之后召開的一次峰會,涵蓋了所有具有未來計算潛力的技術,如新款晶體管和存儲元件、神經形態計算、超導電路,以及使用近似答案而非準確答案的處理器。

康特說,IRDS將追尋“摩爾定律直到最后”。但路線圖的焦點發生了變化。“并不是說這是摩爾定律的終結,”他說,“只是后退一步,談談此時真正重要的事情——而此時真正重要的就是計算。”

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    453

    文章

    50406

    瀏覽量

    421845
  • 半導體
    +關注

    關注

    334

    文章

    27010

    瀏覽量

    216317
  • 晶體管
    +關注

    關注

    77

    文章

    9634

    瀏覽量

    137850

原文標題:到2021年,晶體管體積將停止縮小

文章出處:【微信號:IEEE_China,微信公眾號:IEEE電氣電子工程師】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    達林頓晶體管概述和作用

    結構。這種結構通過級聯多個晶體管,實現了更高的電流增益和更廣泛的應用場景。達林頓晶體管最早由英國物理學家吉姆·達林頓(或稱為悉尼·達靈頓,具體名字可能因資料不同而有所差異)在1953
    的頭像 發表于 09-29 15:42 ?404次閱讀

    CMOS晶體管尺寸規則

    CMOS晶體管尺寸規則是一個復雜且關鍵的設計領域,它涉及到多個方面的考量,包括晶體管的性能、功耗、面積利用率以及制造工藝等。以下將從CMOS晶體管的基本結構、
    的頭像 發表于 09-13 14:10 ?1211次閱讀

    NMOS晶體管和PMOS晶體管的區別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結構、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發表于 09-13 14:10 ?2206次閱讀

    CMOS晶體管和MOSFET晶體管的區別

    CMOS晶體管和MOSFET晶體管在電子領域中都扮演著重要角色,但它們在結構、工作原理和應用方面存在顯著的區別。以下是對兩者區別的詳細闡述。
    的頭像 發表于 09-13 14:09 ?1207次閱讀

    芯片中的晶體管是怎么工作的

    1947,當時貝爾實驗室的約翰·巴丁、沃爾特·布拉頓和威廉·肖克利共同發明了點接觸晶體管。這一明標志著電子學領域的一次革命,因為它為電子設備提供了一種體積小、功耗低、可靠性高的開關元件。隨后,
    的頭像 發表于 07-18 14:58 ?1113次閱讀

    PNP晶體管符號和結構 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關和控制電流的器件。與NPN晶體管相對應,PNP晶體管的結構特點在于其三個不同的半導體區域:正極(P型)、負極(N型)、正極(P型
    的頭像 發表于 07-01 17:45 ?2055次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結構 <b class='flag-5'>晶體管</b>測試儀電路圖

    蘋果首款折疊屏MacBook或提前至2026發布

    天風國際分析師郭明錤近日發布關于蘋果首款折疊屏MacBook的最新調查報告。根據他的最新預測,這款備受期待的MacBook預計將在2026發布
    的頭像 發表于 05-27 09:48 ?445次閱讀

    晶體管的分類與作用

    在現代電子科技領域,晶體管無疑是最基礎且重要的元件之一。自1947第一只晶體管在美國貝爾實驗室誕生以來,它便以其獨特的性能和廣泛的應用前景,迅速改變了電子工業的面貌。晶體管不僅為微電
    的頭像 發表于 05-22 15:17 ?866次閱讀

    如何提高晶體管的開關速度,讓晶體管快如閃電

    跑得快首先就得讓晶體管減肥,也就是減小晶體管尺寸。就像短跑運動員的肌肉緊湊有力,小尺寸晶體管電荷走的路程短,自然速度就快。然后,咱們談談
    的頭像 發表于 04-03 11:54 ?629次閱讀
    如何提高<b class='flag-5'>晶體管</b>的開關速度,讓<b class='flag-5'>晶體管</b>快如閃電

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩個或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復合結構。通過這種結構,第一個雙極性晶體管放大的電流
    的頭像 發表于 02-27 15:50 ?4834次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    英特爾:2030前實現單個封裝內集成1萬億個晶體管

    12月9日,英特爾在IEDM 2023(2023 IEEE 國際電子器件會議)上展示了使用背面電源觸點將晶體管縮小到1納米及以上范圍的關鍵技術。英特爾表示將在2030前實現在單個封裝內集成1萬億個
    的頭像 發表于 12-28 13:58 ?690次閱讀

    晶體管是怎么做得越來越小的?

    上次我的文章解釋了所謂的7nm不是真的7nm,是在實際線寬無法大幅縮小的前提下,通過改變晶體管結構的方式縮小晶體管實際尺寸來達到等效線寬的效果那么新的問題來了:從平面晶體管結構(Pla
    的頭像 發表于 12-19 16:29 ?611次閱讀
    <b class='flag-5'>晶體管</b>是怎么做得越來越小的?

    晶體管的延生、結構及分類

    晶體管的問世,是20世紀的一項重大發明,是微電子革命的先聲。晶體管出現,人們就能用一個小巧的、消耗功率低的電子器件,來代替體積大、功率消耗大的電子管了。晶體管的發明又為后來集成電路的
    的頭像 發表于 12-13 16:42 ?1080次閱讀
    <b class='flag-5'>晶體管</b>的延生、結構及分類

    探討晶體管尺寸縮小的原理

    從平面晶體管結構(Planar)到立體的FinFET結構,我們比較容易理解晶體管尺寸縮小的原理。
    發表于 12-02 14:04 ?1058次閱讀
    探討<b class='flag-5'>晶體管</b><b class='flag-5'>尺寸</b>縮小的原理

    晶體管的下一個25

    晶體管的下一個25
    的頭像 發表于 11-27 17:08 ?607次閱讀
    <b class='flag-5'>晶體管</b>的下一個25<b class='flag-5'>年</b>