高速pcb設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就越容易受干擾。干擾無處不在,電纜及設備會對其他元件產生干擾或被其他干擾源嚴重干擾,例如:計算機屏幕、移動電話、電動機、無線電轉播設備、數據傳輸及動力電纜等。此外,潛在的竊聽者、網絡犯罪及黑客不斷增加,因為他們對UTP電纜信息傳輸的攔截會造成巨大的損害及損失。
尤其在使用高速數據網絡時,攔截大量信息所需要的時間顯著低于攔截低速數據傳輸所需要的時間。數據雙絞線中的絞合線對在低頻下可以靠自身的絞合來抵抗外來干擾及線對之間的串音,但在高頻情況下(尤其在頻率超過250MHz以上時),僅靠線對絞合已無法達到抗干擾的目的,只有屏蔽才能夠抵抗外界干擾。
電纜屏蔽層的作用就像一個法拉第護罩,干擾信號會進入到屏蔽層里,但卻進入不到導體中。因此,數據傳輸可以無故障運行。由于屏蔽電纜比非屏蔽電纜具有較低的輻射散發,因而防止了網絡傳輸被攔截。屏蔽網絡(屏蔽的電纜及元器件)能夠顯著減小進入到周圍環境中而可能被攔截的電磁能輻射等級。不同干擾場的屏蔽選擇干擾場主要有電磁干擾及射頻干擾兩種。電磁干擾(EMI)主要是低頻干擾,馬達、熒光燈以及電源線是通常的電磁干擾源。
射頻干擾(RFI)是指無線頻率干擾,主要是高頻干擾。無線電、電視轉播、雷達及其他無線通訊是通常的射頻干擾源。對于抵抗電磁干擾,選擇編織屏蔽最為有效,因其具有較低的臨界電阻;對于射頻干擾,箔層屏蔽最有效,因編織屏蔽依賴于波長的變化,它所產生的縫隙使得高頻信號可自由進出導體;而對于高低頻混合的干擾場,則要采用具有寬帶覆蓋功能的箔層加編織網的組合屏蔽方式。通常,網狀屏蔽覆蓋率越高,屏蔽效果就越好。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
原文標題:分享一點高速PCB設計中處理屏蔽方法的經驗
文章出處:【微信號:pcbworld,微信公眾號:PCBworld】歡迎添加關注!文章轉載請注明出處。
相關推薦
電磁干擾的PCB設計方法
電磁干擾(Electromagnetic InteRFerence),簡稱EMI,有傳導干擾和輻射
發表于 04-07 22:13
?981次閱讀
信號走線屏蔽規則 在高速的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有
發表于 04-13 08:20
?1807次閱讀
一站式PCBA智造廠家今天為大家講講高速PCB設計中的屏蔽方法有哪些?高速PCB設計中的
發表于 08-08 10:19
?1251次閱讀
的設計要求,結合筆者設計經驗,按照PCB設計流程,對PCB設計中需要重點關注的設計原則進行了歸類。詳細闡述了PCB的疊層設計、元器件布局、接地、PC
發表于 03-31 14:29
高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就越容易受
發表于 01-06 16:43
高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就越容易受
發表于 09-14 11:03
高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就越容易受
發表于 09-21 10:25
的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造
發表于 11-02 12:11
高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就越容易受
發表于 11-28 17:00
高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就越容易受
發表于 07-17 18:55
高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就
發表于 10-30 11:54
?666次閱讀
PCB設計中地線干擾抑制方法詳解,感興趣的小伙伴們可以看看。
發表于 07-26 16:29
?0次下載
高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就越容易受
發表于 01-24 15:44
?3576次閱讀
尤其在使用高速數據網絡時,攔截大量信息所需要的時間顯著低于攔截低速數據傳輸所需要的時間。數據雙絞線中的絞合線對在低頻下可以靠自身的絞合來抵抗外來干擾及線對之間的串音,但在高頻情況下(尤其在頻率超過250MHz以上時),僅靠線對絞合已無法達到抗
發表于 04-18 14:55
?3680次閱讀
在電子系統PCB設計中,為了少走彎路和節省時間,應充分考慮并滿足抗干擾性的要求,避免在PCB設計完成后再去進行抗干擾的補救措施。
發表于 12-25 17:37
?3687次閱讀
評論