精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

減少PCB設計上電磁干擾(EMI)的最佳方法之一

0BFC_eet_china ? 來源:未知 ? 作者:李倩 ? 2018-05-03 08:52 ? 次閱讀

減少PCB設計上電磁干擾(EMI)的最佳方法之一就是靈活地使用運算放大器。遺憾的是,在許多應用中,運算放大器的這個作用通常被忽略了。這可能是源于“運放易受EMI的影響,且必須采取額外的措施來增強其對噪聲的抗干擾性”這樣一種成見。

汽車、工業、醫療和許多其它應用經常會用到一些敏感的模擬電路,這些電路在其工作環境中必須能完成它們的功能,同時還要保持對噪聲干擾免疫。許多這些干擾由位于同一印刷電路板(PCB)上附近的“噪聲”電路引發,這些噪聲會耦合到PCB及其電路上的電纜接口

減少PCB設計上電磁干擾(EMI)的最佳方法之一就是靈活地使用運算放大器(簡稱“運放”)。遺憾的是,在許多應用中,運算放大器的這個作用通常被忽略了。這可能是源于“運放易受EMI的影響,且必須采取額外的措施來增強其對噪聲的抗干擾性”這樣一種成見。盡管許多以前生產的器件確實是這樣,但設計師可能沒意識到,新近的運放通常具有比前世代更好的EMI免疫性能。設計師也可能不了解,或沒考慮運放電路可以為減少其系統和PCB設計中的噪音所提供的關鍵優勢。本文回顧EMI的來源,并討論了有助于減輕敏感PCB設計上的近場EMI的運放特性。

EMI源、受擾電路和耦合機制

EMI是由無意且常常以不期望的方式沖擊二級電路(second electrical circuit)的電噪聲源引起的干擾。在所有情況下,干擾噪聲信號都是電壓、電流、電磁輻射這三者之一,或噪聲源以這三種形態的某種組合耦合到受擾電路。

EMI不限于射頻干擾(RFI)。 “較低”頻率范圍內低于射頻的頻段存在強大的EMI源,如開關穩壓器LED電路和工作在幾十到幾百千赫范圍內的電機驅動器。60Hz線電路噪聲是另一個例子。噪聲源通過四種可能的耦合機制中的一種,或多種將噪聲傳遞到受擾電路。四種方式中的三種被認為是近場耦合,包括:傳導耦合、電場耦合和磁場耦合。第四種機制是遠場輻射耦合,其中電磁能在多個波長上輻射。

差模噪聲的有源濾波

有源運放濾波器可以在電路帶寬內顯著降低PCB上的EMI和噪聲,但在許多設計中它們未被充分利用。期望的差模(DM)信號可以被頻帶限制,而不需要的DM噪聲被濾除掉。圖1顯示了通過寄生電容(CP)耦合到輸入信號中的DM噪聲。組合信號和噪聲由一階有源低通濾波器接收。差分運放電路的低通截止頻率被設置為僅高于由R2和C1確定的所需信號帶寬。

較高的頻率以20dB/decade的幅度衰減。如果需要更大衰減,則可以使用高階有源濾波器(例如,-40或-60 dB/decade)。

推薦使用< 1%容差的電阻。同樣,具有極好溫度系數(NPO、COG)和5%(或< 5%)容差的電容器可獲得最佳的濾波器性能。

圖1:DM和CM輸入噪聲施加于有源運放濾波器

降低輸入共模噪聲

圖1中,共模(CM)噪聲源也在電路輸入端產生噪聲。CM噪聲可被描述為在兩個運放輸入端是公共(或相同)的噪聲電壓,并且不是運放試圖測量或調節的預期差模信號的一部分。CM噪聲可以多種方式發生。一個示例是:一個系統,其中一個電路的接地參考電壓與其接口的第二個電路處于不同的電壓電位。“接地”電壓的差異可以是毫伏級或若干伏水平,并且也可能發生在許多不同的頻率。電壓的這些差異會導致意外的壓降并可能干擾連接電路的電流流動。

具有眾多電路的汽車、飛機和大型建筑物通常易受這種類型的干擾。

運放的一個關鍵優點是它們的差分輸入級架構,以及在配置為差分放大器時抑制CM噪聲的能力。為每個運放指定了共模抑制比(CMRR),但電路的總CMRR還必須包括輸入和反饋電阻的影響。電阻變化強烈影響CMRR。因此,需要容差為0.1%、0.01%或更好的匹配電阻、才能實現應用所需的CMRR。雖然使用外部電阻可以實現良好的性能,但使用具有內部微調電阻的儀器或差分放大器也是一種選擇。例如,INA188是具有內部微調電阻和104dB高CMRR的儀表放大器

在圖1中,如果噪聲在電路的有效帶寬內,則CM噪聲(VCM_noise = VCM1 = VCM2)可被運放電路的CMRR所抑制。抑制水平取決于R2 / R1選擇的精確匹配電阻。公式1可用于確定CMRRTOTAL,它包括數據手冊中規定的電阻容差(RTOL)和運放CMRR的影響。例如,如果運放數據手冊給定其CMRR(dB)= 90dB,則(1/CMRRAMP)= 0.00003。在許多電路中,電阻容差成為實現目標CMRRTOTAL的主要限制因素。

方程式1是從參考文獻1所描述的理想運放的CMRR等式中導出,其中CMRRAMP項被假定為非常大(無窮大)。對于理想運放,(1/CMRRAMP)項為零,CMRRTOTAL僅由電阻和AV確定。CMRRTOTAL可以使用公式2轉換為dB。

其中AV =運放的閉環增益,RTOL = R1和R2的容差%(例如,0.1%,0.01%,0.001%),CMRRAMP =數據表規范中以十進制格式表示的CMRR(不是dB)。

提高對RFI和其它高頻EMI的抗擾度

如前所述,有源濾波和CMRR可以可靠地降低器件頻帶限制范圍內的電路噪聲,包括高至MHz范圍的DM和CM EMI。然而,暴露于高于預期工作頻率范圍的RFI噪聲可能會導致器件的非線性行為。運放在其高阻抗差分輸入級最易受RFI影響,因為DM和CM RFI噪聲可由內部二極管(由硅上的p-n結形成)整流。這種整流產生一個小的直流電壓或偏移,被放大并可能在輸出端表現為錯誤的直流偏移。

根據系統的精度和靈敏度,這可能會產生不良的電路性能或行為。

幸運的是,使用兩種方法之一可提高運放對RFI的免疫力(或降低易感性)。第一個也是最好的選擇是使用EMI硬化(EMI-hardened)的運放,它包括內部輸入濾波器,可以抑制數十MHz至高達千MHz范圍內的噪聲。

TI目前提供80多種EMI硬化器件,可以通過TI運放參數搜索引擎搜索“EMI Hardened”找到。

第二個選擇是將外部EMI/RFI濾波器添加到運放的輸入。如果設計需要使用不包括內部EMI濾波器的器件,這可能是唯一選擇。

圖2顯示了使用外部DM和CM濾波器的標準差分放大器配置,其針對的是更高的EMI頻率。

圖2:無源EMI/RFI輸入濾波器提高了高頻抗擾度

沒有輸入濾波器時,電路增益為|R2/R1|。如果添加了無源輸入濾波器,通常需要R3電阻來防范CDM電容降低放大器的相位裕度。DM低通濾波器由R1電阻、CDM和兩個CCM電容組成。

CM低通濾波器使用R1電阻和兩個CCM電容。

DM和CM濾波器(fC_DM和fC_CM)的-3dB截止頻率的等式如下所示。 fC_DM設置為運放電路的期望帶寬以上的頻率,并且通常首先確定CDM。然后將CCM電容選擇為比CDM小至少十倍,以將其對fC_DM的影響降至最低,且還因為CCM電容針對較高頻率。所以,fC_CM將被設置為高于fC_DM的頻率。請注意,EMI硬化器件可用于取代紅色線框所包圍的器件,簡化了設計。

低輸出阻抗減小干擾

運放的另一個重要特性是其極低的輸出阻抗,在大多數配置中通常為幾歐姆或更小。要了解如何有益于降低EMI,請考慮EMI如何影響低阻抗和高阻抗電路。

圖3中的圖表示兩個電路。第一個是模數轉換器(ADC)的輸入音頻電路,它包括1VP-P,2kHz正弦波(VS1)、600Ω源阻抗(RS1)和一個20kΩ負載阻抗(RL1)。諸如600Ω的源阻抗常見于麥克風等音頻應用;高輸入阻抗(如20 k)常見于音頻ADC。第二個電路是驅動3.3V時鐘信號(VS2)的100 kHz時鐘源,串聯終端電阻為22Ω(RS2),負載阻抗為500 kΩ(RL2)。高阻抗負載表示另一個器件的數字輸入。

在實際系統中,100至400 kHz范圍內的I2C串行總線時鐘在音頻ADC和電路中很常見。雖然I2C時鐘通常以突發(不連續)方式驅動,但此模擬顯示了在時鐘驅動時可能產生的影響。在高密度音頻和信息娛樂PCB設計中,在敏感音頻走線附近的時鐘走線的的確確會出現。只需幾個pF的寄生PCB電容就可發生電容耦合、并將時鐘噪聲電流注入到受擾音頻信號中。圖3是僅使用1pF的寄生電容進行的仿真示例。

圖3:時鐘噪聲源和音頻受擾電路

Audio input: 音頻輸入Victim circuit: 受擾電路Clock driver: 時鐘驅動器Noise circuit: 噪聲電路ADC Input: ADC輸入Parasitic capacitance between circuits 1 and 2: 電路1與電路2之間的寄生電容Audio with 100kHz clock noise: 伴隨有100kHz時鐘噪聲的音頻Time: 時間

音頻電路如何降低噪聲? 事實證明,降低受擾電路的阻抗是降低其對耦合噪聲敏感性的一種方法。 對于具有較高源阻抗(> 50Ω)的電路,可以通過最小化與電路負載相關的源阻抗來降低耦合噪聲。在圖4中,同相配置的OPA350被添加到電路中以緩沖信號并將源阻抗與負載隔離開來。與600Ω相比,運放的輸出阻抗非常低,這顯著降低了時鐘噪聲。

圖4:可以減小時鐘源EMI的運放電路

別忘了去耦的重要性

電源引腳添加去耦電容對于高頻EMI噪聲的濾除及增強運放電路的抗擾度非常有益。本文中的所有示圖都顯示出去耦電容CD是電路的一部分。雖然探究去耦問題會馬上進入深水區,但有一些適用于任何設計的很好的“經驗法則”。特別是選擇具有以下特性的電容:(a)非常好的溫度系數,如X7R、NPO或COG(b)極低的等效串聯電感(ESL)(c)所需頻譜范圍內的最低阻抗(d)1至100nF范圍內的電容值通常很給力,但上述標準(b)和(c)比電容值(d)更重要。

電容的位置和走線連接與所選電容一樣重要。將電容盡可能靠近電源引腳。電容與PCB電源/接地的連接應盡可能短,可采用短走線或過孔連接。

結論

運放可以幫助減小PCB上的近場EMI,并強化系統設計。以下是任何設計都要考慮的一些要點:

使用仔細選擇的有源濾波器配置降低電纜/電路的輸入DM噪聲(圖1)。

通過選擇具有高CMRR的運放并使用精密匹配電阻,減少電纜/電路的輸入CM噪聲(圖1,等式1、2)。

通過選擇EMI硬化器件或使用外部無源EMI/RFI濾波器,進一步增強對高頻EMI或RFI(DM/CM噪聲)的免疫力(圖2)。

當將信號驅動到PCB上的其它電路時,使用運放輸出的低阻抗來降低耦合噪聲。

最后,通過對運放和所有其它電路應用適當的去耦策略來降低電源噪聲。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4318

    文章

    23017

    瀏覽量

    396396
  • 運算放大器
    +關注

    關注

    215

    文章

    4898

    瀏覽量

    172599
  • emi
    emi
    +關注

    關注

    53

    文章

    3583

    瀏覽量

    127368

原文標題:使用運算放大器來減少PCB上的近場EMI

文章出處:【微信號:eet-china,微信公眾號:電子工程專輯】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    減少PCB電磁干擾的4個設計技巧

    電磁干擾EMI)實在是威脅著電子設備的安全性、可靠性和穩定性。我們在設計電子產品時,PCB板的設計對解決EMI問題至關重要。本文主要講解
    發表于 10-13 10:19 ?2211次閱讀

    電磁干擾PCB設計方法

    電磁干擾PCB設計方法 電磁干擾(Electromagnetic InteRFerence)
    發表于 04-07 22:13 ?981次閱讀

    PCB設計:降低噪聲與電磁干擾的24個竅門

    電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題
    發表于 05-05 10:28 ?2486次閱讀

    這幾招教你解決PCB設計中的電磁干擾EMI)問題

    作為電子設計中重要組成部分,在PCB設計中出現電磁問題時如何解決呢?本文將從多方面細節探討問題要點,可以采取以下解決辦法來降低或消除電磁干擾EMI
    發表于 05-08 14:39 ?2869次閱讀

    解決高速PCB設計EMI電磁干擾)的九大規則

    隨著信號上升沿時間的減小及信號頻率的提高,電子產品的EMI問題越來越受到電子工程師的關注,幾乎60%的EMI問題都可以通過高速PCB來解決。以下是九大規則:規則:高速信號走線屏蔽規則
    發表于 11-02 12:11

    PCB EMI的定義和設計技巧

    個電網絡的信號干擾到另電網絡。在高速系統設計中,集成電路引腳、高頻信號線和各類接插頭都是PCB板設計中常見的輻射
    發表于 09-17 17:37

    教你減少PCB電磁干擾的設計技巧

    媒體把 個電網絡的信號干擾到另電網絡。在高速系統設計中,集成電路引腳、高頻信號線和各類接插頭都是PCB板設計中常見的輻射
    發表于 09-18 15:33

    PCB設計中降低噪聲與電磁干擾的竅門

    電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題
    發表于 05-31 06:39

    PCB設計中的電磁干擾問題,如何抑制干擾

    PCB設計中的電磁干擾問題PCB干擾抑制步驟
    發表于 04-25 06:51

    降低噪聲與電磁干擾PCB設計24個竅門

    電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題
    發表于 11-03 10:15 ?2083次閱讀

    如何降低PCB板設計時的電磁干擾EMI

    個電網絡的信號干擾到另電網絡。在高速系統設計中,集成電路引腳、高頻信號線和各類接插頭都是PCB板設計中常見的輻射干擾源,它們散發的
    發表于 03-26 14:18 ?1605次閱讀

    PCB設計中的EMC/EMI問題分析

    PCB設計中,EMC/EMI主要分析布線網絡本身的信號完整性,實際布線網絡可能產生的電磁輻射和電磁干擾以及電路板本身抵抗外部
    發表于 05-31 15:03 ?1717次閱讀

    4個設計絕招教你減少PCB電磁干擾

    威脅著電子設備的安全性、可靠性和穩定性。我們在設計電子產品時,PCB板的設計對解決EMI問題至關重要。 本文主要講解PCB設計時要注意的地方,從而減低PCB板中的
    發表于 02-11 10:56 ?4次下載
    4個設計絕招教你<b class='flag-5'>減少</b><b class='flag-5'>PCB</b>板<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>

    EMI電磁干擾如何減少

    減少EMI電磁干擾)是電子電路和系統設計中非常重要的項任務,以下是
    的頭像 發表于 11-20 14:40 ?283次閱讀

    EMI電磁干擾測試方法 如何有效防止EMI電磁干擾

    EMI電磁干擾測試方法 EMI電磁干擾)測試是評估
    的頭像 發表于 11-20 14:43 ?233次閱讀