精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence發(fā)布Cadence Sigrity 2018版本,可幫助設計團隊進一步縮短PCB設計周期

半導體動態(tài) ? 來源:網(wǎng)絡整理 ? 作者:工程師吳畏 ? 2018-07-25 17:59 ? 次閱讀

美國Cadence公司近日宣布發(fā)布Cadence Sigrity 2018版本,該版本包含最新的3D解決方案,幫助PCB設計團隊縮短設計周期的同時實現(xiàn)設計成本和性能的最優(yōu)化。 獨有的3D設計及分析環(huán)境,完美集成了Sigrity工具與CadenceAllegro技術(shù),較之于當前市場上依賴于第三方建模工具的產(chǎn)品,Sigrity 2018版本可提供效率更高、出錯率更低的解決方案,大幅度縮短設計周期的同時、降低設計失誤風險。 此外,全新的3D Workbench解決方案彌補了機械電氣領(lǐng)域之間的隔閡,產(chǎn)品開發(fā)團隊自此能夠?qū)崿F(xiàn)跨多板信號的快速精準分析。

由于大量高速信號會穿越PCB邊界,因此有效的信號完整性分析必須包括信號源、目標芯片、中間互連、以及包含連接器、電纜、插座等其它機械結(jié)構(gòu)在內(nèi)的返回路徑分析。傳統(tǒng)的分析技術(shù)為每個互連器件應用單獨的模型后,再將這些模型在電路仿真工具中級聯(lián)在一起,然而,由于3D分開建模的特性,從PCB到連接器的轉(zhuǎn)換過程極易出錯。此外,由于3D分開建模很可能產(chǎn)生信號完整性問題,在高速設計中,設計人員也希望從連接器到PCB、或是插座到PCB的轉(zhuǎn)換過程可以得到優(yōu)化。

全球PCB 打樣服務商捷多邦了解到,Sigrity 2018最新版可幫助設計人員全面了解其系統(tǒng),并將設計及分析擴展應用到影響高速互連優(yōu)化的方方面面:不僅包括封裝和電路板,還包括連接器和電纜領(lǐng)域。集成的3D設計及分析環(huán)境使PCB設計團隊能夠在Sigrity工具中實現(xiàn)PCB和IC封裝高速互連的優(yōu)化,然后在Allegro PCB、Allegro Package Designer或Allegro SiP Layout中自動執(zhí)行已優(yōu)化的PCB和IC封裝互連,無需進行重新繪制。而直至今日,優(yōu)化結(jié)果導回設計軟件的流程始終是一項容易出錯、需要仔細驗證的手動工作。通過自動化該流程,Sigrity 2018最新版能夠降低設計出錯風險,免去設計人員花費數(shù)小時重新繪制和重新編輯工作的時間,更能避免在原型送到實驗室之后才發(fā)現(xiàn)錯誤而浪費掉數(shù)天的時間。這不僅大大減少了原型迭代次數(shù),更通過避免設計返工和設計延期而為設計項目節(jié)省大量的資金。

捷多邦獲悉,Sigrity 2018最新版中的全新3D Workbench解決方案橋接了機械器件和PCB、IC封裝的電子設計,從而將連接器、電纜、插座和PCB跳線作為同一模型,而無需再對板上的任何布線進行重復計算。 對互聯(lián)模型實施分段處理,在信號更具2D特性且可預測的位置進行切斷。通過僅在必要時執(zhí)行3D提取、對其余結(jié)構(gòu)則進行快速精準的2D混合求解器提取、再將所有互聯(lián)模型重新拼接起來的方式,設計人員可實現(xiàn)跨多板信號的高效精確的端到端通道分析。

此外,據(jù)捷多邦了解,Sigrity 2018最新版為場求解器(如Sigrity PowerSI技術(shù))提供了Rigid-Flex技術(shù)支持,可對經(jīng)過剛性PCB材料到柔性材料的高速信號進行穩(wěn)健的信號分析。設計Rigid-Flex產(chǎn)品的團隊現(xiàn)在可以運用以往僅限于剛性PCB設計的技術(shù),在PCB制造和材料工藝不斷發(fā)展的同時,開創(chuàng)分析實踐的可持續(xù)性。

“在Lite-On,我們的存儲器業(yè)務組(SBG)專注于固態(tài)磁盤企業(yè)數(shù)據(jù)中心的產(chǎn)品設計。 在極其密集的設計中考慮信號和電源的完整性問題變得越發(fā)重要,”Lite-On SBG研發(fā)主管Andy Hsu表示:“為了增強2D layout和3D連接器結(jié)構(gòu)的集成,Lite-On SBG采用了包括Sigrity PowerSI 3D-EM和Sigrity 3D Workbench在內(nèi)的Cadence 3D解決方案,該方案可支持無縫使用Cadence Allegro layout和Sigrity提取工具,從而顯著縮短了我們的設計周期。 我們的工程師因此可以實現(xiàn)更加精準高效的仿真,并設計出以客戶需求為導向的產(chǎn)品。”

“Sigrity 2018最新版通過緊密集成Cadence多個產(chǎn)品團隊的技術(shù),向前邁進了一大步,” Cadence公司資深副總裁兼定制IC和 PCB事業(yè)部總經(jīng)理Tom Beckley表示:“通過整合Allegro和Sigrity團隊的3D技術(shù),我們不斷完善客戶的系統(tǒng)設計體驗,幫助客戶采取更全面的方法實現(xiàn)產(chǎn)品優(yōu)化,不僅包括芯片、封裝和電路板的優(yōu)化,更包括機械結(jié)構(gòu)的優(yōu)化。”

注明:本文來自Cadence稿件

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4318

    文章

    23022

    瀏覽量

    396428
  • Cadence
    +關(guān)注

    關(guān)注

    64

    文章

    916

    瀏覽量

    141896
  • IC封裝
    +關(guān)注

    關(guān)注

    4

    文章

    185

    瀏覽量

    26706
收藏 人收藏

    評論

    相關(guān)推薦

    通過展頻進一步優(yōu)化EMI

    電子發(fā)燒友網(wǎng)站提供《通過展頻進一步優(yōu)化EMI.pdf》資料免費下載
    發(fā)表于 09-04 09:32 ?1次下載
    通過展頻<b class='flag-5'>進一步</b>優(yōu)化EMI

    iPhone 15在美國市場需求進一步減弱

    7月19日,國際媒體披露了市場研究機構(gòu)CIRP的最新報告,揭示了iPhone 15系列在美國市場的受歡迎程度相較于前代iPhone 14系列有所下滑。這趨勢在CIRP最新發(fā)布的第二季度數(shù)據(jù)中得到了進一步印證,顯示iPhone
    的頭像 發(fā)表于 07-19 16:11 ?653次閱讀

    pcb設計

    cadence原理圖、Allegro PCB設計。Aundefined 1.根據(jù)客戶要求代畫原理圖和PCB。 2.原理圖和PCB的修改。 3.單板、雙層板、多層板均可。 支持軟件:
    發(fā)表于 05-09 01:38

    Arbe在中國上海設立分公司,進一步增強企業(yè)影響力

    摘要:中國團隊進一步促進Arbe與中國市場重要企業(yè)之間的緊密合作。 新代4D成像雷達解決方案的頭部企業(yè)Arbe Robotics(納斯達克股票代碼:ARBE;以下稱Arbe)近日宣布已在上海設立
    的頭像 發(fā)表于 03-25 09:44 ?411次閱讀

    Cadence擴充Tensilica IP產(chǎn)品陣容,強化汽車傳感器融合計算能力

    全球電子設計自動化和半導體IP解決方案的領(lǐng)先企業(yè)楷登電子(Cadence)近日宣布,其進一步擴展了Tensilica IP產(chǎn)品系列,以滿足汽車行業(yè)中日益增長的傳感器融合應用計算需求。新推出
    的頭像 發(fā)表于 03-14 11:38 ?829次閱讀

    Cadence將以12.4億美元收購BETA CAE Systems

    今年第二季度完成。此次收購標志著Cadence進一步擴大其業(yè)務范圍,特別是在汽車和噴氣設計分析軟件領(lǐng)域的深入布局。
    的頭像 發(fā)表于 03-07 10:30 ?673次閱讀

    耀創(chuàng)科技U-Creative榮獲“Cadence亞太2023年銷售團隊”獎項

    合作伙伴榜單,這離不開耀創(chuàng)科技每位同事的辛勤付出,也特別感謝Cadence所有團隊給予我們的支持與幫助,更要感謝所有鼎立支持我們的客戶!耀創(chuàng)科技始終堅持創(chuàng)新、追求
    的頭像 發(fā)表于 03-05 08:14 ?545次閱讀
    耀創(chuàng)科技U-Creative榮獲“<b class='flag-5'>Cadence</b>亞太2023年銷售<b class='flag-5'>團隊</b>”獎項

    英飛凌重組銷售與營銷組織,進一步提升以客戶為中心的服務及領(lǐng)先的應用支持能力

    團隊將圍繞三個以客戶為中心的業(yè)務領(lǐng)域進行組織和重建:“汽車業(yè)務”、“工業(yè)與基礎設施業(yè)務”以及“消費、計算與通訊業(yè)務”。分銷商和電子制造服務管理(DEM)銷售組織將繼續(xù)負責分銷商和電子制造服務(EMS)領(lǐng)域。新的組織結(jié)構(gòu)將以客戶的應用需求為中心,進一步發(fā)揮英飛
    發(fā)表于 03-01 16:31 ?427次閱讀
      英飛凌重組銷售與營銷組織,<b class='flag-5'>進一步</b>提升以客戶為中心的服務及領(lǐng)先的應用支持能力

    材料價格進一步下降,盈利觸底 鋰電材料企業(yè)如何應對?

    在上游原料價格相對穩(wěn)定、終端銷量有所好轉(zhuǎn)的情況下,季度四大鋰電主材價格卻出現(xiàn)進一步下跌。
    的頭像 發(fā)表于 03-01 10:25 ?977次閱讀

    利用Sigrity Aurora進行PCB布線后的仿真分析-阻抗及寄生參數(shù)析

    Cadence 17.4后 將ORCAD與ALLEGRO的聯(lián)系更加緊密,同時PCB仿真功能有明顯的提升,以前PCB的后仿真基本是在Cadence S
    的頭像 發(fā)表于 02-26 09:12 ?4148次閱讀
    利用<b class='flag-5'>Sigrity</b> Aurora進行<b class='flag-5'>PCB</b>布線后的仿真分析-阻抗及寄生參數(shù)析

    PCB設計布線Cadence 20問

    Cadence Allegro現(xiàn)在幾乎成為高速板設計中實際上的工業(yè)標準,版本是2011年5月發(fā)布的Allegro 16.5。和它前端產(chǎn)品 Capture 的結(jié)合,完成高速、高密度、多
    發(fā)表于 01-05 15:34 ?562次閱讀

    請問BXL文件怎么轉(zhuǎn)換在cadence下打開?

    知道用Ultra librarian這個軟件?但是轉(zhuǎn)換后,怎么用Cadence打開呢 ? 我是16.3版本的 怎么樣分別打開原理圖symble和畫PCB的?
    發(fā)表于 12-25 07:21

    有什么方法可以進一步提高AD7714的分辨率啊?

    級放大再加給AD7714時,測得人分辨率還要低些。由于是用干電池得到AD7714的輸入信號,該信號相對來說很穩(wěn)定,而且板上的噪聲也不是太大。請問各位大蝦,還有什么方法可以進一步提高AD7714的分辨率啊?不勝感激!
    發(fā)表于 12-25 06:33

    借助人工智能,存儲器比重將進一步增加

    SK海力士預測在人工智能(AI)領(lǐng)域,存儲器解決方案的比重將進一步增加,可以通過類似AiMX的解決方案部分替代圖形處理單元(GPU)。
    發(fā)表于 12-04 09:52 ?418次閱讀
    借助人工智能,存儲器比重將<b class='flag-5'>進一步</b>增加

    ad9106如何將波形頻率設置為進一步降低到10Hz?

    你好,我有個小問題。我使用100m時鐘芯片。每個時鐘只有10ns,ad9106寄存器的最小輸出波形只有100Hz。如何將波形頻率設置為進一步降低到10Hz?我已將配置設置為相關(guān)寄存器的最大值。拍
    發(fā)表于 12-01 06:12