精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Synopsys正式推出HAPS-80D桌面系統 專為中端SoC原型驗證而設計

西西 ? 作者:廠商供稿 ? 2018-05-21 15:00 ? 次閱讀

重點:

將HAPS-80領先的性能拓展至可輕松訪問的桌面形態。

內置可用于軟件調試和設計交互的基礎架構。

自動化原型設計流程實現高速的原型板啟動調試。

廣泛的子板生態體系,使得軟件開發和系統驗證可在實際的I/O環境下進行。

2018年5月21日,中國 北京——全球第一大芯片自動化設計解決方案提供商及全球第一大芯片接口IP供應商、信息安全和軟件質量的全球領導者Synopsys(NASDAQ: SNPS)近日正式推出其面向中端SoC原型驗證市場的HAPS?-80桌面系統(HAPS-80D)。Synopsys HAPS-80D系統是基于HAPS-80原型驗證產品系列而開發,HAPS-80目前已部署超過1,500套系統。HAPS-80D高性能原型驗證系統開箱即可使用,其內置接口可方便立即進行設計交互,加速軟件開發和系統驗證。

Synopsys HAPS-80D桌面型原型驗證解決方案

聯蕓科技副總裁李國陽說:“聯蕓科技開發了適用于消費級和企業級應用環境的業界領先的SSD控制器。Synopsys HAPS提供的高性能集成原型驗證解決方案,使我們的設計團隊可以加快軟件開發速度,并且可以在桌面上進行實體接口測試。”

HAPS-80D專為中端SoC原型驗證而設計,通過特殊的內置基礎架構支持GPIO,UART和各種SoC外設,從而加速原型的啟動調試,以及與實際I/O進行交互。HAPS-80D的I/O靈活性可幫助實現各種連接的優化,以滿足多FPGA的設計要求。HAPS-80D還為HAPS GSV(Global State Visibility)提供內置調試基礎架構,支持Synopsys的Verdi?SoC調試平臺,并且能通過Arm?CoreSight,JTAG20或MICTOR 38接口直連到軟件調試器。

HAPS-80D可提供業界最佳的FPGA內部通信性能,其高速時分域多路復用(HSTDM)技術,支持系統路由和設計信號以單端1.4Gbps的速度傳輸。憑借其自動分區和原型驗證流程,HAPS-80D可輕松擴展以增加設計容量和復雜性。HAPS-80D是Synopsys Verification Continuum平臺的一部分,可在Synopsys VCS?仿真、ZeBu?硬件仿真和HAPS原型驗證解決方案之間輕松移植,從而節省數月的設計和驗證時間,輕松解決上市時間方面的挑戰。

Synopsys Verification Group主管工程業務的副總裁Benoit Lemonnier表示:“像聯蕓科技這樣的行業領導者越來越需要一款集成的原型驗證解決方案,以驗證其SoC的I/O連接性和性能指標。HAPS-80D是一款高性能桌面型原型驗證解決方案,專注于加快軟件開發和系統驗證速度,幫助軟件開發人員和系統工程師提高生產力并縮短產品上市的時間。

關于Synopsys

Synopsys(Synopsys, Inc.,納斯達克股票市場代碼: SNPS)致力于創新改變世界,在芯片(Silicon)到軟件(Software)的眾多領域,Synopsys始終引領和參與全球各個科技公司的緊密合作,共同開發人們所依賴的電子產品和軟件應用。Synopsys 是全球排名第一的芯片自動化設計解決方案提供商,全球排名第一的芯片接口IP供應商,同時也是信息安全和軟件質量的全球領導者,位列世界第15大軟件公司,并榮選美國標準普爾500指數成分股龍頭企業。Synopsys總部位于美國硅谷,成立于1986年,目前擁有12200多名員工,分布在全球100多個分支機構。2017年財年營業額逾27億美元,擁有2600多項已批準專利。作為半導體、人工智能汽車電子及軟件安全等產業的核心技術提供商與驅動者,Synopsys的技術一直深刻影響著當前全球五大新興科技創新應用:智能汽車、物聯網、人工智能、云計算和信息安全。

自1995年在中國成立新思科技以來,已在北京、上海、深圳、廈門、武漢、西安、南京、香港、澳門九大城市設立機構,員工人數1139人,建立了完善的技術研發和支持服務體系,秉持“加速創新、推動產業、成就客戶”的方針,與產業及合作伙伴攜手共進、共同發展,成為中國半導體產業快速發展的優秀伙伴和堅實支撐。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • soc
    soc
    +關注

    關注

    38

    文章

    4021

    瀏覽量

    217012
  • Synopsys
    +關注

    關注

    2

    文章

    155

    瀏覽量

    90035
收藏 人收藏

    評論

    相關推薦

    AH7691D專為POE供電系統設計的48V52V轉12V 2A電源芯片

    在探討POE(Power Over Ethernet)交換機供電系統,將48V52V直流電轉換為12V 2A的電源轉換過程,不得不提及一款高效且廣泛應用的電源芯片——AH7691。這款芯片專為滿足
    發表于 08-16 16:20

    大規模 SoC 原型驗證面臨哪些技術挑戰?

    方法被稱為原型驗證。原型驗證在EDA流程起到了至關重要的作用。一方面,它可以對芯片進行功能驗證
    的頭像 發表于 06-06 08:23 ?957次閱讀
    大規模 <b class='flag-5'>SoC</b> <b class='flag-5'>原型</b><b class='flag-5'>驗證</b>面臨哪些技術挑戰?

    三星電子采納新思科技Synopsys.ai EDA套件,完成GAA制程驗證

    據新思科技介紹,他們的 Synopsys.ai EDA 套件專為 CPU 高效運行而設計,為三星的 GAA 節點帶來了卓越的 PPA(性能、功耗和面積)表現。
    的頭像 發表于 05-06 11:23 ?287次閱讀

    Synopsys推出一款低功耗靜態規則檢查工具—VCLP

    VCLP(VC Low Power)是Synopsys提供的一款低功耗靜態規則檢查工具,它能夠幫助驗證和清潔IEEE 1801 Unified Power Format (UPF)低功耗設計意圖,并確保UPF的功耗意圖與實現一
    的頭像 發表于 04-15 11:25 ?1546次閱讀
    <b class='flag-5'>Synopsys</b><b class='flag-5'>推出</b>一款低功耗靜態規則檢查工具—VCLP

    瑞薩如何利用Synopsys VSO.ai將SoC驗證生產率提高30%

    了芯片復雜性的增加和片上系統SoC)設計要求的變化,例如重新架構(特別是傳統控制器局域網(CAN)的車載電氣/電子(E/E)架構)、車載以太網的引入、更高的速度以及與各種標準兼容的實時控制。驗證這些復雜的
    的頭像 發表于 04-08 18:38 ?1520次閱讀
    瑞薩如何利用<b class='flag-5'>Synopsys</b> VSO.ai將<b class='flag-5'>SoC</b><b class='flag-5'>驗證</b>生產率提高30%

    fpga原型驗證平臺與硬件仿真器的區別

    FPGA原型驗證平臺與硬件仿真器在芯片設計和驗證過程各自發揮著獨特的作用,它們之間存在明顯的區別。
    的頭像 發表于 03-15 15:07 ?838次閱讀

    fpga原型驗證流程

    FPGA原型驗證流程是確保FPGA(現場可編程門陣列)設計正確性和功能性的關鍵步驟。它涵蓋了從設計實現到功能驗證的整個過程,是FPGA開發流程不可或缺的一環。
    的頭像 發表于 03-15 15:05 ?1144次閱讀

    原型平臺是做什么的?proFPGA驗證環境介紹

    proFPGA是mentor的FPGA原型驗證平臺,當然mentor被西門子收購之后,現在叫西門子EDA。
    的頭像 發表于 01-22 09:21 ?1126次閱讀
    <b class='flag-5'>原型</b>平臺是做什么的?proFPGA<b class='flag-5'>驗證</b>環境介紹

    芯原專為高性能汽車應用而設計的圖像信號處理器通過標準認證

    2024年1月8日,美國拉斯維加斯——芯原股份 (芯原,股票代碼:688521.SH) 今日宣布其專為高性能汽車應用而設計的圖像信號處理器 (ISP) IP ISP8200-FS
    的頭像 發表于 01-12 16:45 ?1129次閱讀

    什么是FPGA原型驗證?FPGA原型設計的好處是什么?

    FPGA原型設計是一種成熟的技術,用于通過將RTL移植到現場可編程門陣列(FPGA)來驗證專門應用的集成電路(ASIC),專用標準產品(ASSP)和片上系統SoC)的功能和性能。
    發表于 01-12 16:13 ?924次閱讀

    基于FPGA原型設計的SoC開發

    所有形式的原型都為驗證硬件設計和驗證軟件提供了強大的方法,模型或多或少地模仿了目標環境?;贔PGA的原型設計在項目的關鍵后期階段尤其有益。用戶有幾個
    發表于 10-11 12:39 ?647次閱讀
    基于FPGA<b class='flag-5'>原型</b>設計的<b class='flag-5'>SoC</b>開發

    Cadence 推出新的系統原型驗證流程,將支持范圍擴展到 3Dblox 2.0 標準

    -IC 平臺以獨特的方式將系統規劃、實現和系統層級分析整合成為一個解決方案,實現無縫的原型驗證 ●? 共同客戶可為其 AI、移動、5G、超大規模計算和物聯網 3
    的頭像 發表于 10-08 15:55 ?395次閱讀

    SoC系統的軟件結構設計

    在一個SoC系統結構設計,除了硬件結構以外,軟件結構的設計對整個SoC的性能有很大的影響。
    的頭像 發表于 09-25 15:14 ?868次閱讀

    基于FPGA的原型設計對系統驗證的適用性

    驗證SoC困難的部分原因是它的狀態依賴于許多變量,包括它以前的狀態、輸入序列和SoC輸出的更廣泛的系統效應(和可能的反饋)。 以實時連接到系統
    發表于 09-25 12:22 ?661次閱讀
    基于FPGA的<b class='flag-5'>原型</b>設計對<b class='flag-5'>系統</b>級<b class='flag-5'>驗證</b>的適用性

    AMD如何將Synopsys AI驗證工具用于測試

    功能。從那時起,該公司宣布了幾項新功能,大大擴展了其人工智能輔助業務。Synopsys產品組合的一個功能側重于驗證空間優化(verification space optimization
    的頭像 發表于 09-21 14:43 ?1157次閱讀
    AMD如何將<b class='flag-5'>Synopsys</b> AI<b class='flag-5'>驗證</b>工具用于測試