聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
FPGA
+關(guān)注
關(guān)注
1626文章
21667瀏覽量
601843 -
Altera
+關(guān)注
關(guān)注
37文章
777瀏覽量
153852 -
計數(shù)器
+關(guān)注
關(guān)注
32文章
2253瀏覽量
94353 -
DIY
+關(guān)注
關(guān)注
176文章
886瀏覽量
348241
發(fā)布評論請先 登錄
相關(guān)推薦
一個簡單的模24,計數(shù)器
{:soso_e149:}內(nèi)容不好勿噴!剛剛學(xué)習(xí)vhdl語言,最一開始是從計數(shù)器開始的,先做一個十進(jìn)制計數(shù)器,在做24的。最后寫模
發(fā)表于 12-02 17:06
在FPGA開發(fā)板上實現(xiàn)一個電子秒表的計數(shù)器模塊設(shè)計
1、設(shè)計一個電子秒表的計數(shù)器模塊在上一例中,使用了FPGA開發(fā)板上的撥碼開關(guān)控制四位數(shù)碼管進(jìn)行動
發(fā)表于 07-29 14:57
60進(jìn)制計數(shù)器
60進(jìn)制計數(shù)器,由于24進(jìn)制、60進(jìn)制計數(shù)器均由集成計數(shù)器級聯(lián)構(gòu)成,且都包含有基本的
發(fā)表于 06-30 00:00
?1.6w次閱讀
HL開發(fā)板配套的分頻器(計數(shù)器實現(xiàn))C語言資料
HL開發(fā)板配套C實驗例程100例之分頻器1(計數(shù)器實現(xiàn)),很好的單片機(jī)C語言資料。
發(fā)表于 09-01 09:28
?4次下載
HL開發(fā)板的產(chǎn)品數(shù)量計數(shù)器學(xué)習(xí)程序
HL開發(fā)板【實驗24】產(chǎn)品數(shù)量計數(shù)器,單片機(jī)學(xué)習(xí)程序,很好的學(xué)習(xí)資料。
發(fā)表于 09-01 11:58
?3次下載
HL開發(fā)板的按鍵次數(shù)計數(shù)器學(xué)習(xí)程序
HL開發(fā)板【實驗21】按鍵次數(shù)計數(shù)器,單片機(jī)學(xué)習(xí)程序,很好的學(xué)習(xí)資料。
發(fā)表于 09-01 14:44
?15次下載
采用FPGA DIYK開發(fā)板控制模為60的計數(shù)器數(shù)碼管動態(tài)顯示
FPGA diy作業(yè)實現(xiàn)模為60的計數(shù)器數(shù)碼管動態(tài)顯示。
采用FPGA DIY開發(fā)板實現(xiàn)數(shù)碼管動態(tài)顯示60計數(shù)
asean的 FPGA DIY 數(shù)碼管動態(tài)顯示60計數(shù)視頻
基于STM32單片機(jī)開發(fā)板計數(shù)器的詳細(xì)設(shè)計資料合集免費(fèi)下載
本文檔的主要內(nèi)容詳細(xì)介紹的是基于STM32單片機(jī)開發(fā)板計數(shù)器的詳細(xì)設(shè)計資料合集免費(fèi)下載。
發(fā)表于 07-26 08:00
?42次下載
如何使用Multisim仿真一個60進(jìn)制的計數(shù)器
本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用Multisim仿真一個60進(jìn)制的計數(shù)器的詳細(xì)資料免費(fèi)下載
發(fā)表于 10-23 11:37
?142次下載
FPGA學(xué)習(xí)合集教程之開發(fā)板數(shù)據(jù)手冊和三個仿真測試的視頻教程
本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA學(xué)習(xí)合集教程之開發(fā)板數(shù)據(jù)手冊和三個仿真測試的視頻教程內(nèi)容包括了:CPLD EPM240 EVB開發(fā)板數(shù)據(jù)手冊,六十進(jìn)制BCD碼
發(fā)表于 12-27 08:00
?29次下載
DIY步行步數(shù)計數(shù)器
電子發(fā)燒友網(wǎng)站提供《DIY步行步數(shù)計數(shù)器.zip》資料免費(fèi)下載
發(fā)表于 11-18 09:47
?4次下載
基于FPGA的十進(jìn)制計數(shù)器
本方案是一個基于 FPGA ?的十進(jìn)制計數(shù)器。共陽極 7 段顯示器上的 0 到 9 十進(jìn)制計數(shù)器
發(fā)表于 12-20 14:52
?2次下載
評論