聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1626文章
21678瀏覽量
602006 -
Altera
+關注
關注
37文章
777瀏覽量
153861 -
高速ADC
+關注
關注
0文章
47瀏覽量
28561 -
串行收發器
+關注
關注
0文章
14瀏覽量
9503
發布評論請先 登錄
相關推薦
FPGA設計之GTP、GTX、GTH以及GTZ四種串行高速收發器
xilinx的7系列FPGA根據不同的器件類型,集成了GTP、GTX、GTH以及GTZ四種串行高速收發器,四種收發器主要區別是支持的線速率不同,圖一可以說明在7系列里面器件類型和支持的
求助FPGA高速串行收發器,輸出12.5Gbps的信號要用什么電平 ...
求助FPGA高速串行收發器,輸出12.5Gbps的信號要用什么電平輸出28.5Gbps的信號要用什么電平?
發表于 11-10 09:12
FPGA高速收發器設計要遵循哪些原則?
高速收發器(SERDES)的運用范圍十分廣泛,包括通訊、計算機、工業和儲存,以及必須在芯片與芯片/模塊之間、或在背板/電纜上傳輸大量數據的系統。但普通高速收發器的并行總線設計已無法滿足
發表于 08-07 06:26
FPGA高速收發器設計原則
FPGA高速收發器設計原則
高速收發器(SERDES)的運用范圍十分廣泛, 包括通訊、計算機、工業和儲存,以及必須在芯片與
發表于 04-07 22:26
?1044次閱讀
Xilinx 7系列FPGA GTZ高速串行收發器性能與兼容性演示
展示7系列GTZ(高達28.05Gb / s)高速串行收發器的性能;
與Luxtera公司的不重定時光模塊進行四路26G對接,實現100G應用。
Logos系列FPGA高速串行收發器(HSST)用戶指南
電子發燒友網站提供《Logos系列FPGA高速串行收發器(HSST)用戶指南.pdf》資料免費下載
發表于 09-26 10:25
?26次下載
高速串行收發器原理及芯片設計
隨著信息技術的飛速發展,高速數據傳輸已成為現代通信和數據處理系統的核心。高速串行收發器(High-Speed Serial Transceiver)作為實現
FPGA高速收發器的特點和應用
FPGA(Field Programmable Gate Array,現場可編程門陣列)高速收發器是現代數字通信系統中不可或缺的關鍵組件。它們以其高速、靈活和可編程的特性,在多個領域發揮著重要作用。以下是對FPGA
評論