GMII接口提供了8位數據通道,125MHz的時鐘速率,從而1000Mbps的數據傳輸速率。下圖定義了RS層的輸入輸出信號以及STA的信號:
Reconciliation Sublayer (RS) and STA connectionsto GMII
下面將詳細介紹GMII接口的信號定義,時序特性等。由于GMII接口有MAC和PHY模式,因此,將會根據這兩種不同的模式進行分析。
GMII接口信號定義
GMII接口可分為MAC模式和PHY模式,一般說來MAC和PHY對接,但是MAC和MAC也是可以對接的。
在GMII接口中,它是用8根數據線來傳送數據的,這樣在傳送1000M數據時,時鐘就會125MHz。
GMII接口主要包括四個部分。一是從MAC層到物理層的發送數據接口,二是從物理層到MAC層的接收數據接口,三是從物理層到MAC層的狀態指示信號,四是MAC層和物理層之間傳送控制和狀態信息的MDIO接口。
GMII接口的MAC模式定義:
注意在表中,信號GTX_CLK對于MAC來說,此時是Output信號,這一點和MII接口中的TX_CLK的Input特性不一致。
GMII接口PHY模式定義:
注意在表中,信號GTX_CLK對于PHY來說,此時是Input信號,這一點和MII接口中的TX_CLK的Output特性不一致。
GMII接口時序特性
在GMII接口中,TX通道參考時鐘是GTX_CLK,RX通道參考時鐘是RX_CLK,802.3-2005定義了它們之間的關系。
GMII signal timing at receiver input
由上圖可知,Spec只定義了TX通道和RX通道中接收端Setup時間和Hold時間。很明顯,即該Spec只對TX通道上PHY這一側的接收特性作了定義,而對TX通道MAC那一側的發送特性并沒有定義。ICVendor可在TX通道那一側的MAC的發送特性作適當調整,只要最終的時序滿足TX通道上PHY這一側的接收特性就可以。
同樣的道理,該Spec只對RX通道上MAC這一側的接收特性作了定義,而對RX通道PHY那一側的發送特性并沒有定義。IC Vendor可在RX通道那一側的PHY的發送特性作適當調整,只要最終的時序滿足RX通道上MAC這一側的接收特性就可以。
Setup和Hold Time的值
從圖中可以看出,這里有兩組setup和hold時間。其中第一組Spec則是根據下圖給定的測試電路定義的,即該Spec未考慮PCB上傳輸線的不匹配等影響。而第二組Spec則是定義了receiver at its inputpins的時間要求,它考慮了PCB上傳輸線的長度不匹配等影響。一般IC Vendor需要按照第二組Spec來設計它們的IC。
GMII接口Setup和Hold Time測試電路
GMII信號功能特性:
<1>: GTX_CLK (transmit clock),GTX_CLK (Transmit Clock)是一個連續的時鐘信號(即系統啟動,該信號就一直存在),它是TX_EN, TXD, and TX_ER(信號方向為從RS到PHY)的參考時鐘,PHY端在信號的上升沿采樣,GTX_CLK由MAC驅動。GTX_CLK的時鐘頻率是數據傳輸速率的12.5,即125MHz。
<2>:對于同樣的RX_CLK,它與TX_CLK具有相同的要求,所不同的是它是RX_DV, RXD, and RX_ER(信號方向是從PHY到RS)的參考時鐘,MAC端在時鐘的上升沿采樣。RX_CLK是由PHY驅動,PHY可能從接收到的數據中提取時鐘RX_CLK,也有可能從一個名義上的參考時鐘(e.g., the TX_CLK reference)來驅動RX_CLK
<3>:GMII接口的發送時序,接收時序如下圖,至于其它信號的功能特性以及在數據傳輸過程中,不同信號的邏輯變化所代表的意義,這里不再描述,大體上和“MII信號功能特性”一節中描述類似,讀者可以參閱802.3-3005的Spec。
GMII信號發送時序
GMII信號接收時序
-
接口
+關注
關注
33文章
8497瀏覽量
150834 -
Mac
+關注
關注
0文章
1099瀏覽量
51368 -
物理層
+關注
關注
1文章
148瀏覽量
34286
原文標題:GMII 接口分析
文章出處:【微信號:ALIFPGA,微信公眾號:FPGA極客空間】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論