精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

保證以太網通信質量,先從硬件設計入手!

UtFs_Zlgmcu7890 ? 來源:互聯網 ? 作者:佚名 ? 2018-07-19 09:09 ? 次閱讀

本文導讀

以太網頻繁出現通信異常、丟包等現象,是否會想到是硬件電路設計問題?成熟的以太網電路設計看似簡單,但如何保證通信質量,在通信異常時如何快速定位問題,本文將通過實際案例來講述網絡通訊異常的解析過程和處理方案。

一、案例情況

一日,核心板基于TI公司的DP83848KSQ PHY芯片二次開發時搭建一路百兆以太網電路,在研發測試階段,發現以太網電路頻繁出現通信異常,表現為工作一段時間后網絡自動掉線,無法重連。多臺樣機均表現出同樣的現象,于是研發展開一系列的問題定位。

二、現場排查

軟硬件工程師開始各自的問題定位,本文則談談硬件問題定位。

1、電源電路測試

首先先確定電源電路情況,測試PHY芯片工作時和通信異常時的供電電源的電壓,電源電壓穩定,無跌落,電平為3.3V;其次測試紋波噪聲,測試結果也滿足要求。電源電路影響暫可以排除。

2、原理圖檢查

然后從原理圖下手,檢查PHY芯片的外圍電路和對照處理器的引腳順序,如圖1所示,外圍電路接線無誤,設計符合設計規范。繼續檢查以太網的變壓器電路,如圖2所示,該電路也符合設計規范。原理圖設計基本可以排除。

圖1 PHY芯片外圍電路圖

圖2 變壓器外圍電路圖

3、樣機電路測試

  • 時鐘信號測試:時鐘信號幅值、頻率、上升下降時間、占空比等參數均滿足要求。

  • 時序測試:數據信號和控制信號的時序裕量均滿足手冊要求。

  • 數據信號波形測試:在信號測試時,發現PHY芯片的數據信號和控制信號有異常的波形,如下圖3、4所示:

圖3 RMII_RXD信號

圖4 RMII_TXD信號

圖5 PHY芯片的IO參數信息

圖6 處理器芯片的IO參數信息

從圖3和圖4可以看出,處理器與PHY端之間的數據信號出現信號完整性問題-反射,均存在振鈴和過沖問題,且過沖的幅值已超出芯片可接受范圍(芯片與處理器的以太網IO均為3.3V供電),可能會導致IO口永久性的損壞,且易產生EMI問題。

于是查看原理圖設計,發現信號線和控制線上均沒有串接電阻,同時PCB上單端信號線沒有做等長和50Ω的阻抗,信號傳輸過程中感受到阻抗突變,導致信號產生反射,繼而產生過沖和振鈴現象。

4、以太網差分電路

差分電路的測試主要是通過物理層一致性測試,通過一致性測試評估差分信號的信號質量。本次測試的目的是為了進一步分析差分信號的設計是否滿足要求。測試結果如下:

圖7 物理層一致性測試結果

圖8 以太網眼圖模板測試結果

從圖7和圖8可以看出,物理層一致性測試結果為Fail,測試不通過的項主要是以太網眼圖模板測試、負過沖測試、邊沿對稱度測試。從圖8的測試結果可以看出,差分信號的幅值已經超出標準值,已經觸碰到眼圖模板。差分信號的幅值過大,可能是由于信號的反射導致。

變壓器是串聯在差分信號線上的用于隔離的器件,引腳就會產生寄生參數,也會產生阻抗突變,所以也是需要進行考慮的一個方面。于是先排除變壓器的影響,通過更換一個不同型號的變壓器,輸出的結果并沒有太大的差別。繼續著手分析傳輸線的阻抗。

PCB的阻抗又可以從兩方面進行分析。一是走線的阻抗,二是信號線上的匹配電阻。

首先從PCB走線的阻抗進行分析,以太網的差分信號是有差分100Ω阻抗要求,本次采用的是E5071C網絡分析儀進行測試,測試結果如圖9所示:

圖9 差分信號PCB走線阻抗測試結果

從圖9看出,差分信號的PCB走線阻抗最大值為109Ω,最小值為100Ω,存在這個偏差的原因是在于差分信號線上的保護器件和匹配電阻,有器件必然就會產生焊盤,所以導致實測值與理論值偏差10Ω也是有可能的,由于在PCB設計階段要求差分信號的走線阻抗為100Ω,走線阻抗最大允許偏差±10%,所以實測基本能滿足設計要求。差分信號的阻抗基本符合要求,繼續進行下一項分析。

其次從信號線上的匹配電阻進行分析。由于百兆以太網的PHY芯片到變壓器之間的差分線上有一個49.9Ω的電阻進行匹配走線,如圖10所示。同時隔離變壓器的中間抽頭具有“Bob Smith”終接,通過75Ω電阻和1000pF電容接到機殼地。然而查閱DP83848KSQ芯片的手冊,如圖11所示,提到匹配電阻有Layout要求:49.9Ω電阻和0.1uF退偶電容必須靠近PHY端放置。

圖10 DP83848KSQ芯片差分接口設計圖

圖11 DP83848KSQ芯片Layout指南

于是查看PCB布局,結果發現實際的布局將電阻電容放置在靠近變壓器的一側。手冊雖然沒有描述到該電阻放置錯誤會有什么影響,于是通過飛線的方法,把電阻電容放置在PHY端,再結合數據線和控制線的反射問題,在信號線的源端串聯一個33Ω的電阻,檢查無誤后,上電進行一致性測試,最終測試結果為Pass,測試結果如圖12、13所示,從圖12可以看出,整改后的眼圖模板測試比整改前的要好,各項測試數據也滿足要求。同時也進行通信穩定性測試,最終通信測試48h后,以太網無掉線現象,同時丟包率為0%。

測試無誤后,重新進行原理圖設計,在信號線和控制線上加入串阻。PCB設計方面,數據線做單端50Ω阻抗匹配,把49.9Ω的電阻和0.1uF電容靠近PHY端放置,差分信號線做100Ω阻抗。重新拿到樣機后進行網絡通信,連續通信三天后無掉線現象,同時丟包率也滿足要求,問題解決。整改后的PCB布局及走線如圖14、15、16所示。

圖12 整改后的以太網眼圖波形

圖13 整改后的以太網一致性測試結果

5、整改后的PCB布局及走線圖

圖14 整改后PHY端數據信號走線及端接電阻布局

圖15 整改后PHY與變壓器端的PCB布局圖

圖16 整改后變壓器與RJ45端的PCB布局圖

三、設計總結

在本次以太網通信異常問題定位時,總結了以下幾點注意事項:

  • PCB走線越短越好;

  • 以太網PHY和處理器端的數據線和控制線注意阻抗匹配,避免反射。因為信號在傳輸過程中感受到阻抗不匹配時,容易產生反射,同時驅動能力過大時也會容易產生反射。在原理圖設計時,若無法預測PCB走線長度,建議在信號線和控制線的源端串聯一個22~33Ω的小電阻,且信號線等長和做單端50Ω阻抗處理;

  • PHY端差分信號線上的49.9Ω匹配電阻根據手冊要求放置,盡量靠近PHY端放置;

  • 差分信號線需要做差分100Ω的阻抗,同層走線,建議采用4層板PCB;

  • 變壓器需靠近RJ45端放置;

  • “Bob Smith”終接需靠近變壓器端放置。

成熟的以太網電路設計看似簡單,但如何保證通信質量,硬件設計也尤為重要。一個很小的降低成本的考慮,可能問題就會在量產時被無限放大,最終面臨的是硬件改版、人力投入、成本增加、項目延期。在設計前期把這些問題考慮進去,就可以避免不必要的問題發生。

圖17 工業品質的M1052跨界核心板

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 以太網
    +關注

    關注

    40

    文章

    5385

    瀏覽量

    171161
  • 無線通信
    +關注

    關注

    58

    文章

    4526

    瀏覽量

    143426
  • DP83848
    +關注

    關注

    0

    文章

    4

    瀏覽量

    3908

原文標題:【研發經驗】如何解決以太網故障?

文章出處:【微信號:Zlgmcu7890,微信公眾號:周立功單片機】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    實現以太網通信硬件電路方法

    實現以太網通信硬件電路方法很多,一般情況是CPU+MAC+PHY+網絡變壓器+RJ45。整個硬件電路最多用5個電子器件完成。
    發表于 10-20 09:25 ?835次閱讀
    實現<b class='flag-5'>以太網通信</b><b class='flag-5'>硬件</b>電路方法

    以太網通信S7是什么意思?

    以太網通信
    YS YYDS
    發布于 :2023年06月25日 00:07:18

    ESP32能否在通過以太網通信的同時保證采樣率和處理能力?

    ,并通過以太網進行通信。我的問題是,ESP32 能否在通過以太網通信的同時保證采樣率和處理能力?如果沒有,有人會更好地推薦與設備通信的架構嗎
    發表于 03-01 07:42

    LPC23xx的自適應以太網通信接口設計

    LPC23xx的自適應以太網通信接口設計 以太網接口是嵌入式系統進行以太網通信硬件基礎。隨著微電子技術的進步,許多嵌入式控制芯片集成了以太網
    發表于 01-12 10:42 ?2049次閱讀
    LPC23xx的自適應<b class='flag-5'>以太網通信</b>接口設計

    基于ARM的多路串行和以太網通信技術的研究與應用

    本文主要是對于多路串行和以太網通信技術的介紹,以及基于ARM的多路串行和以太網通信技術的研究與應用
    發表于 10-17 17:41 ?76次下載
    基于ARM的多路串行和<b class='flag-5'>以太網通信</b>技術的研究與應用

    使用 CCM 導致以太網通信失敗問題

    STM32使用 CCM 導致以太網通信失敗
    發表于 11-25 14:45 ?0次下載

    EtherCAT的工業以太網通信芯片的設計

    本文檔內容介紹了EtherCAT的工業以太網通信芯片的設計。
    發表于 09-15 10:18 ?16次下載
    EtherCAT的工業<b class='flag-5'>以太網通信</b>芯片的設計

    DSP_BIOS在以太網通信節點中的應用

    DSP_BIOS在以太網通信節點中的應用
    發表于 10-20 11:03 ?2次下載
    DSP_BIOS在<b class='flag-5'>以太網通信</b>節點中的應用

    S7-200SMART開放以太網通信

    此文重點介紹V2.2最新升級的功能開放以太網通信功能,用過GET/PUT通信的肯定覺得非常方便,唯一的遺憾就是只支持S7協議,無法實現和其它品牌產品進行以太網通信,開放的以太網通信就是
    的頭像 發表于 06-27 09:58 ?2w次閱讀

    關于工業以太網通信的解決方案介紹

    瑞薩電子工業以太網通信解決方案
    的頭像 發表于 07-23 00:43 ?4079次閱讀

    以太網通信和串口通信區別

    以太網通信和串口通信區別? 以太網通信和串口通信都是網絡通信中常見的方式,在實際應用中,兩者的使用場景各有不同。
    的頭像 發表于 09-02 14:44 ?5923次閱讀

    基于FPGA的UDP RGMII千兆以太網通信方案

    本文介紹一個FPGA開源項目:UDP RGMII千兆以太網通信。該項目在我之前的工作中主要是用于FPGA和電腦端之間進行圖像數據傳輸。本文簡要介紹一下該項目的千兆以太網通信方案、以太網IP核的使用以及Vivado工程源代碼結構。
    的頭像 發表于 09-04 16:49 ?1549次閱讀
    基于FPGA的UDP RGMII千兆<b class='flag-5'>以太網通信</b>方案

    串行通信以太網通信,該怎么選才好?

    串行通信以太網通信都通過有線傳輸數據,但各自有不同的用途。串行通信以太網通信的主要區別在于:串行通信是通過串行
    的頭像 發表于 12-22 08:20 ?1070次閱讀
    串行<b class='flag-5'>通信</b>和<b class='flag-5'>以太網通信</b>,該怎么選才好?

    工業以太網通信協議的主要類別

    隨著工業4.0和智能制造的快速發展,工業以太網通信協議與標準在工業自動化領域扮演著越來越重要的角色。工業以太網不僅提供了高效、可靠的數據傳輸手段,還為實現設備間的無縫集成和信息共享提供了可能。本文將詳細介紹工業以太網通信協議與標
    的頭像 發表于 06-28 18:02 ?1039次閱讀

    以太網通信網關是什么

    在日益復雜的網絡環境中,以太網通信網關作為連接不同設備和網絡的橋梁,扮演著至關重要的角色。本文將深入探討以太網通信網關的定義、功能、工作機制及其在各個領域的應用。 一、以太網通信網關的定義
    的頭像 發表于 08-29 14:04 ?321次閱讀
    <b class='flag-5'>以太網通信</b>網關是什么