精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

采用DSP和FPGA實現船舶自動避碰系統(tǒng)的設計

電子設計 ? 來源:現代電子技術 ? 作者:馮燕爾,沈曉群 ? 2020-05-13 07:57 ? 次閱讀

船舶自動識別系統(tǒng)(Automatic Identification System,AIS)誕生于20世紀90年代。它是集通信、網絡信息技術于一體的多學科高科技的新型航海助航設備和安全信息系統(tǒng)。

1、AIS的關鍵技術研究

AIS配合全球定位系統(tǒng)(GPS)將船舶對地速度、位置、目的地、對地航向及航向改變率等船舶動態(tài)參數,和船舶名稱、船舶類型、呼號、吃水及危險貨物等船舶靜態(tài)數據由甚高頻(VHF)頻道向附近水域的船舶及岸臺廣播,使鄰近船舶及岸臺能及時掌握附近海面所有船舶的動靜態(tài)信息,以迅速互相通話協調,采取必要避讓行動。

AIS系統(tǒng)的硬件主要由四部分組成:

通信模塊 利用VHF數字通信通道轉發(fā)和接收廣播的GPS等船位信息;

信號采集部分 將接收到的信息經過解碼,轉換位數字信號;

信息處理部分 采用一個嵌入式微處理器系統(tǒng),構成整機的控制中心,存儲、更新本船的動靜態(tài)信息,將必要的信息送去發(fā)射,將部分信息送顯示器;

顯示部分 顯示重要的參數和信息,便于監(jiān)視。

2、船舶避碰系統(tǒng)整體結構設計

本文是在AIS提供信息的基礎上,采用DSPFPGA設計船舶避碰系統(tǒng)。其中高速浮點DSP作為AIS數據接收、船舶避碰算法和系統(tǒng)控制的微處理器。一塊容量合適的FPGA集成船舶避碰系統(tǒng)所需其他的I/O功能,實現外圍輸入輸出接口如其他串行口、ADC數據采集緩存等硬件電路,使部分數據采集和數據通信的I/O任務由DSP和FPGA協同承擔,從而使DSP減輕負擔,可以更專注于避碰的復雜算法。FPGA還可以實現液晶顯示接口和鍵盤接口。通常液晶顯示器帶有液晶顯示控制器,可以方便地與微處理器接口連接。液晶顯示接口減少了DSP的外設訪問時間。

根據船舶避碰系統(tǒng)的任務設計了系統(tǒng)整體結構如圖1所示:AIS信息經解碼、電平轉換進入DSP串口,由于DSP芯片計算量大,需要存儲擴展。其他傳感器的輸出信號經調理及補償之后,經A/D轉換進入FPGA;GPS、雷達等輸出的串行數據由DSP通過FPGA內串行口采集;系統(tǒng)輸出數據則由FPGA內的液晶顯示接口送到液晶顯示控制器;為方便系統(tǒng)調試,在FPGA內實現4×4小鍵盤接口;另外DSP和FPGA內各模塊需要進行通信。

采用DSP和FPGA實現船舶自動避碰系統(tǒng)的設計

3、主要模塊設計

本方案中DSP主要用于AIS信號接收、船舶避碰參數運算和系統(tǒng)控制。所以選擇C5402作為CPU,它可以根據需求工作在不同的模式下,主要用MP/MC的電平來決定,當MP/MC為高電平時,DSP工作在微處理器模式,此時接收來自AIS的數據,當MP/MC為低電平時,DSP工作在微計算機方式,用于避碰參數運算和系統(tǒng)控制。

3.1 AIS信息的采集

AIS信息經過鑒頻、解調電路、RS 232電平轉換以后進入微處理器。此處主要由軟件實現。系統(tǒng)程序包括系統(tǒng)初始化程序、串口中斷程序、數據處理程序、數據顯示程序等。系統(tǒng)的初始化包括串口初始化、變量定義、文件設置、數據庫的生成及處理等;串口中斷程序主要完成AIS數據的采集;數據處理程序主要完成將AIS輸出的數據格式轉換為其他基于AIS信息的系統(tǒng)所需的格式,在數據處理過程中必須進行AIS數據的校驗判斷,以確保采集數據的可靠性;數據顯示程序主要完成AIS數據的顯示。其中信息解碼的程序流程圖如圖2所示。

3.2 DSP和FPGA的接口設計

比較Altera公司的多個系列的FPGA產品,本設計選取CycloneⅡ系列的芯片EP2C35F672。它主要具有以下特性:嵌入式存儲資源支持各種存儲器應用和數字信號處理(DSP)實施的要求,引腳數量充裕有160個,可提供100個I/O用戶引腳,且I/O具有三態(tài)緩沖、總線狀態(tài)保持等功能,該芯片由128 MB FLASH內存和8 MB SSRAM存儲區(qū)和兩個串口。它可以滿足本系統(tǒng)所需的數據采集控制和串行口復用等功能。接口電路如圖3所示。

在上述設計中AIS信息的串口直接接到DSP芯片上,是為了避免直接應用多串行口中斷共享方式可能會不可靠。原因是假如在服務串行口A時上一次檢測過的串行口B發(fā)生了中斷,此時中斷服務程序如果直接退出,則中斷B就未被服務。這種情況下,CPU可能會再次進入中斷服務程序,多次進出中斷必然造成處理器資源的浪費。更糟糕的是退出中斷服務程序時,由于DSP中斷標志位已經被清除且DSP中斷引腳保持高電平,此時中斷就不會再被標志,造成中斷死鎖導致外部中斷根本無法繼續(xù)工作。為確保DSP芯片及時接收到AIS信息,為AIS單獨留下專用串口。

3.3 DSP和FPGA與其他外圍電路的接口設計

船舶避碰系統(tǒng)中設計了基于同一片FPGA上的液晶顯示接口和鍵盤接口,使避碰系統(tǒng)具有更強的功能。鍵盤接口利用FPGA內的硬件資源設計,在不影響DSP進行船舶避碰算法運算的條件下,用于船舶避碰系統(tǒng)的調試和控制。

同時完成了A/D、D/A模塊的接口設計。模擬信號經過前置濾波、放大,再通過多路模擬開關和A/D轉換器轉換成數字信號進入FPGA,A/D、D/A模塊與DSP的接口電路如圖4所示。

4、結 語

本文研究的內容為基于AIS的船舶避碰系統(tǒng),涉及到信息的解碼過程,利用DSP作為系統(tǒng)的微處理器和FPGA作為接口的擴展與協調,根據接收的信息,進行船舶避碰算法的運算。

責任編輯:gt


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    552

    文章

    7962

    瀏覽量

    348281
  • FPGA
    +關注

    關注

    1626

    文章

    21671

    瀏覽量

    601889
  • 微處理器
    +關注

    關注

    11

    文章

    2247

    瀏覽量

    82322
收藏 人收藏

    評論

    相關推薦

    [討論]FPGA培訓—基于FPGADSP系統(tǒng)設計與實現

    處理器的數目之外,就是采用可編程邏輯器件,主要是FPGA芯片來實現。本課程以DSP設計在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和
    發(fā)表于 07-21 09:20

    FPGA培訓—基于FPGADSP系統(tǒng)設計與實現

    的數目之外,就是采用可編程邏輯器件,主要是FPGA芯片來實現。本課程以DSP設計在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和思路進
    發(fā)表于 07-21 09:22

    基于DSPFPGA的CCD圖像采集系統(tǒng)設計與實現

    為了實現—是彈武器瞄準自動化,本文設計了基于DSPFPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用
    發(fā)表于 11-07 14:54

    采用AIS配合GPS實現船舶系統(tǒng)

    馮燕爾,沈曉群(浙江海洋學院浙江舟山316000)船舶自動識別系統(tǒng)(Automatic Identification System,AIS)誕生于20世紀90年代。它是集通信、網絡和信息技術于一體
    發(fā)表于 07-05 07:07

    什么是AIS船舶系統(tǒng)?

    船舶自動識別系統(tǒng)(Automatic Identification System,AIS)誕生于20世紀90年代。它是集通信、網絡和信息技術于一體的多學科高科技的新型航海助航設備和安全信息系統(tǒng)
    發(fā)表于 08-12 07:26

    基于FPGADSP的光纖信號實時處理系統(tǒng)

    設計了一種基于FPGADSP 的光纖信號實時處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用
    發(fā)表于 06-19 11:17 ?24次下載

    船舶轉向幅度角問題的研究

    針對船舶決策系統(tǒng)中的船舶運動趨勢和時機,根據
    發(fā)表于 08-19 11:01 ?5次下載

    基于SOPC的DSP系統(tǒng)的設計與實現

    主要研究基于SOPC 的DSP 系統(tǒng)的設計與實現。根據待實現DSP 算法的特征,利用QUARTUS 中提供的豐富的功能模塊和VHDL 語言
    發(fā)表于 11-30 15:48 ?29次下載

    基于CAN總線技術實現船舶電站自動控制系統(tǒng)

    船舶電站自動控制系統(tǒng)船舶自動化機艙不可缺少的一個重要組成部分,為實現無人操縱,過程自動控制及遠
    發(fā)表于 02-23 14:53 ?21次下載

    FPGA實現DSP應用

    FPGA實現DSP應用 摘要:具有系統(tǒng)級性能的FPGA在半導體工藝的線寬達到深亞微米后更進一步按信號處理的要求改進器件結構和性能,不僅可
    發(fā)表于 04-01 15:39 ?14次下載

    基于DSPFPGA的CCD圖像采集系統(tǒng)設計與實現

    捅要:為了實現是彈武器瞄準自動化,本文設計了基于DSPFPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),
    發(fā)表于 02-25 13:48 ?188次下載

    融合DSP設計與FPGA硬件實現

    System Generator 工具由 MathWorks 與 Xilinx 合作開發(fā)而成,DSP 設計人員可使用 MATLAB 和Simulink 工具在 FPGA 內進行開發(fā)和仿真來完善 DSP 設計。 該工具為
    發(fā)表于 05-11 18:36 ?225次下載
    融合<b class='flag-5'>DSP</b>設計與<b class='flag-5'>FPGA</b>硬件<b class='flag-5'>實現</b>

    基于FPGADSP網絡單向時延測量系統(tǒng)設計與實現_唐旭

    基于FPGADSP網絡單向時延測量系統(tǒng)設計與實現_唐旭
    發(fā)表于 03-19 11:38 ?0次下載

    如何使用移動終端進行小型船舶智能導航系統(tǒng)研究與實現

    系統(tǒng)主要通過研究基于電子海圖、移動互聯網以及大數據模式下的小型船舶智能移動導航終端來解決小型船舶使用電子海圖、船舶導航以及船舶
    發(fā)表于 02-28 16:33 ?6次下載
    如何使用移動終端進行小型<b class='flag-5'>船舶</b>智能導航<b class='flag-5'>系統(tǒng)</b>研究與<b class='flag-5'>實現</b>

    小型船舶智能移動導航系統(tǒng)的設計

    本文主要通過電子海圖,船舶導航,小型船舶智能移動導航終端的研究與船舶基于電子海圖,移動互聯網和大數據模式。 本文簡要介紹了異構覆蓋的小型
    發(fā)表于 03-26 11:10 ?9次下載
    小型<b class='flag-5'>船舶</b>智能移動導航<b class='flag-5'>系統(tǒng)</b>的設計