精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

數據合并轉換器電路的工作原理分析及如何采用EPM7128芯片實現

電子設計 ? 來源:網絡整理 ? 作者:佚名 ? 2019-12-18 08:11 ? 次閱讀
數據交換機的傳送速率很高,當其和串行口通信時,在發送前把數據分為兩部分分別發送到串行口,然后經過數據合并轉換器把各個串行口的數據合并在一起并轉換成PCM流。本文介紹了基于CPLD芯片EPM7128設計的數據合并轉換器。

1 、數據合并轉換器硬件電路

1.1 主要硬件簡介

EPM7128是可編程的大規模邏輯器件,為ALTERA公司的MAX7000系列產品,具有高阻抗、電可擦等特點,可用門單元為2500個,管腳間最大延遲為5ns,工作電壓為+5V。

IDT7205為FIFO型異步讀寫的存儲器芯片,容量為8192×9比特,存取時間為12ns,有空、半滿、滿三個標志位,最大功耗為660mW,工作電壓為+5V。

MSM486DX屬于PC104嵌入式系統的5X86系列,為AMD-133MHz CPU,具有COM1、COM2兩個串口,一個LPT并口,一個FLOPPY接口,一個IDE接口,一個VGA/LCD接口,一個AT-KEYBOARD 接口,16個中斷,額定功率為8W,工作電壓為+5V。

1.2 數據合并轉換器電路框圖

可編程的數據合并轉換器電路框圖如圖1所示。圖中,DB為數據總線,AB為地址總線,R和W分別為讀寫信號線,INT5、INT7、INT10和INT11為四個中斷,CS1、CS2和CS3是在CPLD內部生成的地址譯碼器Addr-encoder分別送給分頻器、兩個串行口的片選信號,ORG是晶振送給分頻器的振蕩脈沖,CLK 是分頻器輸出的脈沖FRAMECLK和PCMCLK,WFIFO、RFIFO是由CPLD生成的包含地址信息的訪問FIFO的讀寫脈沖, DATA_IN1和DATA_IN2為串行口輸入數據,PCM_DATA是數據合并轉換器輸出的PCM流,PCMCLKA為輸出的碼同步時鐘,WORLDCLKA為輸出的字同步時鐘。

數據合并轉換器電路的工作原理分析及如何采用EPM7128芯片實現

1.3 電路工作分析

晶振把時鐘脈沖送給分頻器,分頻器含有兩個可編程的定時器。分頻器把可控的FRAMECLK和PCMCLK送給CPLD,在CPLD內部經過邏輯組合形成三路脈沖信號,一路控制計數器形成INT5、INT7兩個幀頻中斷觸發脈沖,CPU接到中斷后立即寫FIFO;另一路控制移位寄存器把并行數據轉換成串行數據PCM流;第三路形成RFIFO去連續讀FIFO。兩個串行口通過中斷方式(INT10、INT11)接收到外部數據后,暫存緩沖區內,按一定格式由中斷INT5控制寫給FIFO。

2 、CPLD內部邏輯電路

CPLD內部邏輯電路如圖2所示。圖中,虛線框內為CPLD內部電路,虛線框外為CPLD的I/O口。

數據合并轉換器電路的工作原理分析及如何采用EPM7128芯片實現

2.1 地址譯碼器

地址譯碼器Addr-encoder用VHDL語言生成。Addr-encoder的輸出有總線驅動器芯片74245的使能脈沖ENB,總線傳輸方向的使能脈沖DIR,寫FIFO操作脈沖WFIFO,分頻器和串行口的片選CS1、CS2和CS3,FIFO數據空滿標志脈沖RFIFOFLAG,FIFO復位時鐘脈沖WCTRL。

2.2 數據移位部分

FRAMECLK周期是PCMCLK 的8倍,它們都是分頻器送來的脈沖。FRAMECLK反相后作為FIFO的讀信號,兩次反相后作為字同步時鐘。PCMCLK直接作為移位寄存器74165的時鐘觸發脈沖,兩者與非后的輸出低電平作為74165重裝載數據的觸發電平。它們的信號時序如圖3所示。

數據合并轉換器電路的工作原理分析及如何采用EPM7128芯片實現

從三者的時序圖可知,每當一個字節的最后一位完成移位后,在FRAMECLK脈沖反相的下降沿觸發下讀取FIFO數據,這時74165的裝載使能74165STD恰好為低電平(與非結果),完成新數據裝載,然后在PCMCLK脈沖的上升沿作用下開始新一輪次的數據移位。

2.3 幀長計數器部分

兩個74161設計成1/64的分頻器,也叫幀長計數器,此計數器的時鐘為FRAMECLK,計數器的輸出最高兩位邏輯與為中斷INT7,把與門輸出與次高位邏輯異或為中斷INT5。這樣,INT7比INT5在時序上早半個周期。開機復位后,INT7脈沖首先產生,觸發中斷,CPU中斷后在服務程序中把64個字節數據寫到FIFO,然后屏蔽中斷INT7,半個周期后,FIFO中還剩32個字節數據(因為FIFO的讀脈沖和FRAMECLK反相同頻)。然后中斷INT5到來,CPU響應后,再寫64個字節數據給FIFO,使FIFO中一直保持有數據的狀態(可避免讀FIFO正好落在兩個寫FIFO之間,FIFO因無數據而讀死)。這樣,每當中斷INT5到來,都寫64字節給FIFO,周而復始,所以把64字節定為幀長。

設PCMCLK的頻率為f(MHz),則FRAMECLK的頻率為f/8,由于幀長為64,所以有:幀頻=f/(8×64),PCM流速率=f(bit/s)。分頻器的分頻比是通過軟件設定的,所以PCM流的速率可編程。

3 、軟件設計

分頻器編程:

outp(0x303,0x36)://方式3,方波。//

outp(0x300,0x50);//timer0,分頻比為80。//

outp(0x300,0x00);

outp(0x303,0x74);//方式2,脈沖。//

outp(0x301,0x08);//timer1,分頻比為8。//

outp(0x301,0x00)

數據合并:

if((com1_count%24)==0) ;//串行口1的24字節數據放在

數組Frame的4~27的位置。//

{

com_buf1[com1_count++]=db1;

//串行口1接收數據//

int Original_Counter

Original_Counter=com1_count/24

memcpy(Frame[Original_Counter-1]+4,&com_buf1[com1_count-24],24);

if((com2_count%24)==0) ;//串行口2的24字節數據放在

數組Frame的28~51的位置。//

{

com_buf2[com2_count++]=db2

;//串行口2接收數據//

int Original_Counter;

Original_Counter=com2_count/24;

Memcpy(Frame[Original_Counter-1]+28,&com_

Buf2[com2_count-24],24) ;//合并后的數據放在Frame

 數組中。//

寫FIFO:

void Send_To_Fifo(int number); //Send_To_Fifo函數為中斷

服務程序的一部分。//

{

for int i=0;i《64;i++)

outp(WFIFO Frame[number][i]; //數組送給FIFO,

實現數據合并//

}

責任編輯:gt

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    454

    文章

    50444

    瀏覽量

    421930
  • 轉換器
    +關注

    關注

    27

    文章

    8636

    瀏覽量

    146882
  • 分頻器
    +關注

    關注

    43

    文章

    447

    瀏覽量

    49818
收藏 人收藏

    評論

    相關推薦

    請問誰有epm7128的tqfp封裝的管腳定義分布圖啊?官網只有84腳的!!

    請問誰有epm7128的tqfp封裝的管腳定義分布圖啊?官網只有84腳的!!另外請教高手:OE1、OE2、GCLK1、GCLK2、GLCRn怎么用啊?謝謝大家,我第一次用cpld,大家見笑了!!!
    發表于 08-22 11:31

    基于QCM傳感的生物芯片檢測電路的設計

    4.2編譯系統編譯,設計實現了分頻、頻率計數、數據選擇等功能。51單片機AT89S52用C語言和匯編語言混合編程,使用Keil C51編譯系統編譯。  可編程邏輯器件EPM7128的頂層電路
    發表于 10-31 16:48

    ACDC轉換器的作用和工作原理

      ACDC轉換器的作用及工作原理_ACDC轉換器電路結構_acdc轉換器電路設計  通俗地講,
    發表于 11-21 16:23

    如何利用EPM7128設計數據合并轉換器

    求大佬分享一款基于CPLD芯片EPM7128設計的數據合并轉換器
    發表于 04-15 06:34

    基于EPM7128和HLMP2X50的鍵盤編碼顯示電路

    采用大規模可編程邏輯陣列器件EPM7128以及發光二極管燈HLMP2X50實現鍵盤編碼以及狀態顯示電路。鍵盤編碼顯示電路與主控
    發表于 12-11 17:00 ?45次下載
    基于<b class='flag-5'>EPM7128</b>和HLMP2X50的鍵盤編碼顯示<b class='flag-5'>電路</b>

    基于EPM7128設計的數據合并轉換器

    基于EPM7128設計的數據合并轉換器 數據交換機的傳送速率很高,當其和串行口通信時,在發送前把數據分為兩
    發表于 03-28 16:39 ?1198次閱讀
    基于<b class='flag-5'>EPM7128</b>設計的<b class='flag-5'>數據</b><b class='flag-5'>合并轉換器</b>

    基于EPM7128SLC84實現的AD574A采樣控制

    基于EPM7128SLC84實現的AD574A采樣控制 介紹基于Altera公司的EPM7128SLC84芯片
    發表于 10-13 18:58 ?2173次閱讀
    基于<b class='flag-5'>EPM7128</b>SLC84<b class='flag-5'>實現</b>的AD574A采樣控制<b class='flag-5'>器</b>

    EPM7128在光柵位移測量儀中的應用

      基于EPM 7128SLC84-15構成的位移測量系統具有分辨率高、誤差小、電路結構簡單、成本低等優點,完全能夠滿足實際測量的需要。由于采用的是CPLD設計,系統易于升級。
    發表于 09-01 11:50 ?2152次閱讀
    <b class='flag-5'>EPM7128</b>在光柵位移測量儀中的應用

    TMS320LF2407型DSP和EPM7128型CPLD在移動

    TMS320LF2407型DSP和EPM7128型CPLD在移動機器人驅動與控制系統中的應用
    發表于 05-06 16:54 ?7次下載

    LVDS串并轉換器手冊

    LVDS串并轉換器手冊
    發表于 10-24 11:23 ?16次下載
    LVDS串<b class='flag-5'>并轉換器</b>手冊

    采用FPGA器件和模數轉換器實現A/D數據采集卡的設計

    可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數轉換器(A/D)AD9054BST-135來實現
    的頭像 發表于 03-04 08:10 ?3491次閱讀
    <b class='flag-5'>采用</b>FPGA器件和模數<b class='flag-5'>轉換器</b><b class='flag-5'>實現</b>A/D<b class='flag-5'>數據</b>采集卡的設計

    使用51單片機和EPM7128設計實現簡易邏輯分析儀的論文免費下載

    本設計采用單片機(89C51)和可編程邏輯器件(EPM7128)作為系統的控制核心。整個設計采用了模塊化的設計思想,包括數字信號發生、采樣保持電路
    發表于 09-17 15:56 ?4次下載
    使用51單片機和<b class='flag-5'>EPM7128</b>設計<b class='flag-5'>實現</b>簡易邏輯<b class='flag-5'>分析</b>儀的論文免費下載

    數據轉換器中采樣過程的工作原理

    電子發燒友網站提供《數據轉換器中采樣過程的工作原理.pdf》資料免費下載
    發表于 11-28 10:31 ?1次下載
    <b class='flag-5'>數據</b><b class='flag-5'>轉換器</b>中采樣過程的<b class='flag-5'>工作原理</b>

    升壓轉換器工作原理、優點和應用

    升壓轉換器工作原理、優點和應用? 升壓轉換器是一種電力電子器件,用于將輸入電壓提升到較高的輸出電壓。其工作原理基于電感儲能和開關控制,是一種非常常見和重要的電源
    的頭像 發表于 02-01 14:08 ?2312次閱讀
    升壓<b class='flag-5'>轉換器</b>的<b class='flag-5'>工作原理</b>、優點和應用

    dcdc降壓轉換器工作原理

    降壓DC/DC電壓轉換器,又稱為降壓轉換器、低壓降轉換器或簡稱為降壓,是一種電力轉換器,它能夠將其輸入的直流電壓
    的頭像 發表于 02-16 09:37 ?1574次閱讀
    dcdc降壓<b class='flag-5'>轉換器</b><b class='flag-5'>工作原理</b>