精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于EPM7128SLC84芯片實現雷達仿真信號發生器的設計

電子設計 ? 來源:今日電子 ? 作者:郭爽,黃建國 ? 2020-06-19 07:49 ? 次閱讀

引言

隨著新一代作戰飛機大量裝備現役,機載雷達設備的維修任務越來越繁重,現代化的仿真測試系統成為重要的維修設備。雷達信號的仿真又是測試系統中必不可少的。但采用函數/任意波發生器組成測試系統,不僅增加系統成本,而且還給系統軟件設計增加不必要的負擔。為此,提出了一種基于CPLD的雷達仿真信號的實現方案,它能為機載雷達測試系統提供所需的多種典型的重頻脈沖及制導信號。

雷達仿真信號發生器的結構

雷達仿真信號發生器主要由輸入輸出控制和產生仿真信號的CPLD芯片兩部分組成。輸入輸出控制信號是利用測試系統的工控機通過數字I/O卡來產生,當工控機通過數字I/O卡輸出有效信號時,發生器將會輸出相應的脈沖信號。雷達仿真信號發生器的結構如圖1所示。

基于EPM7128SLC84芯片實現雷達仿真信號發生器的設計

圖中,雷達仿真信號發生器的控制信號有雷達仿真信號脈沖開關、聯合信號UNITED開關、制導信號SA-H開關、制導信號SA-L開關和照射輸出SA-W開關。上述開關都是低電平有效,當“脈沖開關”有效時,雷達仿真信號發生器即處于工作狀態。這時只要任何控制信號有效就能使其輸出相

應的雷達仿真信號?!癝A-H”有效時,“out1”輸出高重頻脈沖信號;“SA-L”有效時,“out1”輸出中重頻脈沖信號;“SA-W”有效時,“out2”輸出照射脈沖信號;“UNITED”有效時,“out3”輸出聯合脈沖信號,即在照射脈沖底電平時加入高重頻或中重頻脈沖信號。

CPLD內電路設計及仿真

本設計中選用的CPLD為Altera公司的EPM7128SLC84,屬于MAX7000系列。MAX7000系列提供600~5000可用門(器件上提供1200~10000門),引腳到引腳的延時為6ns,計數器頻率可達151.5MHz。

CPLD是雷達仿真信號發生器的核心所在,其內部電路主要分為6個子模塊,分別是5分頻及脈寬整形模塊、10分頻及脈寬整形模塊、60分頻及脈寬整形模塊、100分頻電路、625分頻電路和脈沖輸出選擇器。各模塊之間連接關系如圖2所示。

時鐘脈沖輸入CLK頻率為外部晶振提供的10MHz的信號,為10分頻及脈寬整形電路、60分頻及脈寬整形電路、100分頻電路提供50ns脈寬的輸入信號。100分頻和625分頻電路是采用MAX+PLUSⅡ自帶宏函數LPM-COUNTER(可預置計數器)設計的,10MHz的信號由LPM-COUNTER的clk端輸入,而cout作為分頻后的脈沖輸出端,根據需要的脈沖頻率來設置函數modulus和width參數,以100分頻電路為例,將modulus設置為100相應的width設置為7,當宏函數各控制信號設置為計數狀態后,在clk上升沿來到時開始計數。當計數到100時,計數器歸零并在cout輸出一脈寬為clk時鐘周期的脈沖,如此反復,從而達到100分頻的目的,圖3給出100分頻的仿真波形。

60分頻及脈寬整形電路產生周期 6μs、脈寬1.2μs的高重頻脈沖,其結構如圖4所示。分頻電路采用上述同樣的設計方法,只需將modulus和width參數分別設置為60和6,即產生周期為6μs脈寬100ns的脈沖(圖5中clk100ns)。將此信號作為D觸發器的時鐘信號,而該D觸發器的輸入端始終保持高電平,這樣當D觸發器在時鐘上升沿到來后輸出會始終保持“1”,但為了得到1.2μs脈寬的脈沖必需在1.2μs后對D觸發器清零。清零信號的設計同樣利用LPM-COUNTER函數,函數的輸入信號為10MHz的脈沖信號,modulus和width參數分別設置為13和4,當計數到13時(clk輸入端出現第13個上升沿,即時鐘過去12個周期1.2μs)計數器歸零并在cout產生脈沖通過反相器接D觸發器(圖5中D:CLRN)清零端對觸發器清零使其輸出“0”。為了使計數器在D觸發器輸出“0”時不處于計數狀態,將D觸發器的輸出端通過反相器接入LPM-COUNTER的同步清零端aclr。這樣便能在D觸發器輸出端得到需要的高重頻信號(圖5中f166k),圖5給出了其仿真波形。

10分頻及脈寬整形電路產生周期60μs、脈寬3μs的中重頻脈沖。它的設計采用和高重頻信號一樣的方法,只是將高重頻信號作為其10分頻電路的輸入。

5分頻及脈寬整形電路產生周期50ms、脈寬31.25ms的照射脈沖。它主要由一個LPM-COUNTER函數和譯碼器74138構成,LPM-COUNTER的時鐘輸入利用100分頻和625分頻產生的周期6.25ms、脈寬10us的脈沖(見圖2)。將LPM-COUNTER函數width參數設置為3,其q[2..0]輸出0~7,將其作為譯碼器的輸入,這時在譯碼器的8個輸出端y0~y7會分別保持6.25ms的“0”。將y0~y4作為輸入,到5輸入與門就可得到31.25ms的脈寬。而譯碼器8個時鐘周期的循環則構成50ms的脈沖周期。圖6為照射脈沖仿真波形。

輸出選擇器主要完成聯合狀態和各脈沖輸出管腳的選擇。聯合狀態輸出利用照射脈沖來控制高重頻和中重頻信號LPM-COUNTER函數的aclr清零信號,以便到達控制重頻信號的輸出。圖7為聯合狀態的仿真波形。

責任編輯:gt


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    454

    文章

    50444

    瀏覽量

    421930
  • cpld
    +關注

    關注

    32

    文章

    1247

    瀏覽量

    169225
  • 雷達
    +關注

    關注

    50

    文章

    2903

    瀏覽量

    117342
收藏 人收藏

    評論

    相關推薦

    信號發生器仿真電路

    信號發生器仿真電路
    發表于 04-20 22:18 ?2708次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>發生器</b><b class='flag-5'>仿真</b>電路

    字符發生器設計及實驗

    1、主芯片EPM7128SLC84-15。2、可變時鐘源。3、帶有事先編程好字庫/字符的E2PROM2864。4、16×16掃描LED點陣。三、實驗原理16×16掃描LED點陣的工作原理同8位掃描
    發表于 10-10 11:37

    函數信號發生器原理及實驗

    函數信號發生器原理及實驗  一、實驗目的了解DA轉換的工作原理,熟悉AD558的使用方法。二、硬件要求1、主芯片EPM7128SLC84-15。2、模擬功能塊AD558。3、
    發表于 10-10 11:41

    EPM7128SLC84-15引腳圖嗎?

    `EPM7128SLC84-15引腳圖嗎?`
    發表于 12-18 23:53

    MAX7000系列芯片

    各位大神,我現在用EPM7128SLC84-15芯片,編程軟件quartusII和仿真軟件用哪個版本比較合適!我是初學者,請看到的朋友多多指導!
    發表于 09-11 19:30

    基于CPLD的雷達仿真信號實現方案

    隨著新一代作戰飛機大量裝備現役,機載雷達設備的維修任務越來越繁重,現代化的仿真測試系統成為重要的維修設備。雷達信號仿真又是測試系統中必不可
    發表于 12-08 06:09

    如何設計并實現模擬雷達信號發生器

    模擬雷達信號發生器的結構是怎樣組成的?如何設計并實現模擬雷達信號
    發表于 04-29 07:20

    EPM7128S在雷達電子干擾模擬訓練中的應用

    【摘 要】 介紹Altera公司的復雜可編程邏輯(CPLD)器件EPM7128S在炮瞄雷達電子干擾模擬訓練中的應用。主要討論利用EPM7128S器件對炮瞄
    發表于 05-15 22:31 ?1406次閱讀
    <b class='flag-5'>EPM7128</b>S在<b class='flag-5'>雷達</b>電子干擾模擬訓練<b class='flag-5'>器</b>中的應用

    基于EMP7128的數字式相位測量儀

    摘要: 分析了基于Altera公司CPLD芯片EMP7128SLC84-15進行相位測量的基本原理,給出了用EMP7128SLC8415進行相位測量的硬件實現電路及VHDL源程序。
    發表于 06-20 14:54 ?1216次閱讀
    基于EMP<b class='flag-5'>7128</b>的數字式相位測量儀

    基于EPM7128SLC84實現的AD574A采樣控制

    基于EPM7128SLC84實現的AD574A采樣控制 介紹基于Altera公司的EPM7128SLC84芯片
    發表于 10-13 18:58 ?2173次閱讀
    基于<b class='flag-5'>EPM7128SLC84</b><b class='flag-5'>實現</b>的AD574A采樣控制<b class='flag-5'>器</b>

    JX002B型CPLD實驗板使用說明書

    JX00B型 CPLD 實驗板是在JX002、JX002A實驗板基礎上推出的ALTERA實驗板,其特點: 1.價格實惠,特別適合初學者生。2.支持5v ALTERA的84芯片,具體可以支持以下芯片
    發表于 06-03 16:32 ?33次下載
    JX002B型CPLD實驗板使用說明書

    EPM7128在光柵位移測量儀中的應用

      基于EPM 7128SLC84-15構成的位移測量系統具有分辨率高、誤差小、電路結構簡單、成本低等優點,完全能夠滿足實際測量的需要。由于采用的是CPLD設計,系統易于升級。
    發表于 09-01 11:50 ?2152次閱讀
    <b class='flag-5'>EPM7128</b>在光柵位移測量儀中的應用

    采用高精度ADR434芯片EPM7064SLC84-10芯片實現波形發生器的設計

    及RAM之間的數據接口加入74LVC16245(16位總線變換)以增加DSP的驅動能力,并用來隔斷器件間的干擾。DSP與DAC之間的邏輯控制采用CPLD實現,這樣可以方便系統的設計與調試,本文中采用的CPLD為Altera公司的EPM
    的頭像 發表于 05-28 07:57 ?3531次閱讀
    采用高精度ADR434<b class='flag-5'>芯片</b>和<b class='flag-5'>EPM7064SLC84</b>-10<b class='flag-5'>芯片</b><b class='flag-5'>實現</b>波形<b class='flag-5'>發生器</b>的設計

    EPM7128LC84-15實驗板管腳規定的詳細資料說明

    本文檔的主要內容詳細介紹的是EPM7128LC84-15實驗板管腳規定的詳細資料說明。
    發表于 05-05 08:00 ?16次下載
    <b class='flag-5'>EPM7128LC84</b>-15實驗板管腳規定的詳細資料說明

    基于EPM7128SLC84—10 CPLD芯片實現脈沖信號源電路的設計

    脈沖信號源電路核心采用一片可編程邏輯器件EPM7128SLC84—10,它屬于Ahera公司MAX7000系列產品,MAX7000系列產品是高密度、高性能的CMOS EPLD,是工業界速度最快
    發表于 08-05 11:27 ?2716次閱讀
    基于<b class='flag-5'>EPM7128SLC84</b>—10 CPLD<b class='flag-5'>芯片</b><b class='flag-5'>實現</b>脈沖<b class='flag-5'>信號</b>源電路的設計