精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

在PCB板中進行差分信號線布線的優勢分析

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2018-12-29 08:39 ? 次閱讀

差分信號(Differential Signal)在高速電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用差分結構設計,什么另它這么倍受青睞呢?接下來本文對其在電路板中體現的優點進行討論。

布線非??拷牟罘中盘枌ο嗷ブg也會互相緊密耦合,這種互相之間的耦合會減小EMI發射,所謂EMI即是Electro Magnetic Interference的縮寫,有傳導干擾和輻射干擾兩種。傳導干擾是指通過導電介質把一個電網絡上的信號耦合(干擾)到另一個電網絡。輻射干擾是指干擾源通過空間把其信號耦合(干擾)到另一個電網絡。在高速PCB及系統設計中,高頻信號線、集成電路的引腳、各類接插件等都可能成為具有天線特性的輻射干擾源,能發射電磁波并影響其他系統或本系統內其他子系統的正常工作。但是差分信號線的主要缺點是增加了PCB的面積,這是本文將討論的另一個問題——介紹電路板設計過程中采用差分信號線布線的布線策略。

眾所周知,信號存在沿信號線或者PCB線下面傳輸的特性,即便我們可能并不熟悉單端模式布線策略,單端這個術語將信號的這種傳輸特性與差模和共模種信號傳輸方式區別開來,后面這兩種信號傳輸方式通常更為復雜。(順便介紹單端這個術語,從嚴格意義上來講,所有電壓信號都是差分的,因為一個電壓只能是相對于另一個電壓而言的。在某些系統里,“系統地”被用作電壓基準點。當“地”當作電壓測量基準時,這種信號規劃被稱之為單端的。)

差分和共模方式

差模信號通過一對信號線來傳輸。一個信號線上傳輸我們通常所理解的信號;另一個信號線上則傳輸一個等值而方向相反(至少在理論上是這樣)的信號。然后接收端通過比較這兩個電壓的差值來判斷邏輯狀態“0”還是“1”。差分和單端模式最初出現時差異不大,因為所有的信號都存在回路。

單端模式的信號通常經由一個零電壓的電路(或者稱為地)來返回。差分信號中的每一個信號都要通過地電路來返回。由于每一個信號對實際上是等值而反向的,所以返回電路就簡單地互相抵消了,因此在零電壓或者是地電路上就不會出現差分信號返回的成分。

共模方式是指信號出現在一個(差分)信號線對的兩個信號線上,或者是同時出現在單端信號線和地上。對這個概念的理解并不直觀,因為很難想象如何產生這樣的信號。這主要是因為通常我們并不生成共模信號的緣故。共模信號絕大多數都是根據假想情況在電路中產生或者由鄰近的或外界的信號源耦合進來的噪聲信號。共模信號幾乎總是“有害的”,許多設計規則就是專為預防共模信號出現而設計的。

差分信號線的布線

一般來說(當然也有一些例外)差分信號也是高速信號,所以高速設計規則通常也都適用于差分信號的布線,特別是設計傳輸線1這樣的信號線時更是如此。這就意味著我們必須非常謹慎地設計信號線的布線,以確保信號線的特征阻抗沿信號線各處連續并且保持一個常數。

對于 PCB工程師來說,最關注的還是如何確保在實際走線中能完全發揮差分走線的這些優勢。在差分線對的布局布線過程中,我們希望差分線對中的兩個PCB線完全一致,以保證兩個差分信號時刻保持相反極性,減少共模分量及反射。這就意味著,在實際應用中應該盡最大的努力來確保差分線對中的PCB線具有完全一樣的阻抗并且布線的長度也完全一致。差分PCB線通??偸浅蓪Σ季€,而且它們之間的距離沿線對的方向在任意位置都保持為一個常數不變。通常情況下,差分線對的布局布線總是盡可能地靠近。

差分信號的優勢

單端信號通??偸菂⒄漳撤N“參考”電平。這種“參考”電平可能是一個正值電壓也可能是地電壓、一個器件的閾值電壓、或者是其它什么地方的另外一個信號。而另一方面差分信號則總是參照該差分線對中的另一方。也就是說,如果一個信號線(+信號)上的電壓高于另一個信號線(-信號)上的電壓,那么我們就可以得到一種邏輯狀態;而如果前者低于后者那么我們就可以得到另外的一種邏輯狀態,參見圖1。

在PCB板中進行差分信號線布線的優勢分析

與單端信號相比,差分信號具有以下幾個優點:

時序得到精確的定義,這是由于控制信號線對的交叉點要比控制信號相對于一個參考電平的絕對電壓值來得簡單。這也是需要精確實現差分線對等長布線的一個理由。如果信號不能同時到達差分線對的另一端的話,那么源端所能夠提供的任何時序的控制都會大打折扣。此外,如果差分線對遠端的信號并非嚴格意義上的等值而反向,那么就會出現共模噪聲,所謂共模噪聲,又稱為非對稱噪聲或線路對地的噪聲,在使用交流電源電氣設備的輸入端(輸電線和中線)都存在這種噪聲,兩者對地的相位保持相同。共模噪聲的電流在兩個輸電線上以相同的方向流動并通過地線返回。共模噪聲可以通過在電磁干擾濾波器中放置與每條輸電線串聯的電感,并在兩個輸電線和地之間使用Y電容進行連接,來予以抑制。而這將導致出現信號時序和EMI方面的問題。由于差分信號并不參照它們自身以外的任何信號,并且可以更加嚴格地控制信號交叉點的時序,所以差分電路同常規的單端信號電路相比通??梢砸愿叩乃俣裙ぷ?。

由于差分電路的工作取決于兩個信號線(它們的信號等值而反向)上信號之間的差值,同周圍的噪聲相比,得到的信號就是任何一個單端信號的兩倍大小。所以,在其它所有情況都一樣的條件下,差分信號能夠很容易的識別小信號,總是具有更高的信噪比,因而提供更高的性能。

差分電路對于差分對上的信號電平之間的差異非常靈敏。但是相對于一些其它的參考(尤其是地)來說,它們對于差分線上的絕對電壓值卻不敏感。相對來說,差分電路對于類似地彈反射和其它可能存在于電源和地平面上的噪聲信號等這樣的問題是不敏感的,而對共模信號來說,它們則會完全一致地出現在每一條信號線上。

差分信號對EMI和信號之間的串擾耦合也具有一定的免疫能力。如果一對差分信號線對的布線非常緊湊,那么任何外部耦合的噪聲都會相同程度地耦合到線對中的每一條信號線上,所以耦合的噪聲就成為“共?!痹肼暎罘中盘栯娐穼@種信號具有非常完美的免疫能力。如果線對是絞合在一起的(比如雙絞線),那么信號線對耦合噪聲的免疫能力會更強。由于不可能在PCB上很方便地實現差分信號的絞合,那么盡可能地將它們的布線靠近在一起就成為實際應用中一種非常好的辦法。

布線非??拷牟罘中盘枌ο嗷ブg也會互相緊密耦合。這種互相之間的耦合會減小EMI發射,特別是同單端PCB信號線相比??梢赃@樣想象,差分信號中每一條信號線對外的輻射是大小相等而方向相反,因此會相互抵消,就像信號在雙絞線中的情況一樣。差分信號在布線時靠得越近,相互之間的耦合也就越強,因而對外的EMI輻射也就越小。

若電路板的面積非常緊張,單端信號可以只有一根信號線,地線走地平面,而差分信號一定要走兩根等長、等寬、緊密靠近、且在同一層面的線。因此差分電路的主要缺點就是增加了PCB線。所以,如果應用過程中不能發揮差分信號的優點的話,那么不值得增加PCB面積。但是如果設計出的電路性能方面有重大改進的話,那么增加的布線面積所付出的代價就是值得的。

本文總結

信號線的外在阻抗會由于差分信號線之間的互相耦合而受影響,因此必須采用終端匹配策略。差分阻抗的計算很困難,美國的國家半導體公司在這個領域提供了一些參考。Polar Instruments也提供一個獨立的可以計算許多種不同的差分信號結構3的差分阻抗計算器(需要一些費用)。高端的設計工具包也可以計算差分阻抗。

但是要注意差分線之間的相互耦合將直接影響差分阻抗的計算。差分線之間的耦合必須保證沿整個差分線都保持為一個常數或者確保阻抗的連續性。這也是差分線之間必須保持“恒定間距”設計規則的原因。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5382

    文章

    11393

    瀏覽量

    360909
  • pcb
    pcb
    +關注

    關注

    4318

    文章

    23017

    瀏覽量

    396390
  • 差分信號
    +關注

    關注

    3

    文章

    367

    瀏覽量

    27658
收藏 人收藏

    評論

    相關推薦

    電路設計過程中采用分信號線布線優勢布線技巧

    電路設計過程中采用分信號線布線優勢布線技巧 布線
    發表于 09-06 08:20 ?1378次閱讀
    電路<b class='flag-5'>板</b>設計過程中采用<b class='flag-5'>差</b><b class='flag-5'>分信號線</b><b class='flag-5'>布線</b>的<b class='flag-5'>優勢</b>和<b class='flag-5'>布線</b>技巧

    USB分信號線布線規則是什么?

    USB分信號線布線規則
    發表于 06-04 06:18

    PCB設計高速分信號布線技巧

    pcb上靠近平行走高速分信號線對的時候,阻抗匹配的情況下,由于兩的相互耦合,會帶來很多好
    發表于 03-03 12:37

    分信號線有什么要求

    傳輸錯誤。2 分信號線是指有兩根進行信號傳輸,這兩根
    發表于 05-22 07:42

    基于FPGA的分信號阻抗匹配

    為了節約PCB空間,充分靈活利用FPGA內部資源,對FPGA內置分信號匹配終端進行研究。根據
    發表于 01-04 17:07 ?40次下載

    基于分信號PCB布線優點和策略簡析

    布線非??拷?b class='flag-5'>差分信號對相互之間也會互相緊密耦合,這種互相之間的耦合會減小EMI發射,分信號線的主要缺點是增加了
    發表于 12-11 15:47 ?1054次閱讀
    基于<b class='flag-5'>差</b><b class='flag-5'>分信號</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>優點和策略簡析

    詳解差分信號PCB分設計中幾個誤區

    分信號線布線通常(當然也有一些例外)分信號也是高速信號,所以高速設計規則通常也都適用于
    的頭像 發表于 02-04 16:43 ?5132次閱讀
    詳解差<b class='flag-5'>分信號</b>及<b class='flag-5'>PCB</b><b class='flag-5'>差</b>分設計中幾個誤區

    分信號線的原理和優缺點分析

    分信號(Differential Signal)高速電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用分結構設計,什么另它這么
    發表于 05-20 15:17 ?1.5w次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號線</b>的原理和優缺點<b class='flag-5'>分析</b>

    分信號線布線用在電路中有什么優勢

    信號存在沿信號線或者PCB線下面傳輸的特性,即便我們可能并不熟悉單端模式布線策略,單端這個術語將信號的這種傳輸特性與
    的頭像 發表于 12-28 11:23 ?2383次閱讀

    分信號PCB設計的處理方法

    分線是 PCB 設計中非常重要的一部分信號線信號處理要求也是相當嚴謹,今天為大家介紹下分信號
    的頭像 發表于 02-12 11:14 ?5817次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號</b><b class='flag-5'>在</b><b class='flag-5'>PCB</b>設計的處理方法

    分信號的原理及其PCB設計的處理方法

    分線是 PCB 設計中非常重要的一部分信號線,信號處理要求也是相當嚴謹,今天為大家介紹下分信號
    發表于 01-21 07:44 ?19次下載
    <b class='flag-5'>差</b><b class='flag-5'>分信號</b>的原理及其<b class='flag-5'>在</b><b class='flag-5'>PCB</b>設計的處理方法

    對于只有一個輸出端的時鐘信號線,如何實現布線

    對于只有一個輸出端的時鐘信號線,如何實現布線? 設計電路或系統時,分信號線被廣泛應用于傳
    的頭像 發表于 11-24 14:32 ?696次閱讀

    分信號線中間可否加地線?

    具有抗干擾能力強、抗串擾性好等優點。實際應用中,分信號線中是否可以加地線引起了很多人的疑問。本文將對此問題進行詳細解答。 首先,我們需要了解差
    的頭像 發表于 11-24 14:44 ?1428次閱讀

    分信號線與單端信號線的區別

    分信號線與單端信號線是電子通信領域中兩種常見的信號傳輸方式。它們各自具有獨特的特性和應用場景。
    的頭像 發表于 04-10 17:02 ?1020次閱讀

    高速分信號要點分析

    隨著信息技術的迅猛發展,高速信號傳輸已成為現代通信和數據處理領域的關鍵技術之一。高速信號傳輸中,分信號因其獨特的抗干擾性和穩定性而得到廣
    的頭像 發表于 05-16 16:33 ?845次閱讀