今天我們要介紹的時序分析概念是spice deck。平時用得可能比較少,是PT產生的一個spice信息文件,可以用來和HSPICE做correlation。我們平時使用PT做得是gate level的時序分析,如果想做transistor level的時序分析,那可以采用HSPICE做電路仿真。
但是,如果要完全仿真整個網表是不大現實的,因為規模太大,速度難以接受。在PT里面,提供了一種方法,可以采用write_spice_deck命令來產生某一條timing path的spice網表文件,里面包含該條timing path上的resistors, capacitors信息。這對表征新工藝庫的準確性是很有幫助的。如下圖所示:
使用方法
write_spice_deck
pt_shell> write_spice_deck
-header header.spi spicemodel信息文件
-output testcase.spi
-sub_circuit_file ./subckt.spi spicesubcircuit信息文件
[get_timing_paths -from A2 -to buf5/A] timing path
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
原文標題:時序分析基本概念介紹
文章出處:【微信號:IC_Physical_Design,微信公眾號:數字后端IC芯片設計】歡迎添加關注!文章轉載請注明出處。
相關推薦
時序分析基本概念介紹——時序庫Lib。用于描述物理單元的時序和功耗信息的重要庫文件。lib庫是最
發表于 12-15 17:11
?1.2w次閱讀
時序分析基本概念介紹——Timing Arc
發表于 01-02 09:29
?2.4w次閱讀
今天我們要介紹的時序分析概念是generate clock。中文名為生成時鐘。generate clock定義在sdc中,是一個重要的時鐘概念
發表于 09-24 08:12
?8921次閱讀
今天我們要介紹的時序分析概念是ETM。全稱extracted timing model。這是在層次化設計中必須要使用的一個時序模型文件。由b
發表于 09-24 19:30
?1.8w次閱讀
今天我們要介紹的時序分析概念是Combinational logic. 中文名組合邏輯單元。這是邏輯單元的基本組成器件。比如我們常見的and, or, not, nand,nor等門電
發表于 05-14 17:27
?5718次閱讀
時序分析時FPGA設計中永恒的話題,也是FPGA開發人員設計進階的必由之路。慢慢來,先介紹時序分析中的一些基本
發表于 01-08 16:57
?28次下載
今天要介紹的時序分析基本概念是lookup table。中文全稱時序查找表。
發表于 07-03 14:30
?1453次閱讀
今天我們要介紹的時序分析概念是 **min pulse width** ,全稱為最小脈沖寬度檢查。這也是一種非常重要的timing arc check,經常用在
發表于 07-03 14:54
?2688次閱讀
今天我們要介紹的時序分析概念是clock gate。 clock gate cell是用data signal控制clock信號的cell,它被頻繁地用在多周期的時鐘path,可以節省
發表于 07-03 15:06
?2941次閱讀
今天我們要介紹的時序分析概念是 **AOCV** 。全稱Stage Based Advanced OCV。我們知道,在OCV分析過程中,我們
發表于 07-03 16:29
?1936次閱讀
今天我們要介紹的時序分析基本概念是MMMC分析(MCMM)。全稱是multi-mode, multi-corner, 多模式多端角
發表于 07-04 15:40
?2507次閱讀
今天要介紹的時序分析基本概念是Slew,信號轉換時間,也被稱為transition time。
發表于 07-05 14:50
?3055次閱讀
今天我們要介紹的時序分析概念是spice deck。平時用得可能比較少,是PT產生的一個
發表于 07-05 15:45
?1110次閱讀
今天我們要介紹的時序基本概念是Timing arc,中文名時序弧。這是timing計算最基本的組成元素,在昨天的lib庫介紹中,大部分
發表于 07-06 15:00
?3334次閱讀
今天主要介紹的時序概念是時序庫lib,全稱liberty library format(以? lib結尾),
發表于 07-07 17:15
?2958次閱讀
評論