在當(dāng)今飛速發(fā)展的電子設(shè)計(jì)領(lǐng)域,高速化和小型化已經(jīng)成為設(shè)計(jì)的必然趨勢。與此同時(shí),信號頻率的提高、電路板的尺寸變小、布線密度加大、板層數(shù)增多而導(dǎo)致的層間厚度減小等因素,則會引起各種信號完整性問題。因此,在進(jìn)行高速板級設(shè)計(jì)的時(shí)候就必須考慮到信號完整性問題,掌握信號完整性理論,進(jìn)而指導(dǎo)和驗(yàn)證高速PCB的設(shè)計(jì)。在所有的信號完整性問題中,串?dāng)_現(xiàn)象是非常普遍的。串?dāng)_可能出現(xiàn)在芯片內(nèi)部,也可能出現(xiàn)在電路板、連接器、芯片封裝以及線纜上。本文將剖析在高速PCB板設(shè)計(jì)中信號串?dāng)_的產(chǎn)生原因,以及抑制和改善的方法。
串?dāng)_的產(chǎn)生
串?dāng)_是指信號在傳輸通道上傳輸時(shí),因電磁耦合而對相鄰傳輸線產(chǎn)生的影響。過大的串?dāng)_可能引起電路的誤觸發(fā),導(dǎo)致系統(tǒng)無法正常工作。
如圖1所示,變化的信號(如階躍信號)沿傳輸線由A到B傳播,傳輸線C到D上會產(chǎn)生耦合信號。當(dāng)變化的信號恢復(fù)到穩(wěn)定的直流電平時(shí),耦合信號也就不存在了。因此串?dāng)_僅發(fā)生在信號跳變的過程當(dāng)中,并且信號變化得越快,產(chǎn)生的串?dāng)_也就越大。串?dāng)_可以分為容性耦合串?dāng)_(由于干擾源的電壓變化,在被干擾對象上引起感應(yīng)電流從而導(dǎo)致電磁干擾)和感性耦合串?dāng)_(由于干擾源的電流變化,在被干擾對象上引起感應(yīng)電壓從而導(dǎo)致電磁干擾)。其中,由耦合電容產(chǎn)生的串?dāng)_信號在受害網(wǎng)絡(luò)上可以分成前向串?dāng)_和反向串?dāng)_Sc,這兩個(gè)信號極性相同;由耦合電感產(chǎn)生的串?dāng)_信號也分成前向串?dāng)_和反向串?dāng)_Sl,這兩個(gè)信號極性相反。
互容和互感都與串?dāng)_有關(guān),但需要區(qū)別考慮。當(dāng)返回路徑是很寬的均勻平面時(shí),如電路板上的大多數(shù)耦合傳輸線,容性耦合電流和感性耦合電流量大致相同。這時(shí)要精確地預(yù)測二者的串?dāng)_量。如果并行信號的介質(zhì)是固定的,即帶狀線的情況,那么,耦合電感和電容引起的前向串?dāng)_大致相等,相互抵消,因此只要考慮反向串?dāng)_即可。如果并行信號的介質(zhì)不是固定的,即微帶線的情況,耦合電感引起的前向串?dāng)_隨著并行長度的增大要大于耦合電容引起的前向串?dāng)_,因此內(nèi)層并行信號的串?dāng)_要比表層并行信號的串?dāng)_小。
串?dāng)_的分析與抑制
高速PCB設(shè)計(jì)的整個(gè)過程包括了電路設(shè)計(jì)、芯片選擇、原理圖設(shè)計(jì)、PCB布局布線等步驟,設(shè)計(jì)時(shí)需要在不同的步驟里發(fā)現(xiàn)串?dāng)_并采取辦法來抑制它,以達(dá)到減小干擾的目的。
串?dāng)_的計(jì)算
串?dāng)_的計(jì)算是非常困難的,影響串?dāng)_信號幅度有3個(gè)主要因素:走線間的耦合程度、走線的間距和走線的端接。在前向和返回路徑上沿微帶線走線的電流分布如圖2所示。在走線和平面間(或走線和走線之間)的電流分布是共阻抗的,這將導(dǎo)致因電流擴(kuò)散而產(chǎn)生的互耦,峰值電流密度位于走線的中心正下方并從走線的兩邊向地面快速衰減。
當(dāng)走線與平面間的距離間隔很遠(yuǎn)時(shí),前向和返回路徑間的環(huán)路面積增加,使得與環(huán)路面積成比例的電路電感增加。下式描述了使前向和返回電流路徑構(gòu)成的整個(gè)環(huán)路電感最小化的最優(yōu)電流分布。它所描述的電流也使存儲在信號走線周圍磁場內(nèi)的總能量最小。
式中i(d)是信號電流密度,I0是總體電流,H是走線距地層的高度,D是距走線中心線的距離。
各種串?dāng)_結(jié)構(gòu)的示意圖如圖3所示,因?yàn)槲恢玫牟煌越Y(jié)果也有所不同。圖3a所示為同層傳輸線之間的情況,
串?dāng)_表示為被測噪聲電壓與驅(qū)動(dòng)信號的比。常數(shù)K依賴于電流上升時(shí)間及干擾走線的長度,這個(gè)值總是小于1,在大多數(shù)情況下,近似取1。加大并行信號之間的間距或者減小信號與平面層之間的距離都有助于減小同層信號之間的串?dāng)_。 對于距離介質(zhì)高度不同的微帶線,如圖3b所示,
對于處于不同層的帶狀線,如圖3c所示,使用對兩個(gè)參考層高度的并聯(lián)來決定,,然后再用上面的公式計(jì)算得到。由以上各式可看出,避免或最小化平行線間串?dāng)_的最好方法是最大化走線間隔或使走線更接近參考層。長時(shí)鐘信號和高速并行總線信號的布線應(yīng)該遵循這一規(guī)則。?
******************************************************************
更多內(nèi)容:高速PCB板設(shè)計(jì)中的串?dāng)_問題和抑制方法 (下)
-
PCB設(shè)計(jì)
+關(guān)注
關(guān)注
394文章
4670瀏覽量
85283 -
華強(qiáng)PCB
+關(guān)注
關(guān)注
8文章
1831瀏覽量
27723 -
華強(qiáng)pcb線路板打樣
+關(guān)注
關(guān)注
5文章
14629瀏覽量
42981
發(fā)布評論請先 登錄
相關(guān)推薦
評論