聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
ADI
+關注
關注
144文章
45812瀏覽量
248701 -
串行接口
+關注
關注
3文章
326瀏覽量
42572
發布評論請先 登錄
相關推薦
使用JESD204B接口,線速率怎么計算?
使用JESD204B接口,線速率怎么計算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設備,采樣時鐘fs為500MHz,在表8-17,中選擇模式0,N&
發表于 11-18 07:10
ADC16DX370 JESD204B串行鏈路的均衡優化
電子發燒友網站提供《ADC16DX370 JESD204B串行鏈路的均衡優化.pdf》資料免費下載
發表于 10-09 08:31
?1次下載
從JESD204B升級到JESD204C時的系統設計注意事項
電子發燒友網站提供《從JESD204B升級到JESD204C時的系統設計注意事項.pdf》資料免費下載
發表于 09-21 10:19
?0次下載
TI AFE8092 AFE8030 JESD204配置及調試手冊- Part A
電子發燒友網站提供《TI AFE8092 AFE8030 JESD204配置及調試手冊- Part A.pdf》資料免費下載
發表于 09-03 10:02
?2次下載
一種連接數據轉換器和邏輯器件的高速串行接口—JESD204介紹
JESD204是一種連接數據轉換器(ADC和DAC)和邏輯器件的高速串行接口,該標準的 B 修訂版支持高達 12.5 Gbps
ESD204B接口建立同步鏈路的三個階段
JESD204B標準提供一種將一個或多個數據轉換器與數字信號處理器件接口的方法(通常是ADC或DAC與FPGA接口),相比于通常的并行數據傳輸,這是一種更
發表于 03-20 11:33
?944次閱讀
JESD204B的常見疑問解答
問:什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?
答:無法確保差分通道上的直流平衡信號不受隨機非編碼串行數據干擾,因為很有可能會傳輸大量相反的1或0數據。通過串行
發表于 01-03 06:35
AD9683的引腳如何與zynq 7015芯片中的JESD204 ip核端口對應相連?
目前,我在設計中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP核接收A/D轉換器AD9683轉換完成后的數據。但是JESD204 IP核的端口很多,我不知道應該如何將AD9683
發表于 12-15 07:14
AD9680和AD9690支持的jesd204最小通道線率是多少?
在AD9680和AD9690數據手冊上,寫著它們[size=200%]支持的最小通道線率是3125Mbps,但是在JESD204B標準手冊寫著最小通道線率是312.5Mbps。
我疑惑這是數據手冊的錯誤,還是AD9680和AD9690這兩款芯片支持的最低通道線率確實時31
發表于 12-01 07:57
JESD204B鏈路傳輸的影響因素
作者:Ian Beavers,ADI公司應用工程師 JESD204B串行數據鏈路接口針對支持更高速轉換器不斷增長的帶寬需求而開發。作為第三代標準
發表于 11-28 14:24
?0次下載
評論