精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

用于雷達和5G無線測試儀的JESD204B時鐘生成參考設計

電子工程師 ? 來源:陳翠 ? 2019-05-11 10:13 ? 次閱讀

高速多通道應用需要低噪聲、可擴展且可進行精確通道間偏差調節的時鐘解決方案,以實現最佳系統 SNR、SFDR 和 ENOB。此參考設計使用一個主時鐘器件和多個從時鐘器件,支持高通道數 JESD204B 同步時鐘。此設計可提供多通道 JESD204B 時鐘,采用 TI LMK04828 時鐘抖動清除器和帶有集成式 VCO 的 LMX2594 寬帶 PLL,能夠實現低于 10ps 的時鐘間偏差。此設計經過 TI ADC12DJ3200 EVM 在 3GSPS 環境中檢測,具有改善的 SNR 性能,通道間偏差低于 50ps。本文對所有重要設計理論都進行了闡釋說明,可指導用戶完成器件選擇流程和設計優化。最后,此設計還包含原理圖、板布局、硬件測試和測試結果。

特性

·高頻 (GSPS) 采樣時鐘生成

·符合 JESD204B 標準、高通道數、可擴展的時鐘解決方案

·適用于射頻采樣 ADC/DAC 的低相位噪聲時鐘

·可配置的相位同步可在多通道系統中實現低偏差

·支持 TI 高速轉換器和采集卡(ADC12DJ3200EVM、TSW14J56/TSW14J57)

TIDA-01023 High Channel Count JESD204B Clock Generation Reference Design for RADAR and 5G Wireless Testers Board Image

TIDA-01023 High Channel Count JESD204B Clock Generation Reference Design for RADAR and 5G Wireless Testers Board Setup Image

TIDA-01023 High Channel Count JESD204B Clock Generation Reference Design for RADAR and 5G Wireless Testers Block Diagram Image

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 雷達
    +關注

    關注

    50

    文章

    2902

    瀏覽量

    117330
  • 無線測試儀
    +關注

    關注

    0

    文章

    22

    瀏覽量

    9035
收藏 人收藏

    評論

    相關推薦

    JESD204B的系統級優勢

    的路徑更少。由于對畸變管理的需求降低,因此布局和布線可進一步簡化。這是因為數據時鐘嵌入在數據流中,并在接收器中與彈性緩沖器結合,無需通過“波形曲線”來匹配長度。圖 1 是 JESD204B 接口對簡化
    發表于 09-18 11:29

    5G無線測試儀高通道數JESD204B時鐘生成參考設計

    和設計優化。最后,此設計還包含原理圖、板布局、硬件測試測試結果。主要特色高頻 (GSPS) 采樣時鐘生成符合 JESD204B 標準、高通
    發表于 10-15 15:09

    高通道數JESD204B菊鏈可擴展時鐘解決方案

    原理圖、板布局、硬件測試測試結果。主要特色高頻 (GSPS) 采樣時鐘生成符合 JESD204B 標準、具有高通道數且可擴展的
    發表于 12-28 11:54

    串行LVDS和JESD204B的對比

    通道成為可能,并且對用于蜂窩基站的無線基礎設施收發器尤為重要。JESD204A還提供多器件同步支持,這有利于醫療成像系統等使用大量ADC的應用。JESD204B是該規范的第三個修訂版,
    發表于 05-29 05:00

    JESD204B串行接口時鐘的優勢

    時鐘規范,以及利用TI 公司的芯片實現其時序要求。1. JESD204B 介紹1.1 JESD204B 規范及其優勢 JESD204 是基于SerDes 的串行接口標準,主要
    發表于 06-19 05:00

    JESD204B是什么工作原理?控制字符是什么?

    JESD204B的工作原理JESD204B的控制字符
    發表于 04-06 06:01

    如何去實現JESD204B時鐘

    JESD204B數模轉換器的時鐘規范是什么?JESD204B數模轉換器有哪些優勢?如何去實現JESD204B時鐘
    發表于 05-18 06:06

    如何采用系統參考模式設計JESD204B時鐘

    LMK04821系列器件為該話題提供了很好的范例研究素材,因為它們是高性能的雙環路抖動清除器,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅動多達七個JESD204B轉換器或邏輯器件。圖1是典型
    發表于 11-18 06:36

    JESD204B協議介紹

    的優勢。有了 JESD204B,您無需再:使用數據接口時鐘(嵌入在比特流中)擔心信道偏移(信道對齊可修復該問題)使用大量 I/O(高速串行解串器實現高吞吐量)擔心用于同步多種 IC 的復雜方法(子類…
    發表于 11-21 07:02

    JESD204B SystemC module 設計簡介(一)

    本設計致力于用SystemC語言建立JESD024B的協議標準模型,描述JESD204B的所有行為,并且能夠保證用戶可以通過該JESD204B的SystemC庫,進行JESD204B
    發表于 11-17 09:36 ?3232次閱讀
    <b class='flag-5'>JESD204B</b> SystemC module 設計簡介(一)

    JESD204B標準及演進歷程

    在從事高速數據擷取設計時使用FPGA的人大概都聽過新JEDEC標準「JESD204B」的名號。近期許多工程師均聯絡德州儀器,希望進一步了解 JESD204B 接口,包括與FPGA如何互動、JESD204B如何讓他們的設計更容易執
    發表于 11-18 02:57 ?1.4w次閱讀

    JESD204B時鐘方面的設計及其驗證實現

    隨著數模轉換器的轉換速率越來越高,JESD204B 串行接口已經越來越多地廣泛用在數模轉換器上,其對器件時鐘和同步時鐘之間的時序關系有著嚴格需求。本文就重點講解了JESD204B 數模
    發表于 11-18 08:00 ?2065次閱讀

    JESD204B時鐘網絡原理概述

    明德揚的JESD204B采集卡項目綜合上板后,可以使用上位機通過千兆網來配置AD9144和AD9516板卡,實現高速ad采集。最終可以在示波器和上位機上采集到設定頻率的正弦波。本文重點介紹JESD204B時鐘網絡。
    的頭像 發表于 07-07 08:58 ?1675次閱讀
    <b class='flag-5'>JESD204B</b><b class='flag-5'>時鐘</b>網絡原理概述

    理解JESD204B協議

    理解JESD204B協議
    發表于 11-04 09:52 ?4次下載
    理解<b class='flag-5'>JESD204B</b>協議

    JESD204B:適合您嗎?

    JESD204B:適合您嗎?
    發表于 11-07 08:07 ?0次下載
    <b class='flag-5'>JESD204B</b>:適合您嗎?