精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

益華計算機宣布已與臺積電合作 助推臺積電5納米FinFET制程技術制造交付

半導體動態 ? 來源:工程師吳畏 ? 2019-05-07 16:29 ? 次閱讀

Cadence客制/類比工具獲得臺積電領先業界的5納米制程技術認證,這些工具包括Spectre加速平行模擬器(APS)、Spectre eXtensive分割模擬器(XPS)、Spectre RF選項、Spectre電路模擬器、Voltus-Fi客制電源完整性解決方案、Pegasus驗證系統以及VirtuosoR客制IC設計平臺,其中包括Virtuoso布局套裝EXL、Virtuoso原理圖編輯器及Virtuoso ADE產品套裝。

益華計算機(Cadence Design Systems)宣布已與臺積電合作,實現顧客在行動高效能運算(HPC)、5G人工智能AI)應用領域的新一代系統單晶片(SoC)設計上的臺積電5納米FinFET制程技術制造交付。

憑借著雙方的努力,Cadence數位、簽核與客制/類比工具業已獲得設計規則手冊(DRM)及SPICE v1.0認證,并且Cadence IP也已可配合臺積電5納米制程。具備整合式工具、流程及方法的對應制程設計套件(PDK)現已可供于傳統及云端環境使用。此外,共同顧客業已利用Cadence工具、流程及IP完成多項臺積電5納米制程技術的完全制造開發的下線。

臺積電的5納米制程率先業界利用極紫外光(EUV)光刻達到制程簡化的效益,而Cadence的全面整合數位實現與簽核工具流程也已取得此項制程的認證。Cadence全流程包括Innovus實現系統、Liberate Characterization Portfolio、Quantus萃取解決方案、Tempus時序簽核解決方案、Voltus IC電源完整性解決方案及Pegasus驗證系統。

針對臺積電5納米制程技術優化的Cadence數位與簽核工具,提供關鍵層EUV和相關新設計規則支援,協助共同顧客減少重復并達成性能、面積與功耗(PPA)改良。 5納米制程的最新提升包括運用Genus合成解決方案的預測性辨識通路銅柱合成架構以及在Innovus實施系統和Tempus ECO中的細胞電遷移(EM)處理用腳位存取控制走線方法,還有Voltus IC 電源完整性解決方案中的統計EM預算分析支援。新近取得認證的Pegasus驗證系統支援所有臺積電實體驗證流程的5納米設計規則,包括DRC、LVS及金屬填充。

Cadence客制/類比工具獲得臺積電領先業界的5納米制程技術認證,這些工具包括Spectre加速平行模擬器(APS)、Spectre eXtensive分割模擬器(XPS)、Spectre RF選項、Spectre電路模擬器、Voltus-Fi客制電源完整性解決方案、Pegasus驗證系統以及VirtuosoR客制IC設計平臺,其中包括Virtuoso布局套裝EXL、Virtuoso原理圖編輯器及Virtuoso ADE產品套裝。

Virtuoso研發團隊與Cadence IP事業群持續且密切地合作,運用建立于最新Virtuoso設計平臺上的尖端科技客制設計方法開發5納米混合訊號IP。藉由持續提升臺積電5納米制程及其他先進節點制程Virtuoso先進節點和方法平臺上的設計方法和能力,讓顧客能夠突破傳統非結構式設計方法的限制,達成更佳的客制實體設計產能。

新的Virtuoso先進節點與方法平臺(ICADVM 18.1)具備建立5納米設計所的特性和機能,包括加速橫列客制化放置與走線方法,這種方法可幫助使用者改善產能并提升對于復雜設計規則的管理。Cadence導入多項支援5納米制程的新功能,包括堆棧型閘極支援、通用多網格對齊、面積規則支援、非對稱上色與電壓依存性規則支援、類比單元支援及對于臺積電5納米技術項目中所包含各種新裝置和設計限制的支援。

Cadence正在開發獨到的先進節點IP產品組合以支援臺積電5納米制程,其中包括高效能存儲器子系統、極高速SerDes和高效能類比以滿足對于HPC、機器學習(ML)及5G基地臺的需求。隨著臺積電5納米設計基礎設施的推出,Cadence與臺積電積極協助顧客解決越來越多應用領域的最新IP要求,實現新一代的SoC開發。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5609

    瀏覽量

    166116
  • FinFET
    +關注

    關注

    12

    文章

    247

    瀏覽量

    90146
收藏 人收藏

    評論

    相關推薦

    3nm制程需求激增,全年營收預期上調

    近期迎來3nm制程技術的出貨高潮,預示著其在半導體制造領域的領先地位進一步鞏固。隨著蘋果i
    的頭像 發表于 09-10 16:56 ?627次閱讀

    2025年繼續漲價,5/3納米制程產品預計漲幅3~8%

    據業內資深人士透露,全球芯片制造巨頭已不僅限于2024年的價格調整策略,而是將漲價趨勢延續至2025年。近期,
    的頭像 發表于 08-08 09:57 ?1106次閱讀

    SoIC技術助力蘋果M5芯片,預計2025年量產

    在半導體行業的最新動態中,再次展示了其在制程技術和封裝技術方面的領先地位。本周,
    的頭像 發表于 07-16 10:28 ?950次閱讀

    3/5納米制程技術漲價計劃:引領半導體行業新趨勢

    近日,全球半導體制造業的領頭羊——宣布了一項重要決定,計劃自2025年1月1日起對旗下3/5
    的頭像 發表于 07-02 15:55 ?528次閱讀

    準備生產HBM4基礎芯片

    在近日舉行的2024年歐洲技術研討會上,透露了關于HBM4基礎芯片制造的新進展。據悉,未來HBM4將采用邏輯
    的頭像 發表于 05-21 14:53 ?679次閱讀

    : 特殊制程產能將擴大50%

     5月17日訊,據Anandtech透露,于近期舉辦的2024年歐洲技術論壇上宣布,未來將
    的頭像 發表于 05-17 16:23 ?404次閱讀

    延后1.4nm工廠,優先2nm、1.6nm制程

    關于為何推遲1.4納米工廠建設,供應鏈分析認為,由于2納米和A16(1.6納米
    的頭像 發表于 04-30 09:55 ?357次閱讀

    擴增3nm產能,部分5nm產能轉向該節點

    目前,蘋果、高通、聯發科等世界知名廠商已與電能達成緊密合作,預示
    的頭像 發表于 03-19 14:09 ?592次閱讀

    Marvell將與合作2nm 以構建模塊和基礎IP

    Marvell將與合作2nm 以構建模塊和基礎IP 張忠謀于1987年成立的臺灣積體電路制造股份有限公司,簡稱:
    的頭像 發表于 03-11 16:32 ?812次閱讀

    熊本廠開幕 計劃年底量產

    熊本廠開幕 計劃年底量產 熊本第一廠今天正式開幕,計劃到年底量產;預期總產能將達 4
    的頭像 發表于 02-24 19:25 ?1166次閱讀

    ADI擴大與合作,提高供應鏈產能和韌性

    近日,ADI宣布已與全球領先的專用半導體代工廠達成協議,由
    的頭像 發表于 02-23 10:42 ?583次閱讀

    領跑半導體市場:2納米制程領先行業,3納米產能飆升

    預期,目前營收總額約 70% 是來自 16 納米以下先進制程技術,隨著 3
    的頭像 發表于 02-21 16:33 ?754次閱讀

    或在日本建第二座工廠!

    來源:滿天芯,謝謝 編輯:感知芯視界 Link 在沖刺2納米新廠建設之際,海外布局也有新消息,傳最快2月6日宣布在日本興建熊本二廠,不
    的頭像 發表于 01-30 09:39 ?534次閱讀

    客戶群擴大 再現排隊潮

    外傳3納米首發客戶蘋果包下首批產能至少一年;除了蘋果之外,marvell之前也發表了與
    的頭像 發表于 12-04 11:23 ?580次閱讀

    晶圓代工廠降價潮來襲,降幅5%-10%

    宣布將對其7納米制程進行降價,預計降幅在5%至10%左右,旨在緩解產能利用率下降的壓力。
    的頭像 發表于 11-30 16:15 ?601次閱讀