同步動態隨機存取內存(synchronous dynamic random-access memory,簡稱SDRAM)是有一個同步接口的動態隨機存取內存(DRAM)。通常DRAM是有一個異步接口的,這樣它可以隨時響應控制輸入的變化。而SDRAM有一個同步接口,在響應控制輸入前會等待一個時鐘信號,這樣就能和計算機的系統總線同步。時鐘被用來驅動一個有限狀態機,對進入的指令進行管線(Pipeline)操作。這使得SDRAM與沒有同步接口的異步DRAM(asynchronous DRAM)相比,可以有一個更復雜的操作模式。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
SDRAM
+關注
關注
7文章
422瀏覽量
55160 -
計算機
+關注
關注
19文章
7425瀏覽量
87724 -
內存
+關注
關注
8文章
3002瀏覽量
73892
發布評論請先 登錄
相關推薦
FPGA零基礎學習:SDR SDRAM驅動設計實用進階
實戰應用,這種快樂試試你就會懂的。話不多說,上貨。SDR SDRAM驅動設計實用進階 本篇實現基于叁芯智能科技的SANXIN -B01 FPGA開發板,以下為配套的教程,如有入手開發板,可以登錄官方
發表于 03-27 17:09
FPGA讀寫SDRAM的實例和SDRAM的相關文章及一些SDRAM控制器設計論文
本文檔的主要內容詳細介紹的是FPGA讀寫SDRAM的實例和SDRAM的相關文章及一些SDRAM控制器設計論文主要包括了:
發表于 12-25 08:00
?56次下載
FPGA學習教程之硬件設計基本概念
關于FPGA架構和基本組成《FPGA學習–架構和基本組成單元(一)》 ,下面參考Xilinx Vivado官方文檔學習硬件設計的基本概念。
發表于 12-25 17:34
?22次下載
時序分析和時序約束的基本概念詳細說明
時序分析時FPGA設計中永恒的話題,也是FPGA開發人員設計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
發表于 01-08 16:57
?28次下載
FPGA設計中時序分析的基本概念
時序分析時FPGA設計中永恒的話題,也是FPGA開發人員設計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
評論