精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

二進(jìn)制加法器電路框圖

模擬對(duì)話 ? 來源:xx ? 2019-06-22 10:56 ? 次閱讀

二進(jìn)制加法器是半加器和全加法器形式的運(yùn)算電路,用于將兩個(gè)二進(jìn)制數(shù)字加在一起.

另一種常見且非常有用的組合邏輯電路,可以使用一些基本的邏輯門允許它將兩個(gè)或多個(gè)二進(jìn)制數(shù)加在一起是二進(jìn)制加法器。

一個(gè)基本的二進(jìn)制加法器電路可以用標(biāo)準(zhǔn)的 AND 和 Ex-OR 門允許我們將兩個(gè)單位二進(jìn)制數(shù)“加”到一起, A 和 B 。

添加這兩個(gè)數(shù)字會(huì)產(chǎn)生一個(gè)名為 SUM 的輸出,另一個(gè)輸出稱為 CARRY 或 Carry-out , (C OUT )位根據(jù)二進(jìn)制加法規(guī)則。 二進(jìn)制加法器的主要用途之一是算術(shù)和計(jì)數(shù)電路??紤]下面簡(jiǎn)單地添加兩個(gè)denary(基數(shù)為10)的數(shù)字。

123 A (Augend)
+789 B (加數(shù))
912 SUM

從我們?cè)趯W(xué)校的數(shù)學(xué)課程中,我們了解到每個(gè)數(shù)字列都已添加從右側(cè)開始,每個(gè)數(shù)字的加權(quán)值取決于它在列中的位置。

當(dāng)每個(gè)列加在一起時(shí),如果結(jié)果大于或等于10,則生成進(jìn)位,基數(shù)。然后將這個(gè)進(jìn)位添加到左側(cè)添加下一列的結(jié)果,依此類推,簡(jiǎn)單的學(xué)校數(shù)學(xué)的添加,添加數(shù)字和攜帶。

添加二進(jìn)制數(shù)是完全相同的想法作為將十進(jìn)制數(shù)加在一起的但是這次只有當(dāng)任何列中的結(jié)果大于或等于“2”(二進(jìn)制的基數(shù))時(shí)才生成進(jìn)位。換句話說, 1 + 1 會(huì)創(chuàng)建一個(gè)進(jìn)位。

二進(jìn)制加法

二進(jìn)制加法遵循這些相同的基本規(guī)則。上面的否定加法除了二進(jìn)制外,只有兩位數(shù),最大位為“1”。因此,當(dāng)添加二進(jìn)制數(shù)時(shí),當(dāng)“SUM”等于或大于2(1 + 1)時(shí)會(huì)生成執(zhí)行,并且這將成為任何后續(xù)添加的“CARRY”位,然后傳遞到下一列進(jìn)行添加,因此上??紤]下面的單位添加。

兩位的二進(jìn)制加法

0 0 1 1
+ 0 + 1 + 0 + 1
0 1 1 (carry)1←0

當(dāng)兩個(gè)單位, A 和 B 加在一起時(shí),添加“0 + 0”,“0 + 1”和“1 +” 0“結(jié)果為”0“或”1“,直到您到達(dá)”1 + 1“的最后一列,然后總和等于”2“。但二進(jìn)制不存在于二進(jìn)制中,二進(jìn)制中的2等于 10 ,換句話說,總和為零加上一個(gè)額外的進(jìn)位。

然后操作一個(gè)簡(jiǎn)單的加法器需要兩個(gè)數(shù)據(jù)輸入,產(chǎn)生兩個(gè)輸出,等式的Sum(S)和一個(gè)Carry(C)位,如圖所示。

二進(jìn)制加法器框圖

對(duì)于上面的簡(jiǎn)單1位加法問題,可以忽略得到的進(jìn)位,但是你可能已經(jīng)注意到了有關(guān)加法的其他內(nèi)容這兩位,它們的二進(jìn)制加法的總和類似于異或門。如果我們將這兩個(gè)位標(biāo)記為 A 和 B ,則生成的真值表是兩位的總和,但沒有最終進(jìn)位。

2輸入異或門

符號(hào) 真相表

2輸入異或門
B A S
0 0 0
0 1 1
1 0 1
1 1 0

我們可以從真值表中看到如上所述,當(dāng)任一輸入處于邏輯“1”時(shí),異或門僅產(chǎn)生輸出“1”,而不是與前兩位的二進(jìn)制加法相同。然而,為了執(zhí)行兩個(gè)數(shù)字的加法,微處理器電子計(jì)算器需要額外的進(jìn)位來正確計(jì)算方程式,因此我們需要重寫先前的求和以包括兩位輸出數(shù)據(jù),如下所示。

00 00 01 01
+00 + 01 + 00 + 01
00 01 01 10

從上面的等式我們現(xiàn)在知道一個(gè)異或門將當(dāng)“EITHER”輸入為邏輯“1”時(shí),只產(chǎn)生輸出“1”,因此當(dāng)“BOTH”輸入 A 和 B 處于邏輯“1”。當(dāng)輸入 A 和 B 均為“1”時(shí),一個(gè)適合該賬單的數(shù)字門完美地產(chǎn)生輸出“1”( HIGH)是標(biāo)準(zhǔn)AND門。

2輸入AND門

符號(hào) 真值表

2-input AND Gate
B A C
0 0 0
0 1 0
1 0 0
1 1 1

通過combinin g帶有 AND 門的異或門產(chǎn)生一個(gè)簡(jiǎn)單的數(shù)字二進(jìn)制加法器電路,通常稱為“Half Adder”電路。 / p>

半加法器電路

半加器是一個(gè)邏輯電路,對(duì)兩個(gè)二進(jìn)制數(shù)字執(zhí)行加法運(yùn)算。半加器產(chǎn)生一個(gè)和兩個(gè)二進(jìn)制數(shù)的進(jìn)位值。

帶進(jìn)位的半加法真值表

符號(hào) 真值表
B A SUM CARRY
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1

從半加器的真值表中我們可以看到SUM( S )輸出是異或門的結(jié)果,執(zhí)行( Cout )是 AND <的結(jié)果/ span> gate。然后半加法器的布爾表達(dá)式如下。

對(duì)于SUM位:

SUM = AXORB = A ⊕ 乙

對(duì)于CARRY位:

CARRY = AANDB = AB

一個(gè)主要當(dāng)用作二進(jìn)制加法器時(shí), Half Adder 電路的缺點(diǎn)是,當(dāng)將多個(gè)數(shù)據(jù)位加在一起時(shí),沒有提供前一電路的“進(jìn)位”。

例如,假設(shè)我們想要將兩個(gè)8位字節(jié)的數(shù)據(jù)相加,任何產(chǎn)生的進(jìn)位都需要能夠從最低有效位(LSB)開始“波動(dòng)”或移過位模式。半加器可以做的最復(fù)雜的操作是“1 + 1”,但由于半加器沒有進(jìn)位輸入,因此得到的附加值是不正確的。解決此問題的一種簡(jiǎn)單方法是使用Full Adder型二進(jìn)制加法器電路。

全加器電路

> Full Adder和之前的Half Adder是全加器有三個(gè)輸入。與以前相同的兩個(gè)單位數(shù)據(jù)輸入 A 和 B 加上一個(gè)額外的進(jìn)位( C-in )輸入以接收來自前一階段的進(jìn)位,如下所示。

Full Adder Block Diagram

然后全加器是合乎邏輯的對(duì)三個(gè)二進(jìn)制數(shù)字執(zhí)行加法運(yùn)算的電路,就像半加法器一樣,它也會(huì)產(chǎn)生一個(gè)進(jìn)位到下一個(gè)加法列。然后 Carry-in 可能來自不太重要的數(shù)字,而 Carry-out 表示進(jìn)位到更高位數(shù)。

在許多方面,全加器可以被認(rèn)為是連接在一起的兩個(gè)半加法器,前半部加法器將其進(jìn)位傳遞到后半部加法器,如圖所示。

全加法邏輯圖

由于上面的全加器電路基本上是連接在一起的兩個(gè)半加法器,因此全加器的真值表包含一個(gè)附加列考慮進(jìn)位, C IN 輸入以及總和輸出 S 和進(jìn)位-out, C OUT 位。

帶有進(jìn)位的全加法真值表

符號(hào) 真值表

C-in B A 總和 C-out
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1

然后全加器的布爾表達(dá)式如下。

對(duì)于SUM( S )位:

SUM =(AXORB)XORCin =(A ⊕ B)⊕ Cin

對(duì)于CARRY-OUT( Cout )位:

CARRY-OUT = AANDBORCin(AXORB)= A.B + Cin(A ⊕ B)

n位二進(jìn)制加法器

我們已經(jīng)看到上面的單個(gè)1位二進(jìn)制加法器可以是從基本邏輯門構(gòu)造。但是,如果我們想要將兩個(gè) n位數(shù)字加在一起,那么 n 數(shù)量的1位全加器需要連接或“級(jí)聯(lián)”在一起產(chǎn)生什么是稱為紋波進(jìn)位加法器。

“紋波進(jìn)位加法器”只是“ n ”,1位全加器與每個(gè)完整級(jí)聯(lián)加法器表示長(zhǎng)二進(jìn)制加法中的單個(gè)加權(quán)列。它被稱為紋波進(jìn)位加法器,因?yàn)檫M(jìn)位信號(hào)通過二進(jìn)制加法器從右到左產(chǎn)生“紋波”效應(yīng)(LSB到MSB)。

例如,假設(shè)我們想要將兩個(gè)4位數(shù)字“加”在一起,第一個(gè)全加器的兩個(gè)輸出將提供加法的第一位數(shù)字和( S )加上a進(jìn)位位作為下一個(gè)二進(jìn)制加法器的進(jìn)位數(shù)。

鏈中的第二個(gè)二進(jìn)制加法器也產(chǎn)生求和輸出(第2位)加上另一個(gè)進(jìn)位位,我們可以繼續(xù)向組合中添加更多的完整加法器以添加更大的數(shù)字,將第一個(gè)完整二進(jìn)制加法器的進(jìn)位位輸出鏈接到下一個(gè)完整加法器,依此類推。下面給出了一個(gè)4位加法器的例子。

一個(gè)4位紋波進(jìn)位加法器

將1位二進(jìn)制加法器“級(jí)聯(lián)”以添加大二進(jìn)制數(shù)的一個(gè)主要缺點(diǎn)是,如果輸入 A 且 B 更改,其輸出的和將無效,直到任何進(jìn)位輸入已“鏈接”到鏈中的每個(gè)完整加法器,因?yàn)榭偤偷腗SB(最高有效位)必須等待來自進(jìn)位輸入的任何更改LSB(不太重要的位)。因此,在加法器的輸出響應(yīng)其輸入的任何變化導(dǎo)致累積延遲之前將存在有限的延遲。

當(dāng)添加的位的大小不是太大時(shí),例如,4或8位,或加法器的求和速度并不重要,這種延遲可能并不重要。但是,當(dāng)比特的大小較大時(shí),例如在多比特加法器中使用的32或64比特,或者在非常高的時(shí)鐘速度下需要求和時(shí),這種延遲可能會(huì)變得非常大,因?yàn)樵谝粋€(gè)加法過程中沒有正確地完成加法過程。時(shí)鐘周期。

這個(gè)不需要的延遲時(shí)間稱為傳播延遲。當(dāng) n位加法器將兩個(gè)并行數(shù)加在一起時(shí),另一個(gè)問題稱為“溢出”,其總和大于或等于 2 n

一種解決方案是直接從 A 和 B 輸入生成進(jìn)位輸入信號(hào),而不是使用上面的紋波排列。然后產(chǎn)生另一種類型的二進(jìn)制加法器電路,稱為Carry Look Ahead Binary Adder,其中使用進(jìn)位超前邏輯可以大大提高并行加法器的速度。

優(yōu)點(diǎn)進(jìn)位前瞻加法器的一個(gè)特點(diǎn)是,為了產(chǎn)生正確的SUM,進(jìn)位前瞻加法器所需的時(shí)間長(zhǎng)度與操作中使用的數(shù)據(jù)位數(shù)無關(guān),這與并行紋波加法器需要完成SUM的周期時(shí)間不同這是加數(shù)中總位數(shù)的函數(shù)。

具有進(jìn)位超前功能的4位全加器電路可作為標(biāo)準(zhǔn)IC封裝以TTL 4位二進(jìn)制加法器74LS83的形式提供或者74LS283和CMOS 4008可以將兩個(gè)4位二進(jìn)制數(shù)加在一起并生成 SUM 和 CARRY 輸出,如圖所示。

74LS83邏輯符號(hào)

二進(jìn)制加法器摘要

我們?cè)诒?a href="http://www.nxhydt.com/v/" target="_blank">教程中已經(jīng)看到二進(jìn)制加法器那個(gè)加法器電路c用于“加”兩個(gè)二進(jìn)制數(shù),產(chǎn)生“執(zhí)行”。在最基本的形式中,加法器可以通過將異或門與 AND 門連接在一起來產(chǎn)生半加法器電路。可以組合兩個(gè)半加法器來產(chǎn)生Full Adder。

有許多4位全加器IC可用,例如74LS283和CD4008。這將添加兩個(gè)4位二進(jìn)制數(shù)并提供一個(gè)額外的輸入進(jìn)位,以及一個(gè)輸出進(jìn)位,因此您可以將它們級(jí)聯(lián)在一起以產(chǎn)生8位,12位,16位加法器,但進(jìn)位傳播延遲可能是大型n位紋波加法器中的主要問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 加法器
    +關(guān)注

    關(guān)注

    6

    文章

    183

    瀏覽量

    29969
  • 二進(jìn)制加法器
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    3226
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    加法器電路原理圖解

    數(shù)碼。二進(jìn)制加法器是數(shù)字電路的基本部件之一。二進(jìn)制加法運(yùn)算同邏輯加法運(yùn)算的含義是不同的。前者是數(shù)
    發(fā)表于 10-11 16:33

    加法器,加法器是什么意思

    加法器,加法器是什么意思 加法器 :  加法器是為了實(shí)現(xiàn)加法的?! 〖词钱a(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與
    發(fā)表于 03-08 16:48 ?5423次閱讀

    進(jìn)制加法器,十進(jìn)制加法器工作原理是什么?

    進(jìn)制加法器,十進(jìn)制加法器工作原理是什么?   十進(jìn)制加法器可由BCD碼(
    發(fā)表于 04-13 10:58 ?1.3w次閱讀

    本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理

    本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理   兩個(gè)
    發(fā)表于 04-13 11:11 ?5207次閱讀

    二進(jìn)制加法程序【匯編版】

    二進(jìn)制加法程序【匯編版】二進(jìn)制加法程序【匯編版】二進(jìn)制加法程序【匯編版】
    發(fā)表于 12-29 11:02 ?0次下載

    二進(jìn)制加法程序【C語言版】

    二進(jìn)制加法程序【C語言版】二進(jìn)制加法程序【C語言版】二進(jìn)制加法程序【C語言版】
    發(fā)表于 12-29 11:03 ?0次下載

    加法器電路原理_二進(jìn)制加法器原理_與非門二進(jìn)制加法器

    加法器是產(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與進(jìn)位為輸出的裝置為半加器。
    發(fā)表于 08-16 09:39 ?2.3w次閱讀
    <b class='flag-5'>加法器</b><b class='flag-5'>電路</b>原理_<b class='flag-5'>二進(jìn)制</b><b class='flag-5'>加法器</b>原理_與非門<b class='flag-5'>二進(jìn)制</b><b class='flag-5'>加法器</b>

    加法器電路原理圖解_二進(jìn)制加法器理解

    在計(jì)數(shù)體制中,通常用的是十進(jìn)制,它有0,1,2,3,…,9十個(gè)數(shù)碼,用它們來組成一個(gè)數(shù)。但在數(shù)字電路中,為了把電路的兩個(gè)狀態(tài)(1態(tài)和0態(tài))和數(shù)碼對(duì)應(yīng)起來,采用二進(jìn)制較為方便,
    發(fā)表于 08-27 11:57 ?4.5w次閱讀
    <b class='flag-5'>加法器</b><b class='flag-5'>電路</b>原理圖解_<b class='flag-5'>二進(jìn)制</b><b class='flag-5'>加法器</b>理解

    加法器原理

    。在電子學(xué)中,加法器是一種數(shù)位電路,其可進(jìn)行數(shù)字的加法計(jì)算。三碼,主要的加法器是以二進(jìn)制作運(yùn)算。由于負(fù)數(shù)可用
    的頭像 發(fā)表于 06-19 14:20 ?2.6w次閱讀
    <b class='flag-5'>加法器</b>原理

    4位二進(jìn)制并行加法器的程序和工程文件免費(fèi)下載

    本文檔的主要內(nèi)容詳細(xì)介紹的是4位二進(jìn)制并行加法器的程序和工程文件免費(fèi)下載。
    發(fā)表于 09-30 16:41 ?27次下載
    4位<b class='flag-5'>二進(jìn)制</b>并行<b class='flag-5'>加法器</b>的程序和工程文件免費(fèi)下載

    加法器工作原理_加法器邏輯電路

    。在電子學(xué)中,加法器是一種數(shù)位電路,其可進(jìn)行數(shù)字的加法計(jì)算。三碼,主要的加法器是以二進(jìn)制作運(yùn)算。由于負(fù)數(shù)可用
    發(fā)表于 02-18 14:40 ?3.2w次閱讀
    <b class='flag-5'>加法器</b>工作原理_<b class='flag-5'>加法器</b>邏輯<b class='flag-5'>電路</b>圖

    二進(jìn)制加法的實(shí)現(xiàn)細(xì)節(jié)

    在之前的文章里,曾經(jīng)多次提到過二進(jìn)制加法的數(shù)字電路,這里詳細(xì)說說它的細(xì)節(jié)。
    的頭像 發(fā)表于 03-23 13:58 ?2238次閱讀
    <b class='flag-5'>二進(jìn)制</b><b class='flag-5'>加法</b>的實(shí)現(xiàn)細(xì)節(jié)

    加法器的工作原理和電路解析

    加法器可以是半加法器或全加法器。不同之處在于半加法器僅用于將兩個(gè) 1 位二進(jìn)制數(shù)相加,因此其總和只能從 0 到 2。為了提高這種性能,開發(fā)了
    的頭像 發(fā)表于 06-29 14:27 ?1.2w次閱讀
    全<b class='flag-5'>加法器</b>的工作原理和<b class='flag-5'>電路</b>解析

    加法器的工作原理及電路解析

    加法器是一種執(zhí)行二進(jìn)制數(shù)相加的數(shù)字電路。它是最簡(jiǎn)單的數(shù)字加法器,您只需使用兩個(gè)邏輯門即可構(gòu)建一個(gè);一個(gè)異或門和一個(gè) AND 門。
    的頭像 發(fā)表于 06-29 14:35 ?9388次閱讀
    半<b class='flag-5'>加法器</b>的工作原理及<b class='flag-5'>電路</b>解析

    串行加法器和并行加法器的區(qū)別?

    串行加法器和并行加法器是兩種基本的數(shù)字電路設(shè)計(jì),用于執(zhí)行二進(jìn)制數(shù)的加法運(yùn)算。它們?cè)谠O(shè)計(jì)哲學(xué)、性能特點(diǎn)以及應(yīng)用場(chǎng)景上有著明顯的區(qū)別。
    的頭像 發(fā)表于 05-23 15:06 ?1148次閱讀