精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

貿澤電子 ? 來源:djl ? 作者:貿澤電子 ? 2019-08-22 08:54 ? 次閱讀

在有多個供電電源的系統中,運算放大器電源必須在施加輸入信號的同時或之前建立。否則,便可能發生過壓和閂鎖狀況。

然而,在實際應用中,這個要求有時候可能難以滿足。本文討論運算放大器在不同上電時序情況下的行為表現(參見表2),分析可能的問題及原因,并提出一些建議。

上電時序問題多種多樣

上電時序問題可能出現于多種不同情況。例如,在一個客戶應用中,AD8616配置為緩沖器,在電源建立之前輸入為0 V(圖1),負電源先于正電源上電(負電源有而正電源無)。

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖1. AD8616測試電路,施加–3 V V–,V+沒有連接電源

表1顯示了這種情況下AD8616所有引腳的結果。在正電源管腳V+上的信號建立之前,V+引腳和OUT引腳上的電壓為負值。這可能不會損害運算放大器,但若這些信號連接到其他尚未完全供電的芯片上的引腳(例如,假設ADC使用同一V+,其電源引腳一般只能承受最小–0.3 V電壓),則這些芯片可能會受損。如果V+先于V–上電,會發生同樣的問題。

表2列出了上電時序的一些可能情況。

表1. 施加–3 V V–而V+沒有連接電源時的AD8616引腳電壓

引腳1: OUTA 引腳2: –INA 引腳3: +INA 引腳4: V– 引腳5: +INB 引腳6: –INB 引腳7: OUTB 引腳8: V+
–1.627 –1.627 –0.959 –3.000 –0.959 –1.627 –1.627 –1.627

表2. 上電時序的可能情況IN

IN V+ V– 放大器電源有其他負載 放大器輸出有負載
情形 1 浮空
浮空




情形 2 0 V
0 V




情形 3 正或負
正或負




情形 4 正或負
正或負
正或負
正或負












運算放大器內部的靜電放電(ESD)二極管

靜電放電可能引起過壓事件。大部分運算放大器內置ESD二極管 以防止靜電ESD事件。當V+或V–不存在時,ESD二極管是分析放大 器相關行為的重要工具。圖2為ADA4077/ADA4177的簡化框圖。表3 顯示了ADA4077-2/ADA4177-2內部ESD二極管和背靠背二極管的典 型壓降。注意,背靠背二極管位于運算放大器的兩個輸入引腳之間, 用來箝位放大器允許輸入的最大差分信號。

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖2. ADA4077/ADA4177簡化框圖

表3. 運算放大器內部二極管

ADA4077 ADA4177
D1 0.838 未知
D2 0.845 未知
D3 0.837 未知
D4 0.844 未知
D5 未知 未知
D6 未知 未知
D7 0.841 0.849
D8 0.842 0.849

還要注意,當利用DMM測量ADA4077-2的D5/D6時,結果顯示兩個輸 入引腳之間無二極管。事實上,背靠背二極管之前有兩個串聯電阻, 用來將輸入電流限制在±10 mA以下。內部電阻和背靠背二極管將 差分輸入電壓限制在±Vs,以防止基極-發射極結點擊穿。

A DA4177集成了OVP單元以提高魯棒性。它們位于ESD二極管和 背靠背二極管之前,因此很難用DMM測量這些二極管的管壓降。 ADA4177的輸出ESD二極管的管壓降是可以測量的。

建立評估系統

圖3用于測量運算放大器電路的電流流向等行為。通道A和通道B各 自配置為緩沖器,通道B同相輸入端經由100 kΩ電阻連接到GND。讓 V+不供電(V–供電)或V+供電(V–不供電),便可利用安培表和電 壓表測量輸入及電源相關變量(電壓值和電流值)。通過分析這些 變量,可以確定電流流動的路徑。

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖3. 放大器電流路徑評估系統建立

情形1:輸入懸空

表4顯示了一個輸入懸空和一個電源未供電時的結果。當V–供電而 V+不供電時,V+引腳上有一個負電壓。當V+供電而V–不供電時,V– 引腳上有一個正電壓。

測試ADA4077-2和ADA4177-2得到類似的結果。輸入引腳和電源引 腳上沒有觀測到大電流,輸入懸空的運算放大器在一個供電軌沒 有供電時仍然是安全的。

情形2:輸入接地

表5顯示了輸入接地時的結果。注意,對于IB+,負值意味著電流流 出+IN引腳。對于IOUT,負值意味著電流流出–IN引腳。

表4. ADA4077-2/ADA4177-2輸入懸空時的結果

條件 V+ V– ISY+ (mA) ISY– (mA) IB+ (mA) IOUT (mA) IN (V) OUT (V)
ADA4077-2 正負電源都上電 15 –15 1.02 1.01 –0.00005 0.00007 0.001 –0.008
V+ 無 –13.1 –15 0 0.12 –0.00001 0.001 –13.73 –14.42
V– 無 15 13.06 0.15 0 –0.00001 0.001 12.93 13.62
ADA4177-2 正負電源都上電 15 –15 0.98 0.96 –0.00001 0.00002 0 0.001
V+ 無 –14.26 –15 0 0.14 –0.00002 0.00137 –13.77 –13.78
V– 無 15 12.96 0.14 0 –0.00001 –0.00039 12.26 12.31

表5. ADA4077-2/ADA4177-2輸入接地時的結果

條件 V+ V– ISY+&(mA) ISY– (mA) IB+ (mA) IOUT (mA) IN (V) OUT (V)
ADA4077-2 正負電源都上電 15 –15 1.01 1 –0.00005 0.00001 0 –0.019
V+ 無 –0.846 –15 0 2.30 2.300 –1.60 –0.017 –2.68
V– 無 15 0.847 1.78 0 –1.758 1.064 0.12 2.116
ADA4177-2 正負電源都上電 15 –15 0.98 0.96 –0.00001 0.00002 0 0
V+ 無 –11.99 –15 0 9.3 9.300 –0.200 –0.068 –11.98
V– 無 15 1.848 1.84 0 –1.823 0.067 0.013 1.851

以ADA4077-2 V+未上電的情況為例,ESD二極管將V+箝位于VIN電壓。

V I N通過E S D箝位二極管連接到V+,因此當V I N為0 V時,V+ 為–0.846 V。

電流流動路徑:如圖4中的紅色路徑所示,0.7 mA電流從GND (+IN)流到V+。1.6 mA電流從GND (+IN)經過內部電阻、D5以及–IN 和OUT之間的反饋路徑,流入輸出端。最后,這兩個電流(0.7 mA 和1.6 mA)匯合流至–15 V,合并后的電流流回GND (+IN)。

ADA4177-2和ADA4077-2的結果類似。注意,ADA4177-2中的D1是通 過橫向PNP晶體管的發射極基極實現的。該晶體管將過壓電流從V+ 帶走到V–。圖4中的ADA4177電路顯示有9.1 mA電流從V+流回V–,并 與反饋路徑中的0.2 mA電流匯合,產生9.3 mA電流流至–15 V,然后 該電流流回GND。

ADA4077-2或ADA4177-2的輸入引腳和電源引腳均未觀測到大電流(表 5)。增益為+1且+IN接地時,這些運算放大器可承受任何時序的PU上電。

情形3:有輸入

在一個電源未上電的情況下,將一個正信號或負信號(+10 V或-10 V) 施加于+IN端。表6顯示沒有大電流,因此當增益為+1且+IN有輸入時, 這些運算放大器可承受任何順序的PU上電。

電流流動路徑分析與情形2(0 V輸入)相似,參見圖5。

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖4. V+未上電時ADA4077/ADA4177電流路徑(輸入接地)

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖5. V+未上電時ADA4077/ADA4177電流路徑(10 V輸入)

表6

條件 V+ V– ISY+ (mA) ISY– (mA) IB+ (mA) IOUT (mA) IN (V) OUT (V)
ADA4077-2 正負電源均上電 15 –15 1.03 1.01 0.00098 –0.00003 10 9.97
V + 不存在,正輸入 9.14 –15 0 2.4 2.396 –1.653 9.99 7.3
V + 不存在,負輸入 –10.83 –15 0 2.41 2.308 –1.651 –10.02 –12.66
V – 不存在,正輸入 15 10.83 1.81 0 –1.689 1.055 10.02 12.09
V– 不存在,負輸入 15 –9.15 1.77 0 –1.759 1.031 –9.99 –7.88
ADA4177-2 正負電源均上電 15 –15 1.02 1 –0.00099 –0.00009 9.99 9.97
V+ 不存在,正輸入 –9.09 –15 0 8.86 8.866 –0.113 9.92 –9.06
V+ 不存在,負輸入 –12.33 –15 0 4.31 4.18 –0.039 –10.02 –12.32
V– 不存在,正輸入 15 11.42 1.33 0 –1.2 0.056 9.99 11.43
V– 不存在,負輸入 15 –8.33 1.51 0 –1.492 0.062 –9.97 –8.32

情形4:有輸入且電源/輸出有負載

在實際應用中,運算放大器電路可能要與其他電路一起工作。例如, 運算放大器的輸出可能會驅動一個負載,或者運算放大器的電源 會為其他電路供電。這會引起問題。

在該測試中,一個47 Ω電阻連接在輸出與GND之間,或連接在未上 電的電源引腳與GND之間。圖7顯示了ADA4077的測試結果。三種可 能情況會帶來風險(假定V+未上電):

情況1:當輸入為10 V且OUT負載為47 Ω時,輸出為1.373 V。有23 mA電流從運算放大器的輸出引腳流出(參見圖6),電流路徑為:

輸入信號源提供30.2 mA電流

24 mA電流流經D1至V+,6.2 mA電流流經D5和反饋路徑至OUT

來自V+的24 mA電流分為1 mA(至V–)和23 mA(至OUT)

29.2 mA電流流經47 Ω負載至GND

ADA4077-2允許的輸入電流最大為10mA,所以需要限流。在+IN端 增加一個1 kΩ電阻,可使輸入電流降至6.8 mA。

情況2:當輸入為10 V且V+負載為47 Ω時,170 mA電流會流入 ADA4077-2,并從V+引腳流出到47 Ω電源負載。170 mA電流會燒 毀內部二極管,損壞芯片。在+IN端增加一個1 kΩ電阻,可使輸入 電流降至8.9 mA。圖7顯示了電流流動路徑。

表7.ADA4077的輸出引腳或無電源的電源引腳上有負載

ADA4077-2 條件 IN (V) V+ V– ISY+ (mA) ISY– (mA) IB+ (mA) IOUT (mA) OUT (V)
V+ 無 Vo 或 V+ 無負載/正輸入 9.99 9.14 –15 0 2.4 2.396 –1.653 7.3
Vo 47 Ω 至 GND 9.98 8.77 –15 0 1.00 30.22 –6.174 1.373
Vo 47 Ω 至 GND 和 1 kΩ 9.98 2.389 –15 0 0.76 6.828 –2.104 0.284
V+ 47 Ω 至 GND 9.59 8.01 –15 170 5.05 175 –5.0 6.06
V+ 47 Ω 至 GND 和 1 kΩ 9.94 0.295 –15 6.27 2.69 8.96 –2.69 –1.876
Vo 或 V+ 無負載/負輸出 –10.02 –10.83 –15 0 2.41 2.308 –1.651 –12.66
Vo 47 Ω 至 GND –9.97 –3.226 –15 0 48.6 –4.65 4.885 –2.501
Vo 47 Ω 至 GND 和 1 kΩ –10.02 –10.83 –15 0 14.30 2.284 –1.629 –0.563

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖6. V+未上電時ADA4077的電流路徑(10 V輸入和47 Ω輸出負載)

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖7. V+未上電時ADA4077的電流路徑(10 V輸入和47 Ω電源負載)

情況3:當輸入為負(-10 V)且OUT負載為47 Ω時(參見圖8),有48 mA電流流經芯片。由此產生的功耗為48 mA × (–2.5 V + 15 V) = 0.6 W。ADA4077-2的θJA為158°C/W,因此結溫比環境溫度高出 94.8°。若有兩個通道或負載更重,結溫可能高于150°,致使芯片 受損。

不應在輸入端增加限流電阻,而應在輸出端增加限流電阻。

當V+上電而V–未上電時,會發生同樣的現象。通過增加外部電 阻來限制電流,電路魯棒性可以變得更好。

對于ADA4177-2,僅情況3適用。當有很大的負輸入,同時輸出端有 很重的負載,且V+未上電時,有53 mA電流流經芯片,功耗可能會 增加,結溫隨之提高(參見圖9)。通過在輸出端增加一個1 kΩ電阻, 可以避免這種風險。

在這兩款運算放大器中,ADA4177-2比ADA4077-2更魯棒。在同時要 求高精度和魯棒性的應用中,前者是不錯的選擇。

其他運算放大器在不同上電時序下的表現

在運算放大器內部,二極管、電阻和OVP單元有各種各樣的實施方式。 有些運算放大器沒有內部OVP單元,有些沒有背靠背二極管,有些沒 有內部限流電阻。如果一個電源未上電,放大器不同的內部結構會產 生不同的結果。此外,不同的運算放大器設計也會產生不同的結果。

例如,ADA4084-2沒有內部限流電阻和OVP單元,其ESD二極管連接 到電源和背靠背二極管。表9和圖10顯示了V+未上電且有10 V輸入 時的結果。ADA4084的電流路徑與ADA4077-2和ADA4177-2相似(上 文中的情形3已討論)。然而,ADA4084沒有內部電阻或OVP單元來 限制電流,60 mA電流會流入芯片,可能引起損害。

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖8. V+未上電時ADA4077的電流路徑(-10 V輸入和47 Ω輸出負載)

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖9. V+未上電時ADA4177的電流路徑(-10 V輸入和47 Ω輸出負載)

分享關于運算放大器電源上電時序導致的風險避免以及相關研究

圖10. V+未上電時ADA4084的電流路徑(10 V輸入)

表8. ADA4177的輸出引腳或無電源的電源引腳上有負載

ADA4177-2 條件 IN (V) V+ V– ISY+ (mA) ISY– (mA) IB+ (mA) IOUT (mA) OUT (V)
V+ 無 Vo 或 V+ 浮空和負輸入 –10.02 –12.33 –15 0 4.31 4.18 –0.039 –12.32
Vo 47 Ω 至 GND –9.97 –3.218 –15 0 51.53 –2.473 2.632 –2.543
Vo 47 Ω 至 GND 和 1 kΩ –10 –10.4 –15 0 9.10 –0.003 0.147 –0.428


表9

ADA4084-2 Condition V+ V– I+(mA) I– (mA) IB+ (mA) IOUT (mA) IN (V) OUT (V)
正負電源均上電 15 –15 1.38 1.37 –0.001 –0.0001 10 9.98
V+ 未上電,正輸入 8.71 –15 0 60.1 60.102 –51.89 9.56 7.99

在系統應用中,不同的運算放大器、不同的拓撲結構(如同相放大、 反相放大、差動放大等)、不同的負載和外部連接都可能存在。如 果存在有某個電源未上電的情況,需要對風險進行評估。本文介紹 了如何搭建評估風險的電路(圖2)、如何分析電流路徑以及評估潛 在的風險。

總結

為了避免過壓或閂鎖情況,必須同時建立運算放大器電源。一般指 南如下:

上電時,先接通電源,再在輸入端施加信號

關斷時,先關閉輸入信號,再關閉電源

在實際應用中,可能難以遵守這些指導原則。這可能會引起問題, 尤其是當有輸入信號時,設計人員需要適當評估風險。一種有效的 解決方案是限制運算放大器的輸入電流,使它在數據手冊給出的 規格以內。在無法同時上電的應用中,輸入端和輸出端增加限流電 阻會有幫助。

我們在電源未上電的應用中測試了三款ADI運算放大器(ADA4084-2、 ADA4077-2和ADA4177-2)。集成內部電阻的ADA4077-2表現不錯。集 成OVP電路的ADA4177的魯棒性最好。在某個電源在某個時間段可 能未上電且無法增加外部限流電阻的應用中,推薦使用ADA4177以 避免精度性能下降。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17594

    瀏覽量

    249521
  • 放大器
    +關注

    關注

    143

    文章

    13553

    瀏覽量

    213120
  • 拓撲結構
    +關注

    關注

    6

    文章

    323

    瀏覽量

    39165
收藏 人收藏

    評論

    相關推薦

    關于集成運算放大器電源系統的設計

    后的這個電位就相當于雙電源供電時的“地”電位,因此在靜態工作時,輸出端的電位也將等于兩輸入端的靜態電位,即E+/2。  大多數集成運算放大器略部采用正、負對稱的雙電源供電,在只有一組
    發表于 01-04 08:47

    【轉帖】運算放大器電源時序導致風險分析

    。本文介紹了如何搭建評估風險的電路(圖2)、如何分析電流路徑以及評估潛在的風險。總結 為了避免過壓或閂鎖情況,必須同時建立運算放大器
    發表于 05-09 16:32

    運算放大器的最大電源電流規格

    對于大多數IC(集成電路),數據手冊都會列出最大電源電流,但人們常常對其測量條件視而不見。對于某些軌到軌輸出運算放大器,某些操作可能會導致電源電流比規定的最大值高出2到10倍。本文探
    發表于 10-12 16:40

    運算放大器的最大電源電流規格

    Harry Holt,ADI公司應用工程師內容提要對于大多數IC(集成電路),數據手冊都會列出最大電源電流,但人們常常對其測量條件視而不見。對于某些軌到軌輸出運算放大器,某些操作可能會導致電
    發表于 10-15 10:38

    什么是運算放大器和比較器?

    。每個電路由正側電源引腳、負側電源引腳、+輸入引腳、-輸入引腳、輸出引腳等5個引腳構成。*通常電源、輸入、輸出分類以外的引腳名稱未進行統一運算放大器、比較器的圖解符號
    發表于 04-23 22:49

    什么是運算放大器和比較器?

    。每個電路由正側電源引腳、負側電源引腳、+輸入引腳、-輸入引腳、輸出引腳等5個引腳構成。*通常電源、輸入、輸出分類以外的引腳名稱未進行統一運算放大器、比較器的圖解符號
    發表于 05-26 23:36

    運算放大器電源時序導致風險分析

    。本文介紹了如何搭建評估風險的電路(圖2)、如何分析電流路徑以及評估潛在的風險。總結 為了避免過壓或閂鎖情況,必須同時建立運算放大器
    發表于 06-18 08:30

    運算放大器電源時序導致風險分析

    到大電流(表 5)。增益為+1且+IN接地時,這些運算放大器可承受任何時序的PU。情形3:有輸入在一個電源未上
    發表于 10-10 08:30

    常規運算放大器的自舉電路設計

    。暫時偏離到放大器電源軌之外會有損壞輸入的風險,而暫時飽和或壓擺受限會有造成輸出失真的風險。任何一種狀況都可能導致負反饋暫時丟失和不可預測的
    發表于 09-13 09:25

    運算放大器相關資料分享

    文末下載完整資料運算放大器基本特性常用運算放大器類型??運算放大器一般可分為通用型、精密型、低噪聲型、高速型、低電壓低功率型、單電源型等幾種。本節以美國TI公司的產品為例,說明其各類的
    發表于 11-12 09:12

    運算放大器的“最大電源電流” 規格解析

    對于大多數IC(集成電路),數據手冊都會列出最大電源 電流,但人們常常對其測量條件視而不見。對于某些軌到 軌輸出運算放大器,某些操作可能會導致電源電流比規定 的最大值高出2到10倍。
    發表于 11-21 06:22

    運算放大器,運算放大器是什么意思

    運算放大器,運算放大器是什么意思 運算放大器的概念 運算放大器(常簡稱為“運放”)是具有很高放大倍數的電路單元
    發表于 03-09 15:27 ?3785次閱讀

    運算放大器相關知識及其應用詳述

    本文詳細介紹了晶體管運算放大器及其應用,首先介紹了運算放大器的基本理論,然后就是運算放大器的電路設計和實用運算放大器電路,最后介紹了運算放大器
    發表于 11-24 15:22 ?156次下載
    <b class='flag-5'>運算放大器</b><b class='flag-5'>相關</b>知識及其應用詳述

    運算放大器的參考指南

    輸入偏置電流(IIB) – 流經運算放大器輸入的電流。由于運算放大器的偏置要求和正常工作泄漏,極少量的電流(pA或nA范圍,取決于技術)會流經其輸入。當大電阻或具有較高輸出阻抗的源連接到運算放大器輸入端時,這可能會引起問題。這會
    的頭像 發表于 04-24 10:48 ?1389次閱讀
    <b class='flag-5'>運算放大器</b>的參考指南

    運算放大器的分類有哪些

    電源 / 單電源 / 軌到軌運算放大器 根據輸入/輸出電壓范圍的差異,運算放大器(運放)大致分為“雙電源
    的頭像 發表于 07-12 17:57 ?2943次閱讀
    <b class='flag-5'>運算放大器</b>的分類有哪些