美國海軍使用字母名稱對(duì)船體類型進(jìn)行分類。例如,海軍使用BB作為戰(zhàn)艦的名稱和驅(qū)逐艦的DD。在20世紀(jì)50年代早期 - 冷戰(zhàn)開始后不久 - 海軍為第一艘具有特殊雷達(dá)通信系統(tǒng)的驅(qū)逐艦雷達(dá)糾察艦提供裝備。 DDR有額外的雷達(dá)天線并作為預(yù)警裝置。
在存儲(chǔ)設(shè)備領(lǐng)域,“DDR”這一名稱對(duì)通信系統(tǒng),時(shí)鐘,個(gè)人電腦,智能手機(jī),平板電腦和服務(wù)器。 DDR存儲(chǔ)設(shè)備不再提供有關(guān)潛在敵方力量的早期預(yù)警,而是在電路板數(shù)據(jù)傳輸,功耗和依賴內(nèi)存的技術(shù)方面不斷改變我們對(duì)性能的看法。
DDR4值得特別關(guān)注
2014年,推出了第四代DDR內(nèi)存(DDR4),降低了功耗,提高了數(shù)據(jù)傳輸速度和更高的芯片密度。 DDR4內(nèi)存還具有改進(jìn)的數(shù)據(jù)完整性,增加了對(duì)寫入數(shù)據(jù)的循環(huán)冗余檢查和片上奇偶校驗(yàn)檢測。
在速度,性能和帶寬方面有顯著改進(jìn),DDR4內(nèi)存值得特別關(guān)注。要了解DDR3和DDR4設(shè)備之間的區(qū)別,想象一下將當(dāng)前的四門家用轎車換成獨(dú)一無二的超級(jí)跑車。就像超級(jí)跑車以更高的速度運(yùn)行并需要不同的空氣動(dòng)力學(xué)一樣,DDR4提供了強(qiáng)大的信號(hào)完整性并且涉及高數(shù)據(jù)速率。
在查看設(shè)計(jì)時(shí),我們可以將超級(jí)跑車類比更進(jìn)一步。與家用轎車相比,超級(jí)跑車需要更先進(jìn)的空氣動(dòng)力學(xué)和碳纖維復(fù)合材料,用于車身和部件。同樣,圍繞DDR4內(nèi)存構(gòu)建的PCB設(shè)計(jì)需要與標(biāo)準(zhǔn)PCB不同的布線方法。
如果沒有專門的布線方法和對(duì)DDR4特定設(shè)計(jì)規(guī)則的關(guān)注,從發(fā)送器到接收器的信號(hào)質(zhì)量會(huì)受到影響。從PCB布局的角度來看,如何處理DDR4專用設(shè)計(jì)?最好采用哪些規(guī)則來確保您的設(shè)備按照預(yù)期的數(shù)據(jù)運(yùn)行?
DDR4設(shè)計(jì)規(guī)則
在使用時(shí),時(shí)間可以是一切敏感信號(hào)和時(shí)鐘技術(shù)。通過遵循DDR4路由和PCB設(shè)計(jì)的示例性指導(dǎo)原則,確保您的電路板能夠有效地管理其數(shù)據(jù)。否則,您可能會(huì)遇到設(shè)計(jì)滯后,或遇到EMI和其他信號(hào)破壞性漏洞的重復(fù)問題。
您需要記住,數(shù)據(jù)速率范圍從1.6Gbps到3.2Gbps,大 - 縮小扇出,更高的邊沿速率需要特定的技術(shù)來維持信號(hào)完整性所需的最小誤碼率。例如,缺乏對(duì)設(shè)計(jì)規(guī)則的關(guān)注可能導(dǎo)致從一個(gè)信號(hào)到下一個(gè)信號(hào)的電容和電感耦合。隨著這種耦合的增加,串?dāng)_變得越來越麻煩。
為了減少電容耦合的機(jī)會(huì),您可以從設(shè)計(jì)中移除所有未使用的通孔焊盤。終端電壓(VTT)與地之間的去耦電容將使電感耦合最小化。 VTT為存儲(chǔ)器供電,與輸入/輸出電壓(VIO)和核心電壓(VCORE)分開。
< p> 基于時(shí)鐘和時(shí)鐘的接口在信號(hào)和數(shù)據(jù)傳輸技術(shù)中猖獗
不同DDR4拓?fù)涞穆酚捎?jì)劃
DDR4 SDRAM采用翻蓋拓?fù)浠騠ly-by拓?fù)浣Y(jié)構(gòu)。兩種拓?fù)涠加袃?yōu)點(diǎn)和缺點(diǎn)。翻蓋拓?fù)涫褂幂^少的電路板空間和兩層,但需要復(fù)雜的布線方案。擁擠存儲(chǔ)器設(shè)備下的頂層和底層之間的路由可能會(huì)導(dǎo)致路由擁塞和更長的存根走線。
相比之下,fly-by拓?fù)湓试S輕松路由并提供最佳信號(hào)完整性。然而,具有一層直插式存儲(chǔ)器設(shè)備的飛越拓?fù)湫枰嗫臻g。最終,決定哪種選項(xiàng)最適合您的布局取決于您的設(shè)備需求。
在為PCB設(shè)計(jì)設(shè)置布線時(shí),始終在同一層上布置相同的網(wǎng)絡(luò)組。使用45°角而不是90°角,避免使用T型接頭來處理關(guān)鍵的網(wǎng)絡(luò)和時(shí)鐘。不要將距離超過0.025英寸的存儲(chǔ)器信號(hào)路由到PCI或系統(tǒng)時(shí)鐘,并確保您的布線距離參考平面至少30密耳,并使邊緣無效。此外,保持系統(tǒng)復(fù)位信號(hào)與其他信號(hào)之間的距離。
間距和長度問題
DDR4 SDRAM需要更短的路徑和正確的間距以獲得最佳效果時(shí)序和最佳信號(hào)完整性。始終避免將兩個(gè)信號(hào)層彼此相鄰布線,并將信號(hào)線布置在實(shí)心參考平面上。在構(gòu)建路由規(guī)劃時(shí),請(qǐng)避免在空隙或參考平面分裂上路由信號(hào)線。
與存儲(chǔ)器接口相關(guān)的任何信號(hào)都應(yīng)在相應(yīng)的GND或電源層之間路由。在同一層上的給定字節(jié)通道組內(nèi)路由DQ,DQS和DM信號(hào),以減少或消除層到層的傳輸速度差異。由于時(shí)鐘信號(hào)必須具有比DQS信號(hào)更長的傳播延遲,因此時(shí)鐘信號(hào)跟蹤的長度必須長于DIMM的最長DQS跟蹤。差分時(shí)鐘線具有更高的抗噪聲能力以及對(duì)信號(hào)完整性的其他負(fù)面影響。
強(qiáng)大的路由軟件將幫助您確保任何信號(hào)密集型設(shè)計(jì)都能順利運(yùn)行
要計(jì)劃布局中軌跡之間的間距,您可以使用到特定軌跡的最近返回路徑的垂直距離作為因子。實(shí)踐涉及使用“H”來表示因子。將該長度乘以5,以找到兩個(gè)時(shí)鐘對(duì)或時(shí)鐘對(duì)之間的最小間距。請(qǐng)記住,地址/命令/控制和DQ/DQS/DM走線在走線之間至少需要3H。
為簡化問題,您可以輕松模擬AltiumDesigner?中的信號(hào)完整性,以進(jìn)行設(shè)計(jì)捕獲和電路板布局PCB設(shè)計(jì)過程的各個(gè)階段。模擬器計(jì)算走線的特征阻抗,并將該信息與I/O緩沖器宏模型信息一起用作輸入。
Altium還可以幫助您定義走線的走線寬度和厚度。路由寬度設(shè)計(jì)規(guī)則中的特征阻抗驅(qū)動(dòng)寬度選項(xiàng)。對(duì)于具有易失性存儲(chǔ)器,非易失性存儲(chǔ)器,時(shí)序和時(shí)鐘依賴性或差分對(duì)的電路板,PCB布局從未如此簡單。使用PCB設(shè)計(jì)軟件可以為您準(zhǔn)確有效地完成工作。
-
pcb
+關(guān)注
關(guān)注
4317文章
23002瀏覽量
396236 -
封裝
+關(guān)注
關(guān)注
126文章
7778瀏覽量
142719 -
PCB布線
+關(guān)注
關(guān)注
20文章
463瀏覽量
42028 -
華強(qiáng)pcb線路板打樣
+關(guān)注
關(guān)注
5文章
14629瀏覽量
42980
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論