精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速高密度PCB設(shè)計(jì)的4個(gè)技巧

PCB線路板打樣 ? 來源:LONG ? 2019-08-01 09:05 ? 次閱讀

在固定電路板尺寸的情況下,如果設(shè)計(jì)中需要更多的功能,往往需要增加PCB的軌道密度,但這可能會導(dǎo)致軌道的相互干擾增強(qiáng),軌道也是如此薄,使阻抗無法降低。 。在設(shè)計(jì)高速,高密度PCB時(shí)要注意串?dāng)_干擾,因?yàn)樗鼘r(shí)序和信號完整性有很大影響。以下是一些注意事項(xiàng):

1.控制跡線特征阻抗的連續(xù)性和匹配。

2。跟蹤空間。通??吹降拈g距是線寬的兩倍。仿真可用于了解走線間距對時(shí)序和信號完整性的影響,并找出可容許的最小空間。結(jié)果可能因芯片而異。選擇適當(dāng)?shù)慕K止方法。避免上下相鄰層的運(yùn)行方向相同,或者甚至相互重疊,因?yàn)榇當(dāng)_大于同一層中相鄰線的串?dāng)_。

3.使用盲/埋通孔來增加軌道面積。然而,PCB板的制造成本將增加。在實(shí)際實(shí)現(xiàn)中實(shí)現(xiàn)完全并行性和相同長度確實(shí)很困難,但仍然嘗試這樣做。

4.可以保留差分終端和共模終端,以減輕對時(shí)序和信號完整性的影響。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4671

    瀏覽量

    85319
  • 高速PCB
    +關(guān)注

    關(guān)注

    4

    文章

    92

    瀏覽量

    25016
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42990
收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)

    高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)   本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由便攜式電
    發(fā)表于 03-21 18:24 ?1025次閱讀

    PCB設(shè)計(jì)--處理布線密度

    ,同時(shí)走線過細(xì)也使阻抗無法降低,那么在高速(>100MHz)高密度PCB設(shè)計(jì)中有哪些技巧? 在設(shè)計(jì)高速高密度
    發(fā)表于 03-03 12:39

    高速高密度多層PCB設(shè)計(jì)和布局布線技術(shù)

    高速高密度多層PCB設(shè)計(jì)和布局布線技術(shù)
    發(fā)表于 08-12 10:47

    如何去面對高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?

    如何去面對高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?
    發(fā)表于 04-23 06:18

    高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問題是什么?

    本文介紹高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問題(信號完整性、電源完整性、EMC /EM I和熱分析)和相關(guān)EDA技術(shù)的新進(jìn)展,討論高速高密度
    發(fā)表于 04-25 07:07

    高速高密度PCB 設(shè)計(jì)中電容器的選擇

    高速高密度PCB 設(shè)計(jì)中電容器的選擇 摘要:電容器在電子電路中有重要而廣泛的用途。與傳統(tǒng)的 PCB 設(shè)計(jì)相比,高速
    發(fā)表于 11-18 11:19 ?20次下載

    高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)概述

    高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)概述 如何利用先進(jìn)的EDA工具以及最優(yōu)化的方法和流程,高質(zhì)量、高效率的完成設(shè)計(jì),已經(jīng)成為系統(tǒng)廠商和設(shè)計(jì)工程師不得不
    發(fā)表于 03-13 15:16 ?533次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>高密度</b><b class='flag-5'>PCB設(shè)計(jì)</b>的新挑戰(zhàn)概述

    高速高密度PCB的RE問題

    隨著信號上升時(shí)間(下降時(shí)間)越來越短, PCB 的RE越來越嚴(yán)重,已逐步成為影響產(chǎn)品EMC性能的重要因素之一,PCB設(shè)計(jì)過程中必須采取綜合措施抑制RE。從高速高密度
    發(fā)表于 08-15 10:41 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>高密度</b><b class='flag-5'>PCB</b>的RE問題

    高速高密度PCB的SI問題

    隨著數(shù)字電子產(chǎn)品向高速高密度發(fā)展,SI問題逐漸成為決定產(chǎn)品性能的因素之一,高速高密度PCB設(shè)計(jì)必須有效應(yīng)對SI問題。在
    發(fā)表于 09-09 11:00 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>高密度</b><b class='flag-5'>PCB</b>的SI問題

    高速高密度PCB設(shè)計(jì)面臨著什么挑戰(zhàn)

    面對高速高密度PCB設(shè)計(jì)的挑戰(zhàn),設(shè)計(jì)者需要改變的不僅僅是工具,還有設(shè)計(jì)的方法、理念和流程。
    發(fā)表于 09-15 17:39 ?770次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>高密度</b><b class='flag-5'>PCB設(shè)計(jì)</b>面臨著什么挑戰(zhàn)

    PCB設(shè)計(jì)中管理高密度通孔的需求設(shè)計(jì)

    不同的類型和尺寸。這些通孔中的每一個(gè)都需要進(jìn)行管理[鏈接到管理約束條件],以便正確使用它以確保最佳的電路板性能和無錯(cuò)誤的可制造性。讓我們仔細(xì)研究一下PCB設(shè)計(jì)中管理高密度通孔的需求以及如何做到這一點(diǎn)。 驅(qū)動(dòng)
    的頭像 發(fā)表于 12-14 12:44 ?1794次閱讀

    如何看待高密度PCB設(shè)計(jì)的DFM規(guī)則

    高密度PCB設(shè)計(jì)遵循在集成電路中看到的相同趨勢,在集成電路中,更多功能封裝在更小的空間中。這些板上較小的間距使精確制造變得更加困難,這對您的高密度PCB設(shè)計(jì)提出了重要的DFM規(guī)則。 現(xiàn)
    的頭像 發(fā)表于 01-14 11:30 ?2012次閱讀

    高速(&gt;100MHz)高密度PCB設(shè)計(jì)技巧分享

    PCB設(shè)計(jì)中的技巧? 在設(shè)計(jì)高速高密度PCB時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘r(shí)序(timing)與信號完整性(signal inte
    發(fā)表于 06-24 16:01 ?855次閱讀

    高密度PCB設(shè)計(jì)中的技巧

    在設(shè)計(jì)高速高密度PCB時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘r(shí)序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個(gè)注意的地方:
    的頭像 發(fā)表于 09-16 08:54 ?1765次閱讀
    <b class='flag-5'>高密度</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的技巧

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發(fā)表于 09-25 14:43 ?5次下載