T211計(jì)數(shù)器和T210計(jì)數(shù)器相比,在形成BCD-8421碼或5421碼計(jì)數(shù)輸出上完全一樣,但T211增加了四位數(shù)預(yù)置的功能.T211管腳的外引線排列及功用如圖所示.
T211 2-5-10進(jìn)制可預(yù)置計(jì)數(shù)器的應(yīng)用電路圖
- 計(jì)數(shù)器(91962)
相關(guān)推薦
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74HC_HCT163
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74HC_HCT163
2023-02-21 18:35:570
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74HC_HCT163_Q100
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74HC_HCT163_Q100
2023-02-21 18:35:380
可預(yù)置同步BCD十進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC160
可預(yù)置同步BCD十進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC160
2023-02-20 20:05:504
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC161
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC161
2023-02-16 21:10:171
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC161_Q100
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC161_Q100
2023-02-16 21:10:001
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74LVC163
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74LVC163
2023-02-16 20:48:190
可預(yù)置同步4位二進(jìn)制向上/向下計(jì)數(shù)器-74HC_HCT193
可預(yù)置同步 4 位二進(jìn)制向上/向下計(jì)數(shù)器-74HC_HCT193
2023-02-15 19:40:010
可預(yù)置同步4位二進(jìn)制向上/向下計(jì)數(shù)器-74HC_HCT193_Q100
可預(yù)置同步 4 位二進(jìn)制向上/向下計(jì)數(shù)器-74HC_HCT193_Q100
2023-02-15 19:39:510
可預(yù)置同步4位二進(jìn)制向上/向下計(jì)數(shù)器-74HC191
可預(yù)置同步 4 位二進(jìn)制向上/向下計(jì)數(shù)器-74HC191
2023-02-15 19:39:040
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74LVC161
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74LVC161
2023-02-15 19:23:090
基于FPGA的十進(jìn)制計(jì)數(shù)器
本方案是一個(gè)基于 FPGA ?的十進(jìn)制計(jì)數(shù)器。共陽(yáng)極 7 段顯示器上的 0 到 9 十進(jìn)制計(jì)數(shù)器,硬件在 Xilinx Spartan 6 FPGA 板上實(shí)現(xiàn)。
2022-12-20 14:52:252
十進(jìn)制計(jì)數(shù)器的工作原理
二進(jìn)制編碼的十進(jìn)制是一個(gè)串行數(shù)字計(jì)數(shù)器,可計(jì)數(shù)十位數(shù)字,它會(huì)為每個(gè)新的時(shí)鐘輸入重置。由于它可以通過(guò)10種獨(dú)特的輸出組合,因此也被稱為“十進(jìn)制(BCD)計(jì)數(shù)器”。十進(jìn)制計(jì)數(shù)器可以計(jì)數(shù)0000、0001、0010、1000、1001、1010、1011、1110、1111、0000和0001等。
2022-10-31 16:25:3711019
N進(jìn)制計(jì)數(shù)器的實(shí)現(xiàn)
的計(jì)數(shù)器。圖2-1為T290的外部引線排列圖。[此貼子已經(jīng)被作者于2008-7-5 13:50:59編輯過(guò)]
2008-07-05 13:41:26
74ls161十進(jìn)制計(jì)數(shù)器電路圖
74LS161為4位二進(jìn)制同步加法計(jì)數(shù)器。其中 是異步清零端, 是預(yù)置數(shù)控制端,D3 D2 D1 D0是預(yù)置數(shù)輸入端,CTt和CTp是計(jì)數(shù)使能端,CO是進(jìn)位輸出端(CO=Q3 Q0
2021-07-09 16:12:2173502
74ls160價(jià)格 74ls160十進(jìn)制計(jì)數(shù)器簡(jiǎn)介
芯片74ls160是十進(jìn)制計(jì)數(shù)器,這種同步可預(yù)置十進(jìn)計(jì)數(shù)器是由四個(gè)D型觸發(fā)器和若干個(gè)門(mén)電路構(gòu)成。
2021-06-05 14:35:3812686
可預(yù)置的8位計(jì)數(shù)器的源代碼免費(fèi)下載
本文檔的主要內(nèi)容詳細(xì)介紹的是可預(yù)置的8位計(jì)數(shù)器的源代碼免費(fèi)下載。
2021-03-19 15:21:344
使用Multisim仿真實(shí)例實(shí)現(xiàn)二進(jìn)制計(jì)數(shù)器的實(shí)驗(yàn)電路圖免費(fèi)下載
本文檔的主要內(nèi)容詳細(xì)介紹的是使用Multisim仿真實(shí)例實(shí)現(xiàn)二進(jìn)制計(jì)數(shù)器的實(shí)驗(yàn)電路圖免費(fèi)下載。
2020-09-04 16:55:0785
十進(jìn)制計(jì)數(shù)器的Multisim仿真實(shí)例電路圖免費(fèi)下載
本文檔的主要內(nèi)容詳細(xì)介紹的是十進(jìn)制計(jì)數(shù)器的Multisim仿真實(shí)例電路圖免費(fèi)下載。
2020-09-04 16:55:0081
電子計(jì)數(shù)器電路圖_電子計(jì)數(shù)器接線方法
本文主要介紹了電子計(jì)數(shù)器電路圖及電子計(jì)數(shù)器的接線方法。
2019-09-26 10:06:3741514
74ls190應(yīng)用電路圖大全(五款74ls190不同進(jìn)制計(jì)數(shù)器電路)
本文主要介紹了五款74ls190應(yīng)用電路圖。包括了60和100進(jìn)制計(jì)數(shù)器(遞增)電路,56進(jìn)制遞減計(jì)數(shù)器與100進(jìn)制遞減計(jì)數(shù)器電路和2位十進(jìn)制可加減計(jì)數(shù)器電路。
2018-05-28 16:18:1154071
74ls192計(jì)數(shù)器應(yīng)用電路圖大全(五款電子骰子/計(jì)時(shí)/定時(shí)電路)
本文主要介紹了五款74ls192計(jì)數(shù)器應(yīng)用電路圖。其中包括了74ls192電子骰子電路、74ls192計(jì)時(shí)電路、74ls192定時(shí)電路、74ls19230進(jìn)制計(jì)數(shù)器電路及兩位十進(jìn)制計(jì)數(shù)器。
2018-05-28 10:20:01116393
cd4026應(yīng)用電路圖大全(555時(shí)基電路/按鍵計(jì)數(shù)器/脈沖計(jì)數(shù)器)
本文主要介紹了cd4026應(yīng)用電路圖大全(555時(shí)基電路/按鍵計(jì)數(shù)器/脈沖計(jì)數(shù)器)。由CD4026、555時(shí)基電路等組成的數(shù)字顯示門(mén)鈴電路,是由十進(jìn)制計(jì)數(shù)/7段譯碼器CD4026、555時(shí)基電路等
2018-05-10 16:44:5011589
74ls161分頻電路圖大全(脈沖分頻電路\同步加法計(jì)數(shù)器)
本文主要介紹了74ls161分頻電路圖大全(脈沖分頻電路\同步加法計(jì)數(shù)器)。計(jì)數(shù)器又稱為分頻器。N進(jìn)制計(jì)數(shù)器的進(jìn)位輸出脈沖就是計(jì)數(shù)器輸入脈沖的N分頻。N進(jìn)制計(jì)數(shù)器可直接作為N分頻器。用同步加法計(jì)數(shù)器
2018-05-08 14:41:3895799
74ls163應(yīng)用電路圖大全(N進(jìn)制計(jì)數(shù)器\分頻電路\時(shí)鐘脈沖)
本文主要介紹了74ls163應(yīng)用電路圖大全(N進(jìn)制計(jì)數(shù)器\分頻電路\時(shí)鐘脈沖)。74LS163是(模16)四位二進(jìn)制同步計(jì)數(shù)器。該計(jì)數(shù)器能同步并行預(yù)置數(shù)據(jù),同步清零,具有清零、置數(shù)、計(jì)數(shù)和保持四種
2018-05-08 14:27:2351924
同步計(jì)數(shù)器74ls162設(shè)計(jì)24進(jìn)制計(jì)數(shù)器
本文首先介紹了計(jì)數(shù)器種類(lèi)與應(yīng)用,其次介紹了74LS160并行置零法設(shè)計(jì)24進(jìn)制計(jì)數(shù)器電路圖,最后介紹了74ls162設(shè)計(jì)24進(jìn)制計(jì)數(shù)器原理電路圖。
2018-05-08 11:46:4354648
cd40110計(jì)數(shù)器電路圖大全(七款cd40110計(jì)數(shù)器電路設(shè)計(jì)原理圖詳解)
本文主要介紹了cd40110計(jì)數(shù)器電路圖大全(七款cd40110計(jì)數(shù)器電路設(shè)計(jì)原理圖詳解)。利用交流電源50Hz的輸出頻率通過(guò)分頻,可以取得各種不同頻率的時(shí)基脈沖。該電路選用lmin的時(shí)間長(zhǎng)度作為
2018-03-04 11:09:5031876
cd4017計(jì)數(shù)器電路圖(三款cd4017計(jì)數(shù)器電路)
本文開(kāi)始對(duì)CD4017功能與CD4017邏輯結(jié)構(gòu)圖進(jìn)行了介紹,其次分別介紹了用CD4017和選擇開(kāi)關(guān)組成多進(jìn)制計(jì)數(shù)器、CD4017組成的1/n計(jì)數(shù)器電路與用CD4017組成1~17進(jìn)制計(jì)數(shù)器電路圖。
2018-01-31 13:58:0622819
74ls290計(jì)數(shù)器電路大全(六種進(jìn)制計(jì)數(shù)器電路)
74ls290是一個(gè)二,五,十進(jìn)制計(jì)數(shù)器,本文為大家介紹由74ls290構(gòu)成的各種進(jìn)制計(jì)數(shù)器的電路。
2018-01-26 09:26:11106188
74ls290構(gòu)成31進(jìn)制計(jì)數(shù)器電路圖文詳解
74LS290為異步二-五-十進(jìn)制加法計(jì)數(shù)器。本文為大家介紹74ls290構(gòu)成31進(jìn)制計(jì)數(shù)器電路。
2018-01-25 14:36:3916924
74ls160十進(jìn)制計(jì)數(shù)器
本文主要介紹了74ls160十進(jìn)制計(jì)數(shù)器電路的設(shè)計(jì)與實(shí)現(xiàn)。74LS160是二~十進(jìn)制同步可預(yù)置計(jì)數(shù)器,1腳Cr為清零端,低電平有效.2腳CP為時(shí)鐘脈沖輸人端,上升沿觸發(fā).3~6V腳D1一D4為數(shù)據(jù)
2018-01-18 15:14:45182091
74LS161集成計(jì)數(shù)器電路(2、3、4、6、8、10、60進(jìn)制計(jì)數(shù)器)
本文主要介紹了74LS161集成計(jì)數(shù)器電路(2、3、4、6、8、10、60進(jìn)制計(jì)數(shù)器)。74LS161是4位二進(jìn)制同步計(jì)數(shù)器,該計(jì)數(shù)器能同步并行預(yù)置數(shù)據(jù),具有清零置數(shù),計(jì)數(shù)和保持功能,具有進(jìn)位輸出端
2018-01-18 10:56:39324594
5進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案匯總(三款計(jì)數(shù)器的電路原理圖)
本文為大家?guī)?lái)三種5進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 15:51:4856298
74ls161制作24進(jìn)制計(jì)數(shù)器設(shè)計(jì)
74ls161為二進(jìn)制同步計(jì)數(shù)器,具有同步預(yù)置數(shù)、異步清零以及保持等功能。兩片74ls161可設(shè)計(jì)一個(gè)24進(jìn)制計(jì)數(shù)器。
2018-01-16 15:30:46110315
電子電路圖分享-60進(jìn)制計(jì)數(shù)器電路圖
本文分享用兩個(gè)74LS160級(jí)聯(lián)構(gòu)成的60進(jìn)制計(jì)數(shù)器的電路圖。
2018-01-02 14:25:3326893
74ls90設(shè)計(jì)60進(jìn)制計(jì)數(shù)器
60進(jìn)制計(jì)數(shù)器,由于24進(jìn)制、60進(jìn)制計(jì)數(shù)器均由集成計(jì)數(shù)器級(jí)聯(lián)構(gòu)成,且都包含有基本的十進(jìn)制計(jì)數(shù)器,從設(shè)計(jì)簡(jiǎn)便考慮,芯片選擇同步十進(jìn)制計(jì)數(shù)器
2017-12-22 13:55:48148134
基于74LS160的N進(jìn)制計(jì)數(shù)器仿真設(shè)計(jì)
計(jì)的電路進(jìn)行仿真實(shí)驗(yàn)。仿真結(jié)果表明設(shè)計(jì)的計(jì)數(shù)器能實(shí)現(xiàn)所要求的N進(jìn)制技術(shù)功能。最終得出采用反饋復(fù)零法可以實(shí)現(xiàn)進(jìn)制計(jì)數(shù)器的結(jié)論。
2017-12-21 17:08:3760783
24進(jìn)制計(jì)數(shù)器的設(shè)計(jì)
集成計(jì)數(shù)器常見(jiàn)的是多位二進(jìn)制計(jì)數(shù)器及十進(jìn)制計(jì)數(shù)器,當(dāng)需要實(shí)現(xiàn)其它進(jìn)制計(jì)數(shù)器時(shí),通常利用現(xiàn)有的集成計(jì)數(shù)器進(jìn)行適當(dāng)?shù)倪B接而構(gòu)成。對(duì)于當(dāng)設(shè)計(jì)要求沒(méi)有限定計(jì)數(shù)器的狀態(tài)編碼時(shí)電路設(shè)計(jì)的靈活性問(wèn)題已有文獻(xiàn)進(jìn)行
2017-11-09 16:36:1681
白熾燈泡環(huán)形計(jì)數(shù)器電路圖
白熾燈泡環(huán)形計(jì)數(shù)器電路圖,使用交流電源的環(huán)形計(jì)數(shù)器.
2017-06-30 17:12:261450
基于Proteus的任意進(jìn)制計(jì)數(shù)器設(shè)計(jì)與仿真
提出一種基于Proteus 軟件的任意進(jìn)制計(jì)數(shù)器的設(shè)計(jì)。以74LS163 集成計(jì)數(shù)器為基礎(chǔ),用置數(shù)法設(shè)計(jì)了兩種48 進(jìn)制計(jì)數(shù)器,采用Proteus 軟件對(duì)計(jì)數(shù)器進(jìn)行仿真。結(jié)果表明,Proteus 軟件具有實(shí)現(xiàn)48 進(jìn)制計(jì)數(shù)器的功能。仿真圖像清晰,能快速準(zhǔn)確地驗(yàn)證設(shè)計(jì)結(jié)果。
2016-07-29 18:53:0324
集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)
集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)
2016-06-08 14:28:4315
EDA實(shí)驗(yàn)4-10進(jìn)制計(jì)數(shù)器
關(guān)于FPGA的資料,包括很多有用的東西,在EDA實(shí)驗(yàn)4-10進(jìn)制計(jì)數(shù)器。
2016-05-05 15:43:180
二五十進(jìn)制計(jì)數(shù)器
數(shù)字電子技術(shù)--中規(guī)模集成計(jì)數(shù)器及其應(yīng)用--同步、異步二五十進(jìn)制計(jì)數(shù)器-PPT
2016-03-22 14:33:061
C182可預(yù)置數(shù)1/N計(jì)數(shù)器的應(yīng)用線路圖
C182可預(yù)置數(shù)1/N計(jì)數(shù)器基本上是一個(gè)減法計(jì)數(shù)器,均由四個(gè)"T"型觸發(fā)器和附加控制門(mén)組成,具有級(jí)連N個(gè)計(jì)數(shù)器
2010-10-19 15:23:07963
C181 2-10進(jìn)制可預(yù)置可逆計(jì)數(shù)器的應(yīng)用線路圖
C181是雙時(shí)鐘2-10進(jìn)制可預(yù)置可逆計(jì)數(shù)器.所謂雙時(shí)鐘是指計(jì)數(shù)器的加法計(jì)數(shù)時(shí)鐘和減法計(jì)數(shù)時(shí)鐘各有它自身的輸入
2010-10-19 15:16:06814
C180 2-10進(jìn)制同步加法計(jì)數(shù)器的應(yīng)用線路圖
C180(CMOS)2-10進(jìn)制同步加法計(jì)數(shù)器由同步的四級(jí)D型觸發(fā)器組成.它的管腳外引線排列和功用如圖所示,C180 2-10進(jìn)制
2010-10-19 14:56:141889
T217 2-10進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器的應(yīng)用電路圖
T217是2-10進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器,能同時(shí)作加法計(jì)數(shù)和減法計(jì)數(shù).它的主要電參數(shù)為:電源電流ICC小于100MA,計(jì)數(shù)
2010-10-19 14:41:30811
T216 2-10進(jìn)制同步可預(yù)置計(jì)數(shù)器的應(yīng)用線路圖
T216是2-10進(jìn)制同步可預(yù)置計(jì)數(shù)器,它的電源電流ICC小于94MA,計(jì)數(shù)工作頻率約為10MHZ,CP到輸出的平均延遲時(shí)間小于45NS,
2010-10-19 14:33:22775
T215 2-16進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器的應(yīng)用電路圖
T215是2-16進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器.它能同時(shí)作加法計(jì)數(shù)和減法計(jì)數(shù).它的主要電參數(shù)為:電源電流ICC小于100M
2010-10-19 14:09:211197
T214 2-16進(jìn)制同步可預(yù)置計(jì)數(shù)器的應(yīng)用電路圖
T214 2-16進(jìn)制同步可預(yù)置計(jì)數(shù)器,它主主要電參數(shù)是:電源電流ICC小于94MA,計(jì)數(shù)工作頻率FM>10MHZ,CP到輸出的平均延遲
2010-10-19 13:51:411388
T213 2-N-16可變進(jìn)制計(jì)數(shù)器的應(yīng)用電路圖
T213計(jì)數(shù)器內(nèi)部由四級(jí)J-K觸發(fā)器串接成四位異步計(jì)數(shù)器,它的管腳外引線排列及功用如圖所示,將T213計(jì)數(shù)器的
2010-10-19 13:40:101557
T212 2-8-16進(jìn)制可以預(yù)置計(jì)數(shù)器的應(yīng)用電路圖
T212計(jì)數(shù)器和T211計(jì)數(shù)器相比,僅在內(nèi)部觸發(fā)器連接上略有不同,而管肢的外引線排列及功用完全和T211一致.當(dāng)CP
2010-10-19 13:30:061222
T210作N進(jìn)制計(jì)數(shù)和分頻器的應(yīng)用電路圖
T210除了作為2-5-10進(jìn)制計(jì)數(shù)器外,還可以接成9以內(nèi)的N進(jìn)制計(jì)數(shù)器,方法是在R0端上串接二個(gè)與非門(mén)電路,各級(jí)觸發(fā)器
2010-10-19 12:55:171344
T210 2-5-10進(jìn)制計(jì)數(shù)和減法計(jì)數(shù)的應(yīng)用電路圖
T210計(jì)數(shù)器(TTL)是異步計(jì)數(shù)器,它的內(nèi)部有四個(gè)觸發(fā)器,第一個(gè)觸發(fā)器有獨(dú)立的時(shí)鐘輸入CP1和輸出QA,其余三個(gè)
2010-10-19 12:39:041723
與非門(mén)組成二進(jìn)制計(jì)數(shù)器電路圖
圖中所示是用與非門(mén)組成的二進(jìn)制計(jì)數(shù)器,實(shí)際上它是用與非門(mén)組成的維持-阻塞觸發(fā)器而組成的計(jì)數(shù)器.圖
2010-09-19 00:54:132214
十進(jìn)制計(jì)數(shù)器,十進(jìn)制計(jì)數(shù)器原理是什么?
十進(jìn)制計(jì)數(shù)器,十進(jìn)制計(jì)數(shù)器原理是什么?
二進(jìn)制計(jì)數(shù)器具有電路結(jié)構(gòu)簡(jiǎn)單、運(yùn)算方便等特點(diǎn),但是日常生活中我們所接觸的大部分都是十進(jìn)制數(shù),特
2010-03-08 13:19:5423684
什么是二進(jìn)制計(jì)數(shù)器,二進(jìn)制計(jì)數(shù)器原理是什么?
什么是二進(jìn)制計(jì)數(shù)器,二進(jìn)制計(jì)數(shù)器原理是什么?
計(jì)數(shù)器是數(shù)字系統(tǒng)中用得較多的基本邏輯器件。它不僅能記錄輸入時(shí)鐘脈沖的個(gè)數(shù),還可以實(shí)現(xiàn)
2010-03-08 13:16:3429984
24進(jìn)制計(jì)數(shù)器電路
24進(jìn)制計(jì)數(shù)器電路
在百進(jìn)制基礎(chǔ)上,采用反饋歸零法即可組成二十四進(jìn)制計(jì)數(shù)器。計(jì)數(shù)范圍為0~23,24為過(guò)渡狀態(tài),當(dāng)高位計(jì)數(shù)至2、低位計(jì)數(shù)至4
2009-09-16 15:50:2919522
百進(jìn)制計(jì)數(shù)器電路
百進(jìn)制計(jì)數(shù)器電路
將兩塊74LS290進(jìn)行級(jí)聯(lián),組成的百進(jìn)制計(jì)數(shù)器如圖12.8所示。
2009-09-16 15:47:505541
由TCM7726B構(gòu)成的10MHz通用頻率計(jì)數(shù)器電路圖
由TCM7726B構(gòu)成的10MHz通用頻率計(jì)數(shù)器電路圖
2009-07-23 16:51:00856
步進(jìn)開(kāi)關(guān)作為十進(jìn)制計(jì)數(shù)器電路圖
步進(jìn)開(kāi)關(guān)作為十進(jìn)制計(jì)數(shù)器電路圖
2009-06-30 13:08:13867
100進(jìn)制計(jì)數(shù)器
100進(jìn)制計(jì)數(shù)器一、 實(shí)驗(yàn)?zāi)康模?、 熟悉MAX+PLUS環(huán)境的基本操作。2、 掌握VHDL和原理圖的設(shè)計(jì)輸入方式。3、 設(shè)計(jì)100進(jìn)制計(jì)數(shù)器。二、&
2009-06-28 00:07:217414
可逆、可預(yù)置計(jì)數(shù)器CD4029構(gòu)成的任意N分頻減法計(jì)數(shù)電路
圖3是可逆、可預(yù)置計(jì)數(shù)器CD4029構(gòu)成的任意N分頻減法計(jì)數(shù)電路,U/D接“L”電平進(jìn)行減法計(jì)數(shù),B/D接“L”電平按BCD輸出碼進(jìn)行計(jì)數(shù),低位的Co進(jìn)位到高位的CT輸
2009-06-22 07:44:384593
74LS161構(gòu)成的五十(50)進(jìn)制計(jì)數(shù)器電路圖-原理圖
兩片4位二進(jìn)制數(shù)加法計(jì)數(shù)器74LS161級(jí)聯(lián)成五十進(jìn)制計(jì)數(shù)器。
2009-03-28 10:10:2333045
100進(jìn)制計(jì)數(shù)器
100進(jìn)制計(jì)數(shù)器
異步級(jí)聯(lián)法組成的100進(jìn)制計(jì)數(shù)器
定義集成計(jì)數(shù)器的高低位,1#芯片為低位(相當(dāng)
2008-07-05 14:25:175412
先級(jí)聯(lián)后預(yù)置數(shù)構(gòu)成的63進(jìn)制計(jì)數(shù)器
先級(jí)聯(lián)后預(yù)置數(shù)構(gòu)成的63進(jìn)制計(jì)數(shù)器:我們同樣也可以先用級(jí)聯(lián)法組成10i計(jì)數(shù)器、或16i計(jì)數(shù)器,再用預(yù)置
2008-07-05 13:58:001405
63進(jìn)制計(jì)數(shù)器
用16進(jìn)制計(jì)數(shù)器先級(jí)聯(lián)后預(yù)置數(shù)構(gòu)成的63
2008-07-05 13:54:552733
60進(jìn)制計(jì)數(shù)器
60進(jìn)制計(jì)數(shù)器,由于24進(jìn)制、60進(jìn)制計(jì)數(shù)器均由集成計(jì)數(shù)器級(jí)聯(lián)構(gòu)成,且都包含有基本的
2008-06-30 00:00:4115300
脈沖計(jì)數(shù)器電路圖
脈沖計(jì)數(shù)器電路圖,本計(jì)數(shù)器包括降整流電路,光控脈沖發(fā)生器,計(jì)數(shù)電路,譯碼,顯示電路。
2008-04-03 13:37:113295
2位十進(jìn)制可加減計(jì)數(shù)器電路-74LS190應(yīng)用電路
2位十進(jìn)制可加減計(jì)數(shù)器電路-74LS190應(yīng)用電路
2007-12-07 00:12:129254
74LS161計(jì)數(shù)器及顯示應(yīng)用電路圖
74LS161計(jì)數(shù)器及顯示應(yīng)用電路圖
電路中由兩個(gè)與非門(mén)構(gòu)成單脈沖發(fā)生器,計(jì)數(shù)器74LS161對(duì)其
2007-12-02 22:25:2610890
評(píng)論
查看更多