74ls160數字鐘仿真電路(一)
數字鐘是計數電路的一種典型應用,其構成原理框圖如下圖所示。它主要由三部分組成:
(1)秒脈沖發生電路
它由32768Hz的石英晶體振蕩器和若干級分頻電路構成,振蕩器產生32768Hz的方波,由于使用了晶體,振蕩頻率準確且穩定,經過216=65536分頻后,再經過2倍頻,得到秒脈沖信號,該秒脈沖信號經過控制門進入秒計數器進行計數。
(2)時間校準電路
時間調整由3個開關AN1、AN2、AN3以及3個R-S觸發器構成。當3個開關都撥到右邊時,R-S觸發器的輸出Q1、Q2、Q3都為1,因此控制門的3個右邊門開啟,秒、分、時脈沖可以正常進入相應計數器進行計數。當某開關撥到左邊時,R-S觸發器翻轉,例如當“秒調整”開關撥到左邊,Q1-0、,控制門的右門關、左門開,秒脈沖不能通過,而0.5s的脈沖信號卻可以進入秒計數器實現“秒調整”。分、時的調校原理與此相同,使用R—S觸發器的目的是為了消除開關抖動產生的影響。
(3)時、分、秒計數電路
采用兩片74LS160按下圖所示連接,可以構成作60分頻計數,用于數字鐘中的秒計數器。
標準秒脈沖經過控制門進入秒計數器,并顯示其計數值,當計數滿60時得到一個進位“分”脈沖,同時秒計數器自動清零。“分”脈沖經控制門送入“分計數器”又作60分頻計數,當計數滿后得到進位“時”脈沖。“時”脈沖再經控制門送入“時計數器”計數。“分計數器”與“時計數器”的計數、復零和顯示原理與“秒計數器”相同,可以自行設計。
74ls160數字鐘仿真電路(二)
電子鐘計時分為小時、分鐘和秒,其中小時為二十四進制,分鐘和秒均為六十進制,輸出可以用數碼管顯示,所以要求二十四進制為00000000~00100100計數,六十進制為00000000~01100000計數,并且均為8421碼編碼形式。
(1)小時計數——二十四進制電路仿真
用兩片74LS160N(分A片、B片)設計一個一百進制的計數器,在24(00100100)處直接取出所有為1的端口,經過輸入與非門74LS00D,再給兩個清零端CLR。使用74LS160N異步清零功能完成二十四進制循環,計數范圍為0~23。然后用七段顯示譯碼器74LS47D將A、B兩片74LS160N的輸出譯碼給LED數碼管。仿真電路如圖九所示。:
圖九24進制——時計數器仿真電路
(2)分鐘、秒計數——六十進制電路仿真
此電路類似于二十四進制計數器,采用74LS160N設計出一百進制的計數器,在60(01100000)處直接取出所有為1的端口,經過輸入與非門74LS00D,再給兩個清零端CLR。使用74LS160N異步清零功能完成六十進制循環,計數范圍為0~59。然后用七段顯示譯碼器74LS47D將A、B兩片74LS160N的輸出譯碼給LED數碼管。仿真電路如圖所示:
圖十60進制——秒計數器仿真電路
圖十一60進制——分計數器仿真電路
(四)校時校分(秒)電路。
數字鐘應具有分校正和時校正功能,因此,應截斷分個位和時個位的直接計數通路,并采用正常計時信號與校正信號可以隨時切換的電路接入其中。這里利用兩個與非門加一個單刀雙擲開關來實現校時功能。第一個74LS00D與非門的輸入端一端接清零信號,另一端接第二個與非門的輸入端,第二個74LS00D的輸入端一端接計數脈沖,另一端接一個單刀雙擲開關。開關接通的一段接地,另一端接高電平。當開關打到另一端時,時或分的個位就單獨開始計數,這樣就能實現校時功能。其電路圖如圖所示:
圖十二校分仿真電路
數字時鐘仿真電路圖如下圖所示,在Multisim11.0中進行仿真,可以實現數字時鐘的顯示功能、校時功能。顯示功能中,小時實現的是24進制,分和秒實現的是60進制,通過校時電路能夠分別校對時和分。
圖十三數字時鐘仿真電路
評論
查看更多