上拉電阻在什么情況下使用:
2、OC門電路必須加上拉電阻,才能使用。
3、為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。
4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。
5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。
6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。
6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
上拉電阻阻值的選擇原則包括:
1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
2、從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠?。浑娮栊?,電流大。
3、對(duì)于高速電路,過大的上拉電阻可能邊沿變平緩。
綜合考慮以上三點(diǎn),通常在1k到10k之間選取。對(duì)下拉電阻也有類似道理
1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
2、從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠?。浑娮栊?,電流大。
3、對(duì)于高速電路,過大的上拉電阻可能邊沿變平緩。
綜合考慮以上三點(diǎn),通常在1k到10k之間選取。對(duì)下拉電阻也有類似道理
對(duì)上拉電阻和下拉電阻的選擇應(yīng)結(jié)合開關(guān)管特性和下級(jí)電路的輸入特性進(jìn)行設(shè)定,主要需要考慮以下幾個(gè)因素:
1. 驅(qū)動(dòng)能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅(qū)動(dòng)能力越強(qiáng),但功耗越大,設(shè)計(jì)是應(yīng)注意兩者之間的均衡。
2. 下級(jí)電路的驅(qū)動(dòng)需求。同樣以上拉電阻為例,當(dāng)輸出高電平時(shí),開關(guān)管斷開,上拉電阻應(yīng)適當(dāng)選擇以能夠向下級(jí)電路提供足夠的電流。
3. 高低電平的設(shè)定。不同電路的高低電平的門檻電平會(huì)有不同,電阻應(yīng)適當(dāng)設(shè)定以確保能輸出正確的電平。以上拉電阻為例,當(dāng)輸出低電平時(shí),開關(guān)管導(dǎo)通,上拉電阻和開關(guān)管導(dǎo)通電阻分壓值應(yīng)確保在零電平門檻之下。
4. 頻率特性。以上拉電阻為例,上拉電阻和開關(guān)管漏源級(jí)之間的電容和下級(jí)電路之間的輸入電容會(huì)形成RC延遲,電阻越大,延遲越大。上拉電阻的設(shè)定應(yīng)考慮電路在這方面的需求。
下拉電阻的設(shè)定的原則和上拉電阻是一樣的。
1. 驅(qū)動(dòng)能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅(qū)動(dòng)能力越強(qiáng),但功耗越大,設(shè)計(jì)是應(yīng)注意兩者之間的均衡。
2. 下級(jí)電路的驅(qū)動(dòng)需求。同樣以上拉電阻為例,當(dāng)輸出高電平時(shí),開關(guān)管斷開,上拉電阻應(yīng)適當(dāng)選擇以能夠向下級(jí)電路提供足夠的電流。
3. 高低電平的設(shè)定。不同電路的高低電平的門檻電平會(huì)有不同,電阻應(yīng)適當(dāng)設(shè)定以確保能輸出正確的電平。以上拉電阻為例,當(dāng)輸出低電平時(shí),開關(guān)管導(dǎo)通,上拉電阻和開關(guān)管導(dǎo)通電阻分壓值應(yīng)確保在零電平門檻之下。
4. 頻率特性。以上拉電阻為例,上拉電阻和開關(guān)管漏源級(jí)之間的電容和下級(jí)電路之間的輸入電容會(huì)形成RC延遲,電阻越大,延遲越大。上拉電阻的設(shè)定應(yīng)考慮電路在這方面的需求。
下拉電阻的設(shè)定的原則和上拉電阻是一樣的。
OC門輸出高電平時(shí)是一個(gè)高阻態(tài),其上拉電流要由上拉電阻來提供,設(shè)輸入端每端口不大于100uA,設(shè)輸出口驅(qū)動(dòng)電流約500uA,標(biāo)準(zhǔn)工作電壓是5V,輸入口的高低電平門限為0.8V(低于此值為低電平);2V(高電平門限值)。
選上拉電阻時(shí):
選上拉電阻時(shí):
相關(guān)推薦
上拉電阻的工作原理和選擇值
上拉電阻非常常見,您會(huì)一直在數(shù)字電路中看到它。它只是一個(gè)從輸入端連接到電路的正電源V DD的電阻。
例如,在Arduino的數(shù)字輸入上?;蜉斎霐?shù)字芯片,例如4000系列IC。
2023-10-15 16:22:55307
什么是上拉電阻?如何計(jì)算I2C上拉電阻的大小值
上拉電阻主要用于為信號(hào)線或GPIO引腳提供默認(rèn)狀態(tài)。通常選擇幾K或幾十K阻值的電阻。阻值較大的電阻確保不會(huì)通過電阻不斷地將過多的電流引入到信號(hào)線上(5V Vdd / 10KΩ = 0.5mA 電流)。在常見的MCU中有大約幾十K的電阻可以通過代碼啟用的上拉電阻將 GPIO 引腳預(yù)設(shè)為邏輯高電平狀態(tài)。
2023-10-12 09:19:38133
什么是上拉電阻
上拉電阻是一個(gè)電阻,它通常被連接到電路中的高電平值,以提供一個(gè)上拉電壓。這個(gè)電阻的作用是限制電流的流動(dòng),同時(shí)為電路提供高電平值。
2023-09-06 09:16:32458
上拉電阻在I2C電路中的作用 I2C上拉電阻的計(jì)算方法
相信很多人都清楚,在I2C總線上需要接上拉電阻?但是您針對(duì)對(duì)I2C上拉電阻足夠了解嗎?本文帶您詳細(xì)掌握一下I2C的上拉電阻。
2023-07-25 10:37:59463
I2C上拉電阻計(jì)算
上拉電阻計(jì)算 1、上拉電阻過小,電流大,端口低電平 level 增大。 2、上拉電阻過大,上升沿時(shí)間增大,方波可能會(huì)變成三角波。 因此計(jì)算出一個(gè)精確的上拉電阻阻值是非常重要的。計(jì)算上拉電阻的阻值,有
2023-07-25 10:03:23330
上拉電阻和下拉電阻的用處和區(qū)別
什么是上拉電阻?上拉電阻和下拉電阻都是電阻元器件,所謂上拉電阻就是接電源正極,下拉的就是接負(fù)極或地。上拉就是將不確定的信號(hào)通過一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。下拉同理,也是將不確定的信號(hào)
2023-06-29 17:04:315318
上拉電阻與下拉電阻的作用
電阻在電路中起限制電流的作用,而上拉電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的電阻。在每個(gè)系統(tǒng)的設(shè)計(jì)中都用到了大量的上拉電阻和下拉電阻,這兩者統(tǒng)稱為“拉電阻”,最基本的作用是:將狀態(tài)不確定的信號(hào)線通過一
2023-06-10 14:17:531081
上拉電阻和下拉電阻的用處和區(qū)別分別又是什么呢?
什么是上拉電阻?上拉電阻和下拉電阻都是電阻元器件,所謂上拉電阻就是接電源正極,下拉的就是接負(fù)極或地。
2023-06-09 09:57:29709
上拉電阻與下拉電阻的作用
電阻在電路中起限制電流的作用,而上拉電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的電阻。在每個(gè)系統(tǒng)的設(shè)計(jì)中都用到了大量的上拉電阻和下拉電阻,這兩者統(tǒng)稱為“拉電阻”,最基本的作用是:將狀態(tài)不確定的信號(hào)線通過一
2023-06-07 15:20:05731
上拉電阻和下拉電阻的作用是什么?
什么是上拉電阻?上拉電阻和下拉電阻都是電阻元器件,所謂上拉電阻就是接電源正極,下拉的就是接負(fù)極或地。上拉就是將不確定的信號(hào)通過一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。下拉同理,也是將不確定的信號(hào)通過一個(gè)電阻鉗位在低電平。那么,上拉電阻和下拉電阻的用處和區(qū)別分別又是什么呢?
2023-05-26 10:16:011059
上拉電阻和下拉電阻的作用
上拉電阻:1、當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。2、OC門電路必須
2008-05-22 08:46:35
上拉電阻和下拉電阻作用、區(qū)別和應(yīng)用
一、上下拉電阻介紹 ??上拉電阻:將一個(gè)不確定的信號(hào),通過一個(gè)電阻與電源VCC相連,固定在高電平。作用:上拉是對(duì)器件注入電流;灌電流;當(dāng)一個(gè)接有上拉電阻的IO端口設(shè)置為輸入狀態(tài)時(shí),它的常態(tài)為高電平
2023-04-21 09:49:343098
上拉電阻阻值選擇及應(yīng)用原則
上拉就是將不確定的信號(hào)通過一個(gè)電阻嵌位在高電平!電阻同時(shí)起限流作用!下拉同理
2、上拉是對(duì)器件注入電流,下拉是輸出電流
3、弱強(qiáng)只是上拉電阻的阻值不同,沒有什么嚴(yán)格區(qū)分
4、對(duì)于非集電極
2023-03-17 15:57:32618
上拉電阻和下拉電阻原理及作用
電阻在電路中起限制電流的作用。上拉電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的電阻。在每個(gè)系統(tǒng)的設(shè)計(jì)中都用到了大量的上拉電阻和下拉電阻。
2023-03-17 15:51:071483
上拉電阻與下拉電阻
下拉就是接地,上拉就相當(dāng)于升壓,提高驅(qū)動(dòng)能力或者穩(wěn)定性。 上拉電阻是用來解決總線驅(qū)動(dòng)能力不足時(shí)提供電流的問題的。一般說法是上拉增大電流,下拉電阻是用來吸收電流(抵抗干擾)。 上拉是將電壓拉高,下拉
2023-02-23 16:20:02923
【干貨】IIC上拉電阻的選擇與計(jì)算
的,難道誰可以把低的拉成高的嗎?所以這是之所以規(guī)定空閑時(shí)必須為高的一個(gè)原因,要是保持“低”的話,那是不可能成為“多主”總線的。 2、上拉電阻的問題; 其實(shí)各個(gè)I2C接口工作時(shí)只檢測(cè)高、低電平,管你有沒有什么上拉電阻呢! 但問題是,你
2022-12-13 16:30:04412
【干貨】IIC上拉電阻的選擇與計(jì)算
的,難道誰可以把低的拉成高的嗎?所以這是之所以規(guī)定空閑時(shí)必須為高的一個(gè)原因,要是保持“低”的話,那是不可能成為“多主”總線的。 2、上拉電阻的問題; 其實(shí)各個(gè)I2C接口工作時(shí)只檢測(cè)高、低電平,管你有沒有什么上拉電阻呢! 但問題是,你
2022-11-09 13:21:04995
IIC上拉電阻的選擇與計(jì)算
的,難道誰可以把低的拉成高的嗎?所以這是之所以規(guī)定空閑時(shí)必須為高的一個(gè)原因,要是保持“低”的話,那是不可能成為“多主”總線的。 2、上拉電阻的問題; 其實(shí)各個(gè)I2C接口工作時(shí)只檢測(cè)高、低電平,管你有沒有什么上拉電阻呢! 但問題是,你
2022-10-25 20:36:14458
詳解51單片機(jī)P0口的上拉電阻
這次簡(jiǎn)單說說上拉電阻,那問題來了,什么是上拉電阻?上拉電阻從概念上理解就是一個(gè)電阻一端接到電源正極,一端接到輸出端。下圖就是一個(gè)簡(jiǎn)單的上拉電阻,如果沒有這個(gè)電阻R,則I/O口和VCC就沒有直接連接關(guān)系,如果用電阻連接起來就是一個(gè)上拉電阻。
2022-10-17 14:48:232247
上拉電阻的含義、上拉電阻在I2C電路中的作用
我們知道,在I2C的電路中,在SCL、SDA線與電源之間通常會(huì)接一個(gè)電阻,這個(gè)電阻稱之為上拉電阻。 但什么是上拉電阻? 上拉電阻主要用于為信號(hào)線或GPIO引腳提供默認(rèn)狀態(tài)。
2022-09-08 14:43:244096
上拉電阻和下拉電阻的使用場(chǎng)景及阻值選擇
把一個(gè)信號(hào)通過一個(gè)電阻接到高電平,叫作上拉,這個(gè)電阻充當(dāng)?shù)淖饔镁褪?b style="color: red">上拉電阻。
2022-03-29 14:16:512
上拉電阻錯(cuò)誤導(dǎo)致的51單片機(jī)異常分析
在電路設(shè)計(jì)中,為了將電阻鉗位維持在高電平,會(huì)借助上拉電阻來實(shí)現(xiàn)電阻的穩(wěn)定,因此上拉電阻開始大量出現(xiàn)在電路設(shè)計(jì)中。本文從以鍵盤電路實(shí)例為切入點(diǎn),為大家分析一種由于上拉電阻位置原因?qū)е?1單片機(jī)電路無法正常運(yùn)行的情況。
2022-02-09 11:32:031
上拉電阻入門
stc89c52單片機(jī)除了p0口其他io口都沒有集成上拉電阻。上拉電阻的作用:?jiǎn)纹瑱C(jī)內(nèi)部控制io口高低電平是通過類似場(chǎng)效應(yīng)管或三極管的裝置進(jìn)行控制的,以三極管為例,三極管的集電極連接電源負(fù)極集電極
2022-01-14 14:11:363
I2C上拉電阻設(shè)計(jì)
I2C上拉電阻 在一些PCB的layout中,大家往往會(huì)看到在I2C通信的接口處,往往會(huì)接入一個(gè)4.7K的電阻,有的datasheet上面明確有要求,需要接入,有的則沒有要求。 I2C接口 對(duì)于
2022-01-14 14:10:367
上拉電阻與下拉電阻
前言:在一張?jiān)韴D中無論時(shí)上拉還是下拉都是非常普遍的,轉(zhuǎn)載此文章,可以很快的理解上拉電阻與下拉電阻的原理與作用。如果還沒有理解,可以參考上拉與下拉
2022-01-14 14:07:3621
上拉電阻和下拉電阻的選型和計(jì)算
上拉電阻和下拉電阻的選型和計(jì)算上下拉電阻的出發(fā)點(diǎn)在正常工作或單一故障狀態(tài)下,管腳均不應(yīng)出現(xiàn)不定狀態(tài)從功耗角度考慮,在長(zhǎng)時(shí)間的管腳等待狀態(tài)下,管腳端口的電阻不應(yīng)消耗太多電流上下拉的選擇從抗擾角度出發(fā)
2022-01-14 14:06:3529
上拉電阻和下拉電阻簡(jiǎn)單清晰解釋【必看】
一句話:上拉電阻的目的是為了保證GPIO無信號(hào)輸入時(shí)輸入端的電平為高電平,相反的,下拉電阻是為了保證GPIO無信號(hào)輸入時(shí)輸入端的電平為低電平。不懂的具體可以看下面一、概念上拉電阻就是:將一個(gè)不確定
2022-01-14 14:03:3514
上拉電阻和下拉電阻的區(qū)別以及應(yīng)用案列分析
上拉電阻和下拉電阻的區(qū)別及案列分析上拉電阻在一個(gè)信號(hào)未過來之前、默認(rèn)(保證)該電位的電平信號(hào)是高電平,在信號(hào)過來后如果是高電平、那么保持高電平。如果過來低電平信號(hào)、那么輸出的信號(hào)就會(huì)變成低電平。改圖
2022-01-14 14:02:3426
上拉電阻和下拉電阻判斷
判斷上下拉電阻時(shí),只需要看按鍵按下之前,兩端是高電平還是低電平。例如:R1這個(gè)電阻,一端接VCC,在按鍵按下之前兩端是高電平,所以它就是上拉電阻,是為了檢測(cè)低電平輸入。R2這個(gè)電阻,一端接GND,在按鍵按下之前,兩端是低電平,所以它就是下拉電阻,是為了檢測(cè)高電平輸入。...
2022-01-14 14:00:3419
上拉電阻的作用
1、介紹使用微控制器(MCUs) 或任何數(shù)字邏輯設(shè)備時(shí),上拉電阻器非常常見。本教程將解釋何時(shí)何地使用上拉電阻器,然后我們將做一個(gè)簡(jiǎn)單的計(jì)算,以顯示為什么上拉很重要。2、上拉電阻是什么?假...
2021-12-05 18:36:0417
上拉電阻對(duì)開關(guān)型霍爾元件的作用是什么
所謂上拉電阻(英語:Pull-up resistors)是在數(shù)字電路的當(dāng)某輸入端口未連接設(shè)備或處于高阻抗的情況下,一種用于保證輸入信號(hào)為預(yù)期邏輯電平的電阻元件。他們通常在不同的邏輯器件之間工作,提供
2021-12-01 14:52:221570
上拉電阻和下拉電阻的作用及其選取原則
上拉電阻和下拉電阻上拉電阻(Pull-Up)所謂上拉電阻就是用一個(gè)電阻將VCC和單片機(jī)的IO口直接連接起來,目的是當(dāng)IO在沒有輸出一個(gè)確定信號(hào)時(shí)將IO的電位鉗在一個(gè)高電平上。上拉電阻作用如下:1.當(dāng)
2021-12-01 09:21:0511
如何選擇正確值的上拉電阻和下拉電阻?
經(jīng)??吹叫酒O(shè)計(jì)手冊(cè)時(shí),芯片外圍會(huì)有上拉或者下拉電阻還有一些無源器件。如何選擇正確值的上拉電阻和下拉電阻?上拉電阻和下拉電阻是如何確定?還是在選擇此類電阻的時(shí)候,有個(gè)特定的范圍?對(duì)上拉電阻和下拉電阻
2021-11-07 13:51:0326
硬件電路中的上拉電阻為什么能上拉?看完這篇文章你就懂了~
電阻在電路中起限制電流的作用。上拉電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的電阻。在每個(gè)系統(tǒng)的設(shè)計(jì)中都用到了大量的上拉電阻和下拉電阻。
在上拉電阻和下拉電阻的電路中,經(jīng)常有的疑問是:上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何經(jīng)常會(huì)串一個(gè)電阻?
2021-01-27 08:43:0828
i2c上拉電阻大小_i2c上拉電阻的作用
I2C的上拉電阻可以是1.5K,2.2K,4.7K, 電阻的大小對(duì)時(shí)序有一定影響,對(duì)信號(hào)的上升時(shí)間和下降時(shí)間也有影響,一般接1.5K或2.2K。
2020-11-24 14:27:0223088
上拉電阻起到什么作用_上拉電阻如何取值
所謂上拉電阻,就是將單片機(jī)的GPIO口通過一個(gè)電阻接至電源,在初始情況下給該GPIO引腳一個(gè)確定的高電平,防止沒有上拉電阻而導(dǎo)致誤動(dòng)作。
2019-10-11 15:32:2144222
數(shù)字電路中的上拉電阻和下拉電阻分析
在數(shù)字電路的應(yīng)用中,時(shí)常會(huì)聽到上拉電阻、下拉電阻,上拉電阻、下拉電阻起著穩(wěn)定電路工作狀態(tài)的作用。
2019-08-07 14:30:029684
探析上拉電阻和下拉電阻的用處和區(qū)別
因?yàn)閱纹瑱C(jī)的輸出端都是開漏輸出的,就像三極管的集電極一樣,如果沒有上拉電阻它輸出不了高電平。而下拉電阻就是拉低電平,跟上面是相反的,不過在單片機(jī)中,一般都是要上拉電阻的多,很少有下拉電阻的單片機(jī)。
2019-01-22 16:06:3310021
上拉電阻應(yīng)用很多,都可以起到什么作用呢?
加大普通 IO 口的驅(qū)動(dòng)能力。標(biāo)準(zhǔn) 51 單片機(jī)的內(nèi)部 IO 口的上拉電阻,一般都是在幾十 K 歐,比如 STC89C52 內(nèi)部是 20K 的上拉電阻,所以最大輸出電流是 250uA,因此外部加個(gè)上拉電阻,可以形成和內(nèi)部上拉電阻的并聯(lián)結(jié)構(gòu),增大高電平時(shí)電流的輸出能力。
2018-11-05 11:35:277073
上拉電阻的阻值選擇
本文首先介紹了上拉電阻阻值的選擇原則,其次介紹了上拉電阻阻值計(jì)算原則。上拉就是將不確定的信號(hào)通過一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。下拉同理,也是將不確定的信號(hào)通過一個(gè)電阻鉗位在低電平。
2018-08-30 18:37:1318821
上拉電阻的作用原理
本文首先介紹了上拉電阻的作用,其次介紹了上拉電阻的原理,最后分享了上拉電阻典型電阻電路。上拉電阻,就是將不確定的信號(hào)通過一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。上拉電阻一般是一端接電源,一端接芯片
2018-08-30 18:33:16126114
上拉電阻阻值選擇及應(yīng)用原則
對(duì)于驅(qū)動(dòng)TTL集成電路,上拉電阻的阻值要用1~10K之間的,有時(shí)候電阻太大的話是拉不起來的,因此用的阻值較小。但是對(duì)于CMOS集成電路,上拉電阻的阻值就可以用的很大,一般不小于20K,通常用100K
2018-05-26 09:16:0923497
以實(shí)例分析上拉電阻
手機(jī)原理設(shè)計(jì)中,上拉電阻常用在中斷,GPIO控制,I2C等信號(hào)上,本文希望能通過實(shí)例分析加深對(duì)上拉電阻的理解。
2017-12-21 17:03:444551
上拉電阻作用及原理
上拉電阻很大,提供的驅(qū)動(dòng)電流很小,叫弱上拉;反之叫強(qiáng)上拉。為什么要使用拉電阻:上拉就是將不確定的信號(hào)通過一個(gè)電阻嵌位在高電平,電阻同時(shí)起限流作用,下拉同理。。上拉是對(duì)器件注入電流,下拉是輸出電流,弱強(qiáng)只是上拉電阻的阻值不同
2017-10-25 11:17:1444972
上拉電阻與下拉電阻的應(yīng)用
電子專業(yè)單片機(jī)相關(guān)知識(shí)學(xué)習(xí)教材資料——上拉電阻與下拉電阻的應(yīng)用,感興趣的小伙伴們可以瞧一瞧。
2016-09-13 17:46:48145
什么是上拉電阻,什么是下拉電阻?它們的作用是什么?
什么是上拉電阻,什么是下拉電阻?它們的作用是什么?
上拉電阻一般是一端接電源,一端接芯片管腳的電路中的電阻,下拉電阻一般是指一端接芯片管
2009-06-28 10:13:44111379
上拉電阻與下拉電阻
上拉電阻與下拉電阻
上下拉電阻: 1、當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),
2008-01-14 13:10:446160
上拉電阻下拉電阻的總結(jié)
在數(shù)字電路的應(yīng)用中,上拉電阻、下拉電阻起著穩(wěn)定電路工作狀態(tài)的作用。圖1所示的反向器,輸入端Ui通過下拉電阻R接地,這樣在沒有高電平輸入時(shí),可以使輸入端穩(wěn)
2007-10-15 17:36:422663
評(píng)論
查看更多