在繼電保護測試裝置中, 既有復雜的算法, 又涉及多種檢測與控制方案。用DSP實現算法和多方案的配置,用CPLD進行實時檢測和控制,是一種較好的獨立運行模式。一般CPLD的配置依靠專
2011-10-17 15:22:26961 AD9054 高速A/D采集技術已在許多領域得到愈來愈廣泛的應用,本文將詳細論述采用CPLD技術來實現120MHz高速A/D采集卡的設計方法,該采集卡具有包括負延遲觸發在內的多種觸發方式,采用
2019-01-07 08:44:005713 CPLD在DSP系統中的應用設計
2011-08-03 16:15:49
module project(
input wire clk,
input wire reset_n,
input wire [7:0] plx_data_in,
input wire [3:0
2023-09-05 17:46:52
我用MAX3491做422接口,CPLD作為422與DSP之間邏輯配置,實現數據收發盡量減少對DSP的占用。這樣的話CPLD空間大概要多少?EPM1270資源夠用不?
2017-08-28 14:38:22
本帖最后由 zhaironghui 于 2015-7-28 17:40 編輯
自己做的一塊板子,(CPLD 和 DSP 上電后有引腳連接在一起)1.當只向其中一塊芯片下載程序時能成功。(比如向
2015-07-28 17:24:08
CPLD控制AD 轉換芯片進行轉換,轉換之后將數字信號傳給外部RAM ,請問各位大神,怎么編寫DSP訪問外部RAM的程序。
2016-03-05 11:37:37
自己做的DSP2812+CPLD板子
2016-01-18 14:39:49
如何在CPLD內部構造一個雙口RAM,實現DSP從CPLD中讀寫數據
2015-10-25 17:14:50
大家好,我現在在畫一塊28335的板子,想實現與FPGA之間的通信,但是不知道該怎樣設計,包括FPGA與DSP連接的引腳、通過內部什么模塊實現數據通信,現在一頭霧水,請大家幫忙。謝謝。
2018-12-03 15:55:34
在DSP開發板上見到CPLD,完全不知道是什么。。。百度了一下說是像FPGA這種的可編程邏輯器件。用來擴展IO口?不懂額,為什么stm32開發板上不用擴展IO口,DSP就需要呢?CPLD跟FPGA
2019-02-19 06:35:32
高手幫幫忙!用CPLD和模擬電路實現雙積分A/D轉換 怎么做呢精度要4位半 速率0.3秒還可以轉換3位半速率提高數碼管顯示
2011-03-19 15:44:03
我在做fpga與dsp的SRIO通信,我用的是論壇上提供的SRIO test程序,目前dsp端能夠實現端口0的外部回環測試。fpga端的協議還沒做通,我想用dsp直接給fpga發包,fpga根據收到
2018-06-21 10:45:13
CPLD都是沒問題的,只要掌握好他們的開發設計流程,你會發現甚至他們的應用方法和技巧都是相通的。對于大都數的電子工程師來說,將來不一定都有機會用FPGA做一些高性能的產品,但是用顆小小的CPLD來實現一些輔助開發倒是很有可能的。(特權同學版權所有) Xilinx FPGA入門連載
2019-02-21 06:19:27
也不會丟失
立即上電 :上電后立即開始運作
可在單芯片上運作
內建高性能硬宏功能
PLL
存儲器模塊
DSP模塊
用最先進的技術實現高集成度,高性能
需要外部配置ROM
應用范圍偏向于簡單的控制通道應用以及
膠合邏輯偏向于較復雜且高速的控制通道應用以及數據處理集成度小~中規模中~大規模
2011-09-27 09:49:48
求教FPGA與9054連接走線有什么特殊要求 (線長、線距等)
2014-09-26 09:45:30
PCI9054-AC50PIF - PCI Bus Master I/O Accelerator Chip - PLX Technology
2022-11-04 17:22:44
、AMCC S5933,PLX 公司的PLX9054、PLX9080 等,通過專用芯片可以實現完整的PCI主控模塊和目標模塊的功能,將復雜的PCI總線接口轉換為相對簡單的用戶接口,用戶只要設計轉換后的總線
2008-10-09 11:23:38
讀寫信號、BLAST#、READY#、ADS#和8051單片機相連。PCI9054工作在初始化器模式時,要求本地端的總線是32位的。在這里,用CPLD實現將80C51單片機的8位數據與16位地址轉換成
2018-12-05 10:12:42
(Digital Signal Processor)與CPLD的連接是通過DSP的外部存儲器接口實現的。我們通過/IS管腳將其擴展到外部I/O空間,數據總線的高8位和地址總線的低8位與CPLD相連,并且我們將
2019-05-28 05:00:03
Signal Processor)與CPLD的連接是通過DSP的外部存儲器接口實現的。我們通過/IS管腳將其擴展到外部I/O空間,數據總線的高8位和地址總線的低8位與CPLD相連,并且我們將DSP
2019-06-18 05:00:12
保存在資料盤中的Demo\\DSP\\XQ_SRIO_x4LANE_5Gbps文件夾下。1.1.2功能簡介實現DSP與ZYNQ之間SRIO接口傳輸功能。DSP與ZYNQ之間SRIO通道寬度為4,每個
2023-02-21 14:51:50
申請理由:初學DSP,希望能有塊開發板盡快入門,謝謝項目描述:實現對電力系統大型設備智能在線監測,將CPLD/FPGA和DSP技術結合起來實現智能監測裝置系統的解決方案,解決了以往智能儀器中采用51系列單片機作為底層處理器存在的數據處理能力弱,速度慢以及實時性不強的問題。
2015-10-29 11:00:03
TI工程師,您好!我們計劃兩片DSP(28377)之間用SPI通信,還有一些DI和DO的信號交互。請問是否可以將兩片DSP管腳直接連接在一起?是否中間需要串入電阻或者其他邏輯門器件?應用中有什么需要注意的地方嗎?
2018-09-20 14:13:37
1、第一個圖中的由CPLD傳來的信號存儲到SRAM中,但是SRAM之后沒有連接別的芯片,信號一直待在存儲器里嗎,這個SRAM存儲器有什么用?。2、第二個圖中的SRAM存儲器連接在CPLD和USB芯片之間,起到信號暫存的作用,很好理解。兩種CPLD和SRAM的連接方式有什么區別?求解答謝謝大佬們
2020-04-01 17:45:39
我最近做一塊PCI數據采集卡,接口芯片用的是PLX9054,EEPROM是空白的,我們的硬件電路完全是按照要求來做的,但是我們的卡插在電腦的PCI插槽里,電腦沒有任何提示安裝新硬件的信息。這是什么原因,跪求高手指導。
2013-04-05 17:09:33
。。。。(1)9054的eeprom或者說。9054的初始化配置。怎么配置的?。??我看到說用plx_mon??那怎么下到eeprom或者。我想fpga直接傳輸呢?(2)有plx_mon的資料沒??我百度
2016-11-11 16:53:32
接口、CD音頻連接器等m。根據實際需要,只需了解聲卡與ISA總線的接口信號及時序要求。要實現DSP對聲卡的直接操作,DSP系統必須提供上述ISA總線信號。DSP一般可提供數據信號線、地址信號線、IO
2018-12-14 10:57:58
(Digital Signal Processor)與CPLD的連接是通過DSP的外部存儲器接口實現的。我們通過/IS管腳將其擴展到外部I/O空間,數據總線的高8位和地址總線的低8位與CPLD相連,并且我們將
2019-05-21 05:00:16
探測系統對輸入的空間瞬態光輻射信號進行實時識別處理,反演估算出空間瞬態信號能量大小并報告發生時刻。采用DSP+CPLD的數字處理方案,利用 dsp的高速數字信號處理特性及cold的復雜邏輯可編程特性
2019-06-25 06:26:46
3、實驗結果簡述實現Simulink與DSP 28335之間的SCI通信,實現數據實時交互,可通過Simulink對28335進行收發數據。兩個Simulink文件:① 自動代碼生成文件② 上位機文件(進行收發數據)1、文件模型建立1.1 自動代碼文件建立如圖1文件,Simulink配置參考.
2022-01-11 06:37:48
ARM主要是用來實現系統控制和網絡傳輸,要如何來實現arm與多DSP之間的通信問題?arm和一片dsp之間的通信可以通過hpi,多個的話能不能實現,硬件上要如何設計?謝謝了
2022-04-18 09:28:30
本文簡單介紹了TI16位控制器DSP與液晶顯示模塊及鍵盤模塊之間的接口方案.利用了CPLD來進行邏輯轉換和控制。提供了一種高速器件和慢速接口直接的連接方法,通過這個接口方案研究,為以后系統的開發提供了一種新的思路。
2021-04-30 06:05:15
本設計以Xilinx公司的XC95108為例,通過在CPLD中開辟2塊獨立的SRAM區域(各1字節)來實現DSP2407A與S3C4480的并行通信。
2021-06-03 07:06:56
本文將詳細論述采用CPLD技術來實現120MHz高速A/D采集卡的設計方法,該采集卡具有包括負延遲觸發在內的多種觸發方式,采用CPLD復雜可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數轉換器(A/D)AD9054BST-135來實現。
2021-04-30 06:27:01
本文在硬件電路設計上采用DSP 芯片和外圍電路構成速度捕獲電路,電機驅動控制器采用微控制芯片和外圍電路構成了電流采樣、過流保護、壓力調節等電路,利用CPLD實現無刷直流電機的轉子位置信號的邏輯換相
2021-05-12 06:44:08
串行通信發送器是什么工作原理?怎么用VHDL語言在CPLD上實現串行通信?
2021-04-13 06:26:46
本文設計的系統采用PLX公司生產的CPCI協議轉換芯片PCI9054,通過Verilog HDL語言在FPGA中產生相應的控制信號,完成對數據的快速讀寫,從而實現了與CPCI總線的高速數據通信。
2019-08-27 08:24:41
有償找一位精通CPLD和DSP的高手,需要教的內容為:在CPLD中用Verilog語言編寫增量式編碼器信號的鑒相細分、計數功能,以及CPLD與DSP之間進行數據傳輸通信、DSP中編寫相關算法以及
2013-07-26 20:49:22
本文首先介紹了并聯型APF的系統結構和工作原理,然后討論了基于DSP+CPLD的全數字化控制系統的實現方案,并對該控制系統的硬件電路和軟件系統設計進行了研究,最后給出了實驗波形,驗證了控制策略的有效性。
2021-04-22 06:16:02
現在項目用兩組核心板A,B,和一些外設,外設接口基本都是usart I2C SPI CAN 和一些IO一共大概40個引腳,現在想用CPLD實現 當核心板A連接外設時B與外設斷開,按鍵按下 CPLD把
2019-02-22 06:35:17
另外,在DSP系統中為什么要使用CPLD?有大俠指導嗎?
2019-07-05 03:42:00
本帖最后由 一只耳朵怪 于 2018-6-25 11:01 編輯
你好!我目前正在實現6657DSP 評估板與xilinx kintex7 FPGA之間的PCIE連接,其中DSP作為Root
2018-06-25 05:14:40
及游戲桿接口、CD音頻連接器等m。根據實際需要,只需了解聲卡與ISA總線的接口信號及時序要求。要實現DSP對聲卡的直接操作,DSP系統必須提供上述ISA總線信號。DSP一般可提供數據信號線、地址信號線
2019-05-31 05:00:03
、CD音頻連接器等m。根據實際需要,只需了解聲卡與ISA總線的接口信號及時序要求。要實現DSP對聲卡的直接操作,DSP系統必須提供上述ISA總線信號。DSP一般可提供數據信號線、地址信號線、IO讀寫
2019-06-05 05:00:14
PLX9054數據手冊
2006-03-25 15:55:25190 PLX9054使用資料
2006-03-25 15:56:54256 PLX9054使用資料
2006-03-26 14:06:209 結合繼電保護測試裝置的研制體會,介紹基于DSP 的CPLD 多方案現場可編程配置方法,給出硬件的配置連接、CPLD 配置數據的獲取與存儲方法和CPLD 在DSP 控制下的被動串行配置過程。設
2009-04-15 08:50:5529 結合繼電保護測試裝置的研制體會,介紹基于DSP 的CPLD 多方案現場可編程配置方法,給出硬件的配置連接、CPLD 配置數據的獲取與存儲方法和CPLD 在DSP 控制下的被動串行配置過程。設
2009-05-18 14:33:2416 設計了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統的邏輯結構,介紹了系統的工作原理,詳細描述了ADS7805、DSP 及CPLD 之間接口的硬件與軟件設計。關鍵詞 DSP;CPLD
2009-06-18 08:14:3058 針對柔性化制造的要求,構建了以DSP+CPLD為基礎的數控系統平臺。該平臺集成度高、穩定性強,能實現生產過程的高速度、高精度要求,實現了基于CPLD的可重構設計,提高了系
2009-06-18 09:58:2523 本文主要介紹數字信號處理器(DSP)和復雜可編程邏輯控制器(CPLD)在遠動終端控制系統中的應用。為提高系統的實時響應性能和信號處理能力,在硬件上,采用DSP 和CPLD技術,提
2009-08-07 10:36:5311 基于CPLD 和DSP 設計了線陣CCD 檢測系統,CCD 的時序驅動由CPLD 實現,經過運放后的視頻信號由TMS320F2812 進行采集和處理,此檢測系統已成功應用于醫藥包裝行業的數粒機系統,能夠可
2009-08-13 14:53:4622 介紹了采用CPLD 實現DSP 芯片TMS320C6713 和背板VME 總線之間高速數據傳輸的系統設計方法。設計中采用VHDL 語言對CPLD 進行編程。同時由于CPLD 的現場可編程特性,增強了整個系統
2009-08-15 08:39:2351 簡述了SPI總線協議工作時序和配置要求,通過一個成功的實例詳細介紹了使用SPI總線實現DSP與MCU之間的高速通信方法,并參考實例給出了SPI接口的硬件連接、初始化、以及傳輸
2009-11-27 15:10:3558 設計了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統的邏輯結構,介紹了系統的工作原理,詳細描述了ADS7805、DSP 及CPLD 之間接口的硬件與軟件設計。
2009-11-30 16:23:4043 本文介紹了一種基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模塊的設計與實現方法。將CPLD作為DSP與液晶模塊之間連接的橋梁,解決了快速處理器DSP與慢速外設液晶模塊的匹配問題,給
2010-01-20 14:48:1554 PC機與DSP之間的并行通訊技術
摘要:對PC 機在EPP 模式下與C6000 系列DSP 的HPI 口之間進行的并行通訊進行了研究,提出了用EPP 協議和CPLD 實現DSP 與計算機并口
2010-04-07 14:37:0635 針對柔性化制造的要求,構建了以DSP+CPLD為基礎的數控系統平臺。該平臺集成度高、穩定性強,能實現生產過程的高速度、高精度要求,實現了基于CPLD的可重構設計,提高了系統的
2010-07-13 15:44:0213 以max700系列為代表!介紹了CPLD在DSP系統中的應用實例" 該方案具有一定的普遍適用性"
2010-07-19 17:05:2139
PCI9054是PLX公司生產的橋接PCI總線與本地總線的接口器件。在PCI9054的結構性能、數據傳輸模式及總線工作方式等特性的基礎上,給出以PCI9054作為接口器件的接口板的硬
2010-07-21 16:18:3375 設計了一種基于DSP+CPLD構架的電能質量監測裝置,該裝置利用CPLD產生DSP外圍器件的控制時序,丈中詳細介紹了CPLD對DSP外圍器件的邏輯接口設計,通過MAX+PLUSII對CPLD的控制時序進行
2010-08-26 16:06:2031 摘要:以Altera公司MAX700舊系列為代表,介紹了CPLD在DSP系統中的應用實例。該方案具有一定的普遍適用性DSP的速度較快,要求譯碼的速度也必
2006-03-11 17:39:491464 PCI總線接口芯片PCI9054及其應用PCI9054是PLX公司推出的一種PCI主模式橋芯片。本文主要介紹了它的特性、功能及應用,說明了以PC
2008-10-09 11:18:037642 基于DSP與CPLD的I2C總線接口的設計與實現
帶有I2C總線接口的器件可以十分方便地將一個或多個單片機及外圍器件組成單片機系統。盡管這種總線結構沒有并行總線那
2009-03-28 15:07:471105 【摘 要】 利用DSP和CPLD來設計寬帶信號源,將DSP軟件控制上的靈活性和CPLD硬件上的高速、高集成度和可編程性有機地結合起來,一方面使得信號源控制簡單、可靠,同時保證產生
2009-05-16 19:06:011031 基于DSP和CPLD的液晶模塊的設計
引言DSP芯片具有高速的信息處理能力、較好的系統支持、硬件配置強等優良技術和較低的價格特性。嵌入式系統的實時性好、占用資
2010-01-21 10:31:13744 本文在硬件電路設計上采用DSP 芯片和外圍電路構成速度捕獲電路,電機驅動控制器采用微控制芯片和外圍電路構成了電流采樣、過流保護、壓力調節等電路,利用CPLD實現無刷直流電機
2010-07-09 11:06:50998 PCI9054是PLX公司推出的一種PCI主模式橋芯片。本文主要介紹了它的特性、功能及應用,說明了以PCI9054作為接口芯片,開發PCI總線擴展卡的硬件框架圖,最后給出一個簡單的實例。
2011-05-14 18:10:4495 本文給出了DSP多SPI端口通信的設計與實現過程,討論了其中的關鍵技術問題。SPI多端口通信方法基于CPLD實現,易移植,易于實現功能擴展,可廣泛應用于各種采用SPI通信方式的自動化裝
2011-05-30 11:22:223296 本文的設計師基于DSP和CPLD搭建的智能IED(Intelligent Electronic Device,智能電力監測裝置)可以同時采集多路信號,并通過FFT算法得到電網運行的關鍵數據
2011-07-02 11:15:581277 設計了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統的邏輯結構,介紹了系統的工作原理,詳細描述了ADS7805、DSP及CPLD之間接口的硬件與軟件設計。
2011-09-27 14:33:511810 FPGA+PCI9054原理圖和PCB設計。
2016-03-31 14:39:430 基于CPLD的SGPIO總線實現及應用
2017-01-24 16:00:5175 基于DSP_CPLD的四電動舵機伺服控制器設計
2017-10-20 08:24:044 設計了一種基于DSP+CPLD構架的電能質量監測裝置,該裝置利用CPLD產生DSP外圍器件的控制時序,丈中詳細介紹了CPLD對DSP外圍器件的邏輯接口設計,通過MAX+PLUSII對CPLD的控制
2017-11-14 14:28:208 ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區別和聯系 arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設。類似于通用cpu,但是不包括桌面計算機。 DSP主要用來計算
2018-04-18 07:19:004350 為SP I模式。USB與DSP接口實現MP3數據流與PC機之間的上傳與下載,存取MP3文件方便,存儲MP3文件的媒介選取大容量的存儲設備CF卡,系統選用可編程邏輯器件CPLD控制USB及CF卡的讀寫和片選。實驗證明該系統可以高質量完成MP3解碼、播放。
2019-07-31 08:02:002721 CPLD是一種用戶可以根據自行需要而自己能夠設計構造其邏輯功能的數字集成電路系統,實現了硬件設計的軟件化。
2018-10-08 08:33:003306 CPLD實現Watchdog 功能,通過對寄存器的操作,實現Watchdog各項功能。CPLD 內部Watchdog 模塊邏輯框圖如下所示。
2019-06-12 15:59:3310 PCI總線是一種不依附于某個具體處理器的局部總線。從結構上看,PCI是在CPU和原來的系統總線之間插入的一級總線,具體由一個橋接電路實現對這一層的管理,并實現上下之間的接口以協調數據的傳送。管理器提供了信號緩沖,使之能支持10種外設,并在高時鐘頻率下保持高性能。
2020-04-12 11:30:343371 高速A/D采集技術已在許多領域得到愈來愈廣泛的應用,本文將詳細論述采用CPLD技術來實現120MHz高速A/D采集卡的設計方法,該采集卡具有包括負延遲觸發在內的多種觸發方式,采用CPLD復雜
2020-11-12 10:19:002079 EE-86:SHARC 2106x DSP與PLX 9080 PCI橋芯片的接口
2021-05-19 18:08:095 基于DSP+CPLD的低壓斷路器群組控制.pdf
2022-02-07 11:18:314 電子發燒友網站提供《一種通用基于CPLD實現的CAN接口連接設計.pdf》資料免費下載
2023-10-27 11:29:010
評論
查看更多