您的位置:電子發燒友網 > 電子技術應用 > 嵌入式技術 > FPGA/ASIC技術 >
賽靈思Virtex-7 2000T FPGA和堆疊硅片互聯(SSI)技術常見問題解答
2011年10月26日 14:35 來源:電子發燒友網 作者:葉子 我要評論(0)
1. 賽靈思今天宣布推出什么產品?
賽靈思采用了稱之為“堆疊硅片互聯技術”的 3D 封裝方法,該技術采用無源芯片中介層、微凸塊和硅通孔 (TSV)技術,實現了多芯片可編程平臺。對于那些需要高密度晶體管和邏輯、以及需要極大的處理能力和帶寬性能的市場應用而言,這些28nm平臺和單芯片方法相比,將提供更大的容量,更豐富的資源,并顯著降低功耗。
2. 賽靈思所謂的“超越摩爾定律”是什么意思?
到目前為止,FPGA 的所有工藝節點都遵循摩爾定律的發展,邏輯容量提高一倍,則成本降低一半。遺憾的是,僅僅依靠摩爾定律的發展速度,已不能滿足市場對可控功耗范圍內實現更多資源以及更高代工廠良率的無止境的需求。堆疊硅片互聯技術使賽靈思能夠推出一款可有效解決上述難題的可編程解決方案。
3. 為什么客戶不能簡單地把兩個或更多 FPGA 連接起來實現大規模設計?
這種簡單連接的方法有三大缺點:一是可用 I/O 數量有限,不足以連接用以供分區設計中不同 FPGA 間信號傳輸的復雜網絡,同時也難以連接 FPGA 到系統其它器件;二是 FPGA 間傳輸信號的時延限制了性能;三是在多個 FPGA 之間用標準器件 I/O 創建邏輯連接會引起不必要的功耗。
4. 使用堆疊硅片互聯技術時有沒有特殊的熱管理要求?
沒有。由于中介層為無源的,因此除了FPGA 芯片消耗熱量外,不存在其它散熱問題。因此,如果這么大的單片器件可以制造, 采用堆疊硅片互聯技術的 FPGA 產品就相當于一個單芯片。
賽靈思公司全球高級副總裁,亞太區執行總裁Vincent Tong講解Virtex-7 2000T產品優勢
5. 堆疊硅片互聯技術是否可靠?
是的,很可靠。由于較薄的硅中介層可有效減弱內部堆積的應力,一般說來堆疊硅片互聯技術封裝架構的內部應力低于同等尺寸的單個倒裝 BGA 封裝,這就降低了封裝的最大塑性應變,熱機械性能也隨之得以提升。
6. 堆疊硅片互聯技術生產的 FPGA主要針對那些人群?
任何需要超過現有邏輯密度水平的高密度 FPGA 的客戶都能受益于采用堆疊硅片互聯技術的 FPGA 產品。通信、醫療、測試和測量、航空航天和國防、高性能計算以及ASIC 原型設計(仿真)等市場領域的客戶,當他們希望使用FPGA來部署其下一代的、最苛刻的應用時, 都將有機會受益于早期供應的資源最豐富的FPGA器件。由于無需在相鄰 FPGA 間通過 I/O 接口和 PCB 走線來驅動芯片,因此此前在系統中使用多個 FPGA 的設計人員, 將享用到FPGA芯片之間更高的帶寬、更低的功耗、以及更快速的連接方式。
7. 就采用堆疊硅片互聯技術的產品而言,賽靈思有哪些設計指南?
賽靈思的 ISE® 設計套件將提供新的功能,助力基于堆疊硅片互聯技術的 FPGA 產品的設計工作。其中有設計規則檢查(DRC)和軟件信息可引導用戶實現 FPGA 芯片間的邏輯布局布線。此外,PlanAhead 和 FPGA Editor功能增強了基于堆疊硅片互聯技術的 FPGA 器件的圖示效果,有助于開展互動設計布局規劃、分析及調試。與此同時,我們也正在編寫并推出可以為用戶提供詳細的最佳設計實踐指南的應用手冊。
8. 客戶必須進行設計分區嗎?軟件能否直接為他們進行設計分區?
軟件可自動將設計分配到 FPGA 芯片中,無需任何用戶干預。如果需要,客戶可在特定 FPGA 芯片中進行邏輯布局規劃。在沒有任何此類約束的情況下,軟件工具可讓算法智能地在 FPGA 芯片內放置相關邏輯,并遵循芯片間和芯片內的連接和時序規則。
9. 哪些產品將使用堆疊硅片互聯技術?
Virtex-7 2000T 器件是 Virtex-7 系列中最大型的產品,容量高達 200 萬個邏輯單元,并采用 36 個 10.3 Gbps收發器,它將是首款采用該技術的產品。首批產品預計將于 2011 年下半年推出。
10. 賽靈思的 7 系列產品是什么?
2010 年 6 月宣布推出的新型 28nm Artix-7、Kintex-7 和 Virtex-7 系列產品將功率、性能/容量和性價比等方面的突破性創新技術與前所未有的高可擴展性和生產率完美結合在一起,大大加強了賽靈思目標設計平臺的戰略優勢,從而使更廣闊的用戶群體、終端市場和應用都能更方便地應用可編程邏輯。所有的 7 系列 FPGA 產品均采用基于 28nm 工藝技術實施的統一架構,專門針對低功耗高性能的融合進行了精心優化。這種獨特的融合不僅使總功耗銳降50%,性價比和系統性能雙雙提升 2 倍,同時也是全球首款集成了 200 萬個邏輯單元的 FPGA(與前代產品相比,容量提升了 2.5 倍)。因此,設計人員現在能夠輕松滿足應用擴展需求,讓 28nm 產品系列支持各種系統性能、容量和成本要求,同時不超出功耗預算。
11. 為什么ASIC 原型和模擬仿真是Vitex-7 2000T 器件的重要目標市場?
就ASIC 原型和模擬仿真而言,客戶希望盡快獲得最新型FPGA。由于軟件開發在復雜系統開發周期中常常要占用大量的時間,因此要是等ASIC 完成后才開始進行軟件開發,會耽誤整個系統的開發進度,有時甚至要耽誤長達2 年的時間。有了Virtex-7 2000T 原型或模擬仿真平臺,SoC 軟件開發就能大大提前,開發人員也不必再苦等ASIC 的完成。
12. Virtex-7 2000T器件是如何支持系統集成商的?
在提高下一代系統性能和功能的同時降低功耗,這是設備制造商面臨的共同挑戰。要想實現上述目標,一種途徑就是通過系統集成,減少板上不同IC 間的I/O 接口數量,從而降低功耗。這是因為I/O 接口數量以及I/O 的性能與功耗成正比。設計性能越高,系統中IC 數量越多,功耗也就越大。此外還要注意,設計中使用的IC 數量增多,在不同器件間進行設計分區的難度也會加大,這也會延長開發周期,提高測試成本,而采用Virtex-7 2000T 器件則能避免上述問題。
對于那些之前在系統中采用多個FPGA的通信、醫療、測試測量、航空航天與軍用以及高性能計算等領域的設計人員來說,Virtex-7 2000T將使其無需借助并行或者串行I/O, 或者通過片外的PCB連線與相鄰的FPGA 互聯,即可充分享受到FPGA芯片內高帶寬、低時延、低功耗互聯機制的優勢。