Altera的SoC FPGA已經發售,將如何繼續追趕并超越賽靈思呢?Altera的SoC開發調試工具有什么不同呢?ARM+FPGA的未來如何?詳見本文分析。
2013-01-05 10:13:473128 發布的ARM? Development Studio 5 (DS-5?) Altera?版工具包軟件,這是業界唯一的FPGA自適應調試軟件,支持設計人員同時查看器件的處理器和FPGA部分。
2013-04-23 10:40:552378 InTime。 前言 高層次的設計可以讓設計以更簡潔的方法捕捉,從而讓錯誤更少,調試更輕松。然而,這種方法最受詬病的是對性能的犧牲。在復雜的 FPGA 設計上實現高性能,往往需要手動優化 RTL 代碼,這也意味著從 C 轉化得到 RTL 基本不可能。其實,使用 FPGA 工具設置來優化設計可以最
2020-12-20 11:46:461416 求大神幫忙解答下,altera soc 的HPS部分的引腳配置如何自動生成,怎么我改動了下qsys里面的HPS配置,怎么無法生成fitter location 來配置hps部分的引腳
2018-03-14 12:02:41
SOC是不是就是ARM+FPGA?未來要做一個FPGA的電機控制器,看了一下ALTERA的網站看的有點暈懇請各位前輩能給一些參考設計。
2017-02-14 10:09:04
我經過一年多的實踐總結出Altera SOC FPGA起動步驟,對大家在以后實踐中會有幫助。 第1步:起動固化在內部的廠家ROM程序,根據起動引腳的配置,選擇從哪里起動(QSPI,SD,NAND
2016-02-04 00:05:19
`最近從駿龍買了塊Macnica Cyclone? V SoC Helio 開發板,里面的資料太少了。所以創建一個altera soc學習交流群加快大家學習的步伐。歡迎大家加入Altera Soc學習交流群314377175`
2013-09-10 21:55:18
供電時所需的所有電源軌設計已經過優化,可支持 5V 輸入極高密度的 PCB 設計可節省電路板面積開關穩壓器和 LDO 的最優組合可提供最佳的電源分配樹支持 DDR3 存儲器件該設計已經過測試,可用于為 Arria V FPGA 加電
2018-09-12 09:08:24
分立式 IC,由單個 5V 輸入供電。主要特色提供為 Altera? Arria? V GX FPGA 供電時所需的所有電源軌設計已經過優化,可支持 5V 輸入板載電源定序低成本分立式解決方案小尺寸
2018-12-04 11:33:24
`描述此參考設計提供為 Altera Cyclone V SoC FPGA 供電時所需的所有電源軌。此設計使用 LMZ3 系列模塊產生用于為 FPGA 供電的電源軌。`
2015-05-11 16:49:30
供電時所需的所有電源軌。此設計還顯示了正確的加電順序。特性 提供為 Altera Cyclone V SoC 供電時所需的所有電源軌設計已經過優化,可支持 12V 輸入集成 LMZ3 系列電源模塊,簡便
2022-09-26 07:58:34
時所需的所有電源軌。此設計還顯示了正確的加電順序。主要特色提供為 Altera Cyclone V SoC 供電時所需的所有電源軌設計已經過優化,可支持 12V 輸入集成 LMZ3 系列電源模塊,簡便
2018-09-06 09:07:37
時所需的所有電源軌。此設計還顯示了正確的加電順序。特性提供為 Altera Cyclone V SoC 供電時所需的所有電源軌設計已經過優化,可支持 12V 輸入集成 LMZ3 系列電源模塊,簡便易用
2015-05-11 16:45:44
存儲器工具包,可幫助您測試FPGA設備中IP的實現。
有關Altera支持的最大速度,請參閱外部存儲器接口規格估計器頁面FPGA。
2023-09-26 07:38:12
影響,Altera也不例外。Altera在28nm制程節點上開發FPGA新系列產品,以及支持軟件的成本,要遠遠高于65nm開發時所投入的2.5億美元。只有很少的終全文下載
2010-04-22 11:30:41
最可靠的無誤碼產品。Stratix V系列靈活的密度特性使得FPGA技術能夠應用于更復雜的金融服務。" Altera提供業界最全面的28-nm FPGA系列產品,可定制滿足用戶的系統性
2012-05-14 12:38:53
和優化大多數情況下,同一個 FPGA 器件在不同項目甚至一個項目中都具有不同的邏輯功能。在項目開發期間,PADS Professional I/O 優化可自動支持這些情況。物料清單報告中列出了不同功能
2018-09-20 11:11:16
/try_zircon.html【已結束】小梅哥AC620 Altera FPGA 開發板免費試用https://bbs.elecfans.com/try_ac620.html【已結束】Plunify InTime
2022-03-31 10:40:05
有任何其他的優化編譯流程的竅門,請與我們分享。讓我們一起建設更加美好的 FPGA 用戶社區!了解更多 InTime 的信息,或者直接申請免費試用。關注Plunify公眾號,關注FPGA設計優化。所有產品的信息和相關使用申請亦在公眾號主頁的菜單中,我們期待與您的交流。?
2018-06-11 16:11:07
上一篇系列文章“INtime可與Windows在同個PC運行的實時操作系統(上)”中我們介紹INtime實時操作系統的基本特性與功能。本篇文章將著重介紹INtime RTOS內部的關鍵處理機制及其
2021-07-02 06:41:14
InTime 利用大數據分析和人工智能,建立時序數據庫,無需修改源代碼即可優化設計,為工程師推薦最佳工具參數組合。了解更多>>
2017-04-18 14:53:40
發現Altera官網上一個不錯的視頻,講SoC FPGA嵌入式軟件的,都是干貨分享啊!系列視頻一共有5個視頻,視頻上傳了幾遍都上傳不了,大家還是去他們網站看吧:http://www.alteraforum.com.cn/showtopic-6634.aspx
2019-09-25 09:01:49
Altera公司意欲通過更先進的制程工藝和更緊密的產業合作,正逐步強化FPGA協同處理器,大幅提升SoC FPGA的整體性能,為搶攻嵌入式系統市場版圖創造更大的差異化優勢。隨著SoC FPGA在
2019-08-26 07:15:50
引言 隨著技術的進一步發展,SoC設計面臨著一些諸如如何進行軟硬件協同設計,如何縮短電子產品開發周期的難題。為了解決SoC設計中遇到的難題,設計方法必須進一步優化。因此,人們提出了基于FPGA
2019-07-12 07:25:22
能夠單獨訪問配置,即支持部分重構。Lattice公司的基于Flash的FPGA通過在Flash上存儲多種邏輯功能的配置數據流,經過配置實現不同邏輯功能,嚴格意義上講屬于靜態可重構技術。Altera公司
2011-05-27 10:23:28
Qt配置Altera SoC FPGA Kit 編譯器: GCC(Altera SoC) /home/terasic
2018-07-03 08:41:02
` 對于CPLD、FPGA和SoC設計,Altera Quartus? II軟件在性能和效能上是業界首屈一指的軟件。 Quartus II軟件v13.1支持您在一天內完成更多的設計迭代,提供工具幫助
2013-11-13 15:34:26
。主要特色?提供移動無線基站的 Xilinx? Ultrascale? 系列 FPGA 所需的所有電源軌?設計已經過優化,可支持 12V 輸入?具有內核電壓輸出電壓和電流報告功能的 PMBUS 接口?板載
2018-11-19 14:58:25
本帖最后由 峩、那么可笑 于 2014-12-11 16:22 編輯
[Altera]選取合適的SoC FPGA專業指南(中英版)更多精彩內容:http://www.nxhydt.com/soft/5/2 ... 530.html?1418285557
2014-12-11 16:21:21
,未優化前功耗1.718,優化后為1.726,咨詢了Intime技術支持,他說Intime主要是對時序的優化效果要更明顯,于是,我將設計的工作頻率提高,時序不滿足,再使用Intime進行Speed
2017-06-30 15:28:28
設計的云平臺。用戶能透過這個平臺,以隨選式快速地得到服務器資源和軟件工具。Plunify在2013年正式發布旗艦產品 – InTime。InTime是一款針對FPGA綜合與布局布線問題的專家軟件。它
2017-07-05 11:00:48
\include\soc_cv_av2、指定硬件平臺修改D:\intelFPGA\17.1\embedded\ip\altera\hps\altera_hps\hwlib\include下的hwlib.h文件,在第
2020-02-16 18:38:28
相比,功耗可降低至40%。在其同類FPGA中,該系列靜態功耗降低50%,收發器功耗降低50%。通過利用Altera成熟可靠的收發器領先技術以及第六代收發器IP,該系列經過優化,10.3125Gbps數據
2012-09-21 13:49:05
,FPGA就是“可反復編程的邏輯器件”。如圖1.1所示,這是一顆Altera公司的CycloneV Soc FPGA器件,從外觀上看,貌似和一般的CPU芯片沒有太大差別。圖1.1 Altera公司
2017-09-19 21:52:57
FPGA,特別是Zynq系列或Altera等效SOC + FPGA,設計PCB板,批量生產產品并通過嚴格的EMI資格認證。在什么階段,公司可能需要將Xilinx稱為Altera技術支持?可能需要
2019-04-15 10:08:36
是Tensorflow。這似乎有些難以置信,畢竟我們已經開發了賽靈思Vivado的插件Plunify Cloud以及設計優化軟件InTime (微信公眾號:Plunify_FPGA)難道不應該選擇一個可以
2017-12-11 15:54:58
。Plunify 的 CEO 黃瀚華說:“盡管從硬件工程師的角度來說,應該盡可能多地使用 DSP。但使用限制 DSP 數量的設置其實可以顯著提升結果。”基于這個算法,Plunify 推出了優化軟件
2018-06-26 15:19:23
學習FPGA主要用到altera的哪幾個軟件,他們各自的用處和關系是什么,懇請賜教!{:1:}
2013-08-27 14:13:58
小弟想自學FPGA,預購Altera DE1-SOC。哪位大神玩過了,技術了熟于胸。也別冷落了板子,贈人玫瑰手有余香,請聯系小弟,讓技術繼續發揮余熱,價格可談。 聯系方式:***注:10.22不能入手就在淘寶買了,之后就不用耽誤大神時間了。非常感謝!
2017-11-18 15:00:36
客戶提供Altera FPGA技術支持,包括支持客戶方案選型,提供現場技術支持。4.掌握Altera最新產品技術,開拓市場新興應用電子技術方面,配合銷售主動推廣技術解決方案任職資格: 1.具備3年
2017-06-05 10:45:35
Hi,以前在學校的時候就經常遇見時序收斂的問題,尤其是改RTL好麻煩啊。工作以后和朋友們一起做了個時序優化的軟件,叫InTime,希望可以幫助有相同問題的朋友。^_^我們搞了免費試用的活動,有興趣
2017-05-11 10:55:17
亞馬遜云端上進行編譯,測試甚至優化FPGA項目或DCP。PlunifyCloud 讓用戶可以輕易地使用可延展地計算資源,目前只支持亞馬遜云服務,因為軟件的許可證也是亞馬遜提供的(和使用F1實例一樣
2017-11-22 10:51:18
10 SoC (片內系統) 開發板。這些開發板由 Altera 進行了測試和驗證,并舉例說明了布局、信號完整性和電源管理方面的最佳設計方法。圖 1:Arria 10 GX FPGA 開發套件板圖 2
2018-10-29 17:01:56
本系列教程的宗旨是在力求全面介紹Altera及其QuartusII軟件原理的基礎上,對何如使用Altera FPGA進行基礎設計、時序分析、驗證、優化四大方面進行講解通向FPGA之路---七天玩轉
2012-12-04 14:36:51
《Altera FPGA/CPLD設計(高級篇)》結合作者多年工作經驗,深入地討論了Altera FPGA/CPLD的設計、優化技巧。在討論FPGA/CPLD設計指導原則的基礎上,介紹了Altera器件的高級應用;引領讀者
2009-02-12 09:19:124799 altera fpga/cpld設計 基礎篇結合作者多年工作經驗,系統地介紹了FPGA/CPLD的基本設計方法。在介紹FPGA/CPLD概念的基礎上,介紹了Altera主流FPGA/CPLD的結構與特點,并通過豐富的實例講解
2009-07-10 17:35:4557 Altera FPGA開發軟件安裝指南
2009-07-21 17:19:140 Altera發布Quartus II軟件9.1,延續了2到3倍的編譯時間優勢
Altera公司宣布推出QuartusII軟件9.1——在CPLD、FPGA和HardCopy ASIC設計方面,業界性能和效能最好的軟件。與以前的軟
2009-11-05 09:42:59958 Altera公司 (NASDAQ: ALTR)、MIPS科技公司(NASDAQ: MIPS) 以及System Level Solutions (SLS) 公司今天推出了MIPS-Based?、FPGA優化軟核處理器,適用于Altera FPGA以及ASIC器件。
2011-06-01 09:35:53990 Altera公司(Nasdaq: ALTR)今天宣布可以提供FPGA業界的第一個虛擬目標平臺,支持面向Altera最新發布的SoC FPGA器件立即開始器件專用嵌入式軟件的開發。在Synopsys有限公司成熟的虛擬原型開發解
2011-10-13 09:15:28678 Altera公司(NASDAQ: ALTR)今天發布FPGA和SoC FPGA的開放計算語言(OpenCL?)標準開發計劃。OpenCL標準是基于C語言的開放標準,適用于并行編程。Altera的OpenCL計劃結合了FPGA的并行能力以及OpenCL標準
2011-11-16 16:12:08599 本資料是關于Altera FPGA的選型及開發,內容大綱是:Altera的 FPGA體系結構簡介;Altera的 FPGA選型策略;嵌入式邏輯分析工具SignalTAPII的使用;基于CPLD的FPGA配制方法。
2012-08-15 14:48:34103 Altera公司SoC FPGA產品簡介高級信息摘要(英文資料) 圖 硬件處理系統
2012-09-05 13:57:3828 本文是關于Altera公司SoC FPGA 的用戶手冊(英文版) 。文中主要介紹了什么是SoC FPGA、SoC FPGA相關知識介紹、為什么要使用SoC FPGA以及SoC FPGA都應用到哪些方面。
2012-09-05 14:03:08153 電子發燒友網訊:Altera公司2012年11月28號宣布,Altera Cyclone V FPGA 和Altera SoC FPGA虛擬目標開發工具獲得EDN中國 《可編程器件》 和 《開發工具與軟件應用設計》 類的2012最佳產品獎。ED
2012-11-29 16:59:371296 電子發燒友網訊:2012年12月13號,北京——Altera公司今天宣布,首次正式發售其28 nm SoC器件。通過寬帶互聯干線鏈接,Altera SoC FPGA緊密集成了雙核ARM? Cortex?-A9 MPCore?處理器、存儲器控
2012-12-13 10:33:172037 近日,芯片設計先驅廠商Plunify與合作伙伴推出創新云計算平臺,整合亞馬遜云計算能力、Altera和賽靈思FPGA、EDA軟件平臺,可為中小型企業按需設計、并行自動化分析,大大縮短設計時間。
2013-03-08 10:42:211053 Altera公司 (NASDAQ: ALTR)今天宣布推出Quartus? II軟件13.0版,這一軟件實現了性能最好的FPGA和SoC,提高了設計人員的效能。28 nm FPGA和SoC用戶的編譯
2013-05-07 14:30:303639 Altera于6月11日在北京宣布,全球同步推出10代FPGA和SoC。先行發布的包括高端Stratix10和中端Arria10系列。目標是替代傳統的ASSP和ASIC。
2013-06-13 14:26:142150 級Cyclone V SoC達到了925 MHz,汽車級達到了700 MHz,工業級Arria V SoC達到了1.05 GHz,在FPGA業界,這些器件成為性能最高的SoC。Altera SoC為嵌入式開發人員提供了最可靠的體系結構、效能最高的開發工具以及密度最全的系列產品。
2013-09-26 17:48:23993 現在,您可以采用 Altera SoC 器件來設計定制器件,這是我們流行的28 nm Cyclone V 和 Arria V 系列中的型號。我們的 SoC 器件將幫助您滿足多變的市場需求和接口標準。
2013-10-10 15:51:34137 10月22號,北京——Altera公司 (Nasdaq: ALTR)今天發布四款新參考設計,這些設計采用了通過收購Enpirion?而獲得的電源技術。參考設計為FPGA用戶和電路板開發人員提供
2013-10-22 16:12:15693 2013年11月25日 –貿澤電子(Mouser Electronics)即日起開始供應最新的Terasic Technologies FPGA開發套件,支持Altera的Cyclone V片上系統
2013-11-26 11:11:021083 2013年12月3號,北京——Altera公司(Nasdaq: ALTR)今天發布了Arria 10版Quartus II軟件,這是業界第一款支持20 nm FPGA和SoC的開發工具。基于TSMC
2013-12-03 10:48:471607 Altera的14 nm Stratix 10 FPGA和SoC以及ARM DS-5 Altera版SoC工具包贏得兩項2014設計創意獎
2014-02-10 09:50:15821 Altera公司與Wind River?風河公司今天宣布,雙方建立戰略合作關系,為Altera的SoC FPGA器件開發并部署工具和解決方案。 風河公司業界領先的操作系統和開發工具支持Altera基于多核ARM?處理器的SoC平臺。
2014-02-10 17:38:40914 2014年8月5號,北京——Altera公司(Nasdaq: ALTR)今年早些時候宣布了早期客戶基準測試結果獲得成功,在此基礎上,今天發布面向Stratix? 10 FPGA和SoC的早期試用設計軟件,這是業界第一款針對14-nm FPGA的設計軟件。
2014-08-07 13:24:10807 2014年8月19號,北京——Altera公司(Nasdaq: ALTR)今天發布Quartus? II軟件Arria? 10版v14.0——業界最先進的20 nm FPGA和SoC設計環境。
2014-08-19 15:53:242582 2014年,12月16號,北京——Altera公司(Nasdaq: ALTR)今天發布其Quartus? II軟件v14.1,擴展支持Arria? 10 FPGA和SoC——FPGA業界唯一具有硬核浮點DSP模塊的器件,也是業界唯一集成了ARM處理器的20 nm SoC FPGA。
2014-12-16 13:48:531396 2015年1月6號,北京——Altera公司(NASDAQ: ALTR)今天宣布,奧迪的高級輔助駕駛系統(ADAS)選用其SoC現場可編程門陣列(FPGA),實現量產。
2015-01-06 10:31:351134 Altera全球SoC FPGA開發者論壇活動在深圳成功舉行,Altera合作伙伴、FPGA開發者和工程師匯聚一堂,共同關注使用基于ARM的SoC FPGA中的精細粒度異構計算技術,在滿足下一代嵌入式計算應用需求中,如何解決系統設計的難題。
2015-11-13 17:38:161927 Altera軟件和IP市場總監Alex Grbic說,“我們很高興Plunify能成為我們的合作伙伴。與Plunify這樣的公司合作使我們可以向客戶提供更多相互支持的解決方案。”
2016-07-06 13:58:372061 altera_soc_ebook_eeworld_20151215
2016-07-15 16:03:0913 Plunify 將分別于2017年5月3日(成都)和2017年5月5日(長沙)的2017Xilinx All Programmable 技術研討會。同時對于InTime時序優化工具有興趣的朋友可以在Comtech科通展位上可以了解和參觀到具體InTime的演示。
2017-04-25 15:19:551002 Plunify?基于機器學習技術的現場可編程門陣列(FPGA)時序收斂和性能優化軟件供應商,今天推出了Kabuto?,可最大限度地減少和消除性能錯誤。
2018-07-04 12:24:002657 本文闡明了InTime和Xilinx軟件是如何通過調整編譯參數以及運行并行編譯來優化FPGA時序性能的。InTime通過機器學習來決定一個FPGA設計的綜合和布局布線的最佳配置組合。通過和計算服務器
2017-11-15 15:17:05817 的可編程邏輯公司,前所未有的提高了DSP性能、設計人員的效能和邏輯效率。硬核浮點DSP模塊集成在正在發售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix
2018-02-11 13:34:006954 具套裝平均快出2倍,保持了FPGA和SoC設計的軟件領先優勢。 Quartus II軟件14.0版支持用戶更高效的迅速實現FPGA和SoC設計。最新版包括新的快速重新編譯特性,對設計進行小改動后,編譯時間縮短了4倍;以及同類最佳的PCI Express (PCIe) IP解決方案,性能達到企業級水平。
2018-02-11 13:37:004543 Fujisoft公司在Altera SoC合作伙伴研討會上演講的主題:Fujisoft Android SoC FPGA解決方案
2018-06-26 11:57:002643 該演示由Altera全球合作伙伴Fujisoft提供。演示在Altera SoC上面的Android應用程序。并且Fujisoft演示了在FPGA邏輯上實現2D加速IP,達到高達54fps的效果。
2018-06-26 08:08:003194 Altera現在是Intel公司旗下的可編程解決方案事業部(PSG),今天發布能夠讓Stratix 10 FPGA和SoC支持高達56 Gbps數據速率的收發器技術。Altera今天演示了FPGA
2018-08-19 09:31:001194 的功能安全領先供應商YOGITECH聯合開發的鎖步解決方案采用了Altera FPGA、SoC,認證工具流程,以及YOGITECH的知識產權(IP)內核。這一解決方案幫助客戶在Altera FPGA中輕松實現SIL3安全設計,包括低成本Cyclone V FPGA和MAX 10 FPGA系列。
2018-08-31 16:46:001329 管理技術,在Enpirion PowerSoC器件中集成高級多模式數字控制(MMDC)電源功能。由數字電源專家組成的設計團隊將重點關注Enpirion PowerSoC的擴展功能、適用性和低功耗特性,進一步提高Altera FPGA和SoC的功效。
2018-08-16 11:26:00749 地縮短了編譯時間,提供通用、快速跟蹤設計輸入和置入式IP集成特性,延續了Altera Quartus II軟件的領先優勢,令基于FPGA和SoC的設計快馬加鞭。現在,客戶可以在更高抽象層面上進行設計并實現,極大地縮短了設計時間,解決了下一代設計面臨的挑戰。
2018-08-25 09:18:00750 Altera公司與Mentor Graphics合作為嵌入式軟件開發人員提供同類最佳的Vista虛擬平臺,它支持Altera全系列SoC FPGA,包括具有64位四核ARM Cortex-A53
2018-08-30 16:41:00909 Altera公司今天宣布,使用MathWorks的業界標準工作流程,為其基于ARM的SoC提供新支持。MathWorks 2014b版包括了適用于Altera SoC的自動、高度集成、基于模型
2018-09-08 10:04:00681 鏈路仿真器的速度優勢和時域波形仿真器的精度優勢,是一種新的混合行為仿真方法。JNEye工具經過優化,支持Altera 10代系列產品,為用戶提供了評估Altera下一代FPGA和SoC收發器鏈路性能的平臺。
2018-09-14 15:10:001276 關鍵詞:Quartus , FPGA , Stratix 與以前的版本相比,只需要一半的時間就能實現業界性能最好的設計 Altera公司今天宣布推出Quartus II軟件13.0版,這一軟件實現
2018-09-25 09:12:01575 Altera的Arria II GX、Stratix IV GT、StraTIx IV GX FPGAs和HardCopy IV GX ASIC采用了通用收發器技術,由一套通用開發工具為其提供支持,幫助系統設計人員開發完整的芯片系統(SoC)解決方案。
2018-10-27 08:17:003483 用軟件從 C 轉化來的 RTL 代碼其實并不好理解。今天我們就來談談,如何在不改變 RTL 代碼的情況下,提升設計性能。 本項目所需應用與工具:賽靈思HLS、Plunify Cloud 以及 InTime。 前言 高層次的設計可以讓設計以更簡潔的方法捕捉,從而讓錯誤更少,調試更輕松。
2019-09-15 11:56:00265 與 FPGA 軟件工具進行自動雙向信息交換可提供由供應商規則驅動的“設計即正確”的 I/O 分配,從而實現快速、無誤的優化流程。其包括了最新的器件支持,并且可提前訪問尚未發布的 FPGA 供應商器件。
2019-05-16 06:13:003380 本文檔的主要內容詳細介紹的是ALTERA公司的DE1 SoC FPGA開發板的培訓教程免費下載包括了:第1章 DE1-SOC 快速入門,第2章 DE1-SOC 硬件實驗,第3章 DE1-SOC 軟件
2019-07-08 08:00:0027 在學習 Altera FPGA 開發之前,我們需要安裝 Altera 的 Quartus 軟件, Quartus 的軟件版本Altera每年都會有所更新, 用戶也沒有必要追求最新的軟件安裝版
2019-09-29 08:00:0014 教程介紹 本教程旨在指導用戶通過 Plunify Cloud 的云服務器,來使用 InTime 軟件優化 FPGA 設計。如果您首次使用 InTime,請免費 申請該軟件的本地試用 。 本教程涵蓋
2020-12-21 17:57:011228 Altera FPGA CPLD學習筆記(肇慶理士電源技術有限)-Altera FPGA CPLD學習筆記? ? ? ? ? ? ? ? ?
2021-09-18 10:54:4179 電子發燒友網站提供《在亞馬遜EC2云端使用Xilinx工具和InTime優化設計.pdf》資料免費下載
2023-09-18 09:37:200
評論
查看更多