精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

電子發燒友App

硬聲App

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發燒友網>工業控制>IDT PCIe時序3.3V PCIe時鐘發生器 只消耗五分之一的功率

IDT PCIe時序3.3V PCIe時鐘發生器 只消耗五分之一的功率

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴

評論

查看更多

相關推薦

Silicon Labs推出業界最小最節能的PCI Express時鐘

高性能模擬與混合信號IC領導廠商Silicon Labs (芯科實驗室有限公司, NASDAQ: SLAB)今日宣布推出新型1路和2路輸出PCI Express(PCIe時鐘發生器,該PCIe時鐘發生器具有業界最小封裝和最低功耗,進一步擴展其在業界領先的PCIe時鐘解決方案。
2013-05-23 10:27:241237

Mouser供貨IDT 3.3V PCIe時鐘發生器 超低功耗帶來出色的散熱表現

貿澤電子 (Mouser Electronics) 即日起開始分銷Integrated Device Technology (IDT) 推出的9FGL PCI Express (PCIe時鐘發生器
2015-07-30 10:14:421230

IDT推出其低功率可編程時鐘發生器

業界領先的全新 1.8V 版 VersaClock? 3S 可編程時鐘發生器,為消耗品和計算系統創造具有競爭力的性能、能耗和靈活性。
2017-09-28 10:15:468178

Silicon Labs推業界最廣泛的汽車級AEC-Q100認證的時鐘發生器

 新型AEC-Q100認證的時鐘發生器、緩沖器、PCIe時鐘和緩沖器滿足廣泛的車輛自動化應用需求。
2019-09-24 14:25:08896

Diodes推出PCIe 5.0時鐘發生器與緩沖器為服務器、IPC、網絡、數據中心等應用提供前向兼容性

PCIe 時鐘發生器的 PI6CG33xxxC 系列產品與 PCIe 時鐘緩沖器的 PI6CB33xxxx 系列產品分別包含八個與九個裝置,提供多樣選擇,例如輸出數與輸出阻抗。
2020-03-10 11:49:35964

48V輸入和3.3V/30A輸出的四分之一磚型封裝有源鉗位正向

描述PMP4804 參考設計可通過標準 48V 電信輸入提供 3.3V(100W 時),功率達到 94% 以上。此設計使用 UCC2897A 有源鉗位控制和 CSD16401Q5A 同步整流。該電路內置行業標準四分之一磚型封裝。
2018-11-28 15:37:03

PCIE卡為什么不用到主板給的3.3V電壓

用過好多PCIE網卡與PCIE SAS卡,很多都在卡上通過DCDC把12V轉為3.3V,為何不直接使用主板提供的3.3V呢?沒想明白
2019-03-14 10:38:59

款九端口PCIe時鐘緩沖

SI53159-EVB,用于PoE無線接入點的100至210MHz時鐘發生器評估板。 Si53159是款九端口PCIe時鐘緩沖,符合PCIe Gen1,Gen2和Gen3標準
2020-08-27 12:20:38

時鐘IC怎么滿足高性能時序需求?

時鐘設備設計使用 I2C 可編程小數鎖相環 (PLL),可滿足高性能時序需求,這樣可以產生零 PPM(百萬分之一)合成誤差的頻率。高性能時鐘 IC 具有多個時鐘輸出,用于驅動打印機、掃描儀和路由
2019-08-12 06:50:43

時鐘發生器AD9577資料分享

概述:AD9577是款既提供個多路輸出時鐘發生器功能,又帶有兩個片上鎖相環內核PLL1和PLL2,專門針對網絡時鐘應用而優化。PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器產品系列,確保實現最高的網
2021-04-06 06:49:57

時鐘發生器性能對數據轉換的影響

時鐘發生器、相位噪聲和抖動對數據轉換(ADC和DAC)的動態范圍和線性度的影響。文中將就時鐘抖動對轉換SNR的影響進行理論分析,同時介紹運用ADI高性能時鐘發生器得到的仿真結果。ADI開發了個獨特
2018-10-18 11:29:03

時鐘發生器的相位噪聲和抖動性能為什么會影響到數據轉換

系統設計師通常側重于為應用選擇最合適的數據轉換,在向數據轉換提供輸入的時鐘發生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發生器的相位噪聲和抖動性能,數據轉換動態范圍和線性度性能可能受到嚴重的影響。
2019-07-30 07:57:42

AD5422無法滿足千分之一的精度要求怎么解決?

我研發的項目用到AD5422芯片做模擬量輸出4-20mA,碰到如下問題: 通過配置控制寄存,讓AD5422工作在4-20mA輸出模式,外置的Rset選用的千分之一的15K電阻。但是實測的時候發現
2023-11-23 06:35:44

AD9520-3BCPZ時鐘發生器

`AD9520-3BCPZ時鐘發生器產品介紹AD9520-3BCPZ詢價熱線AD9520-3BCPZ現貨AD9520-3BCPZ代理王先生***深圳市首質誠科技有限公司, AD9520-3提供多路
2019-07-09 11:50:41

AD9571ACPZPEC時鐘發生器銷售

`AD9571ACPZPEC時鐘發生器產品介紹AD9571ACPZPEC詢價熱線AD9571ACPZPEC現貨AD9571ACPZPEC代理王先生***深圳市首質誠科技有限公司, AD9571具有
2019-07-09 10:19:09

HX711模塊能實現萬分之一精度嗎?

如題,HX711模塊能實現萬分之一精度嗎?怎么寫處理程序呢?
2017-04-07 16:56:17

RK3568硬件開發筆記之固態硬盤電路設計

、和參考時鐘;  4、PCIE3.0默認接SSD固態硬盤,電流般在3A以內,電壓3.3V;  第三節:rk3568 pcie3.0對于clk的處理  RK開發文檔明確指出,PCIE30和EP設備連接
2023-03-17 15:01:42

labview如何制作三分之一倍頻程圖

分之一倍頻程圖主要是需要自定義橫軸數值,可是不知道該怎么實現,有大神了解嗎?
2017-03-29 21:31:38

rk3568硬件開發筆記(第四篇 ) 固態硬盤電路設計

、其他信號有復位、喚醒、和參考時鐘;4、PCIE3.0默認接SSD固態硬盤,電流般在3A以內,電壓3.3V; 第三節:rk3568 pcie3.0對于clk的處理 RK開發文檔明確指出,PCIE
2023-03-06 08:46:45

為i.MX8M Plus添加了時鐘發生器5P49V6965作為主時鐘源的問題求解

我為 i.MX8M Plus 添加了時鐘發生器 5P49V6965 作為主時鐘源,并更新了設備樹文件,如下所示。我的問題是下面的修改是正確的???imx8mp-evk.dts&i2c4
2023-02-28 08:29:34

分之一電阻

有人昨天關于個二分之一電阻二極管測試的問題(我是新手)。討論了很久。希望高手幫助解決下。具體情況如下:關于二分之一電阻二極管如何測試能夠知道得出的參數和客戶要求的參數致。然后朋友就說了
2013-06-24 10:41:42

何謂四分之一波長的天線?如何去制作四分之一波長的天線?

何謂四分之一波長的天線?如何去制作四分之一波長的天線?
2021-05-25 07:05:42

使用flexray的例子有問題時,收到flexray框架八分之一錯誤是怎么回事?

當我使用flexray的例子有問題時,收到flexray框架 八分之一 錯誤,調試代碼發現這個錯誤
2023-04-24 08:15:24

供應 現貨 CG635 斯坦福 時鐘發生器

供應 現貨 CG635 斯坦福 時鐘發生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯系方式,請在瀏覽上搜索下,旺貿通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-08-18 09:08:58

信號發生器測量微機消諧裝置

微機消諧是可以消除三分之一分頻,二分之一分頻,工頻以及三頻的諧振。是采用信號發生器,微機消諧調成母線的情況下,17Hz,25、50和150Hz所有電壓都調成0,然后沒有故障產生,當信號發生器電壓
2022-01-13 14:22:26

分之一波長GP天線資料分享

在業無線電里,四分之一波長的天線應該算是最簡單而且效果也不差的種天線 所以它在無線電界里占有相當多的比例。舉個例子:如果你有注意的話警車上的天線大部分是四分之一波長的天線,像是你在用的430MHZ
2021-05-11 06:59:13

分之一波長平衡變換的知識介紹

分之一波長平衡變換是1:1變換,輸入輸出阻抗相同,進行平衡-不平衡變換。它的應用例如在基本半波振子天線中,半波振子天線屬平衡型,同軸電纜屬不平衡型,需要進行平衡-不平衡變換。
2021-04-26 06:11:46

分之一磚型雙相同步降壓轉換包括BOM及層圖

設計是采用四分之一磚型封裝的 400W 功率密度設計。最大組件高度取決于 Coilcraft VER2923-103 電感(0.875 英寸)。主要特色仿真峰值電流模式控制高功率密度外部同步400W 輸出功率標準四分之一磚型封裝
2018-10-09 08:53:18

分之一磚型封裝的860W雙相同步降壓轉換包括層圖和原理圖

設計是采用四分之一磚型封裝的 860W 最大功率密度設計。最大組件重量取決于 Coilcraft VER2923-103 電感(0.875 英寸)。主要特色四分之一磚型封裝高功率密度:250W/in2雙相
2018-11-13 11:49:44

如何優化PCIe應用中的時鐘分配

PCI Express? (PCIe?) 是項業界領先的標準輸入/輸出 (I/O) 技術,是服務、個人電腦以及其它應用中最常用的 I/O 接口之一。該標準多年來不斷發展,以適應更高的數據速率
2022-11-22 08:04:25

如何在ML507板上使用時鐘發生器芯片IDT5V9885?

在我們的設計中,其中個模塊從外部可配置時鐘發生器芯片接收其時鐘信號。現在在我們的ML507上使用這個時鐘發生器芯片IDT5V9885就在那里任何跳線設置?我們問這個是因為在我們的申請中軟件我們
2019-09-02 08:12:30

安森美半導體PCIe時序產品和方案

。  圖2:安森美半導體用于服務系統的時序產品  安森美半導體PCIe時鐘方案具有些共同特性和優勢,包括帶單路、雙路及四路輸出的PCIe時鐘合成器;帶1:6、1:8、1:10及1:21扇出的PCIe
2018-10-09 11:38:19

怎么使用個多點信號分配PCIe時鐘

PCI Express (PCIe)是嵌入式和其它系統類型的背板間通信的個非常理想的協議。然而,在嵌入式環境中,背板連接引腳通常很昂貴。因此,采用點對點連接的星型結構的PCIe時鐘分配方案就變得
2019-09-26 07:56:41

數字電路里般四分之一瓦的電阻就足夠了吧?

、做出個產品小樣。言歸正題,像5V電壓的這種單片機電路,般用多少瓦的電阻合適?我測試用的都是四分之一瓦的,不知道電路實際工作中,四分之一瓦是大了還是小了?
2017-08-26 23:18:23

斯坦福 CG635 供應 CG635 時鐘發生器

找不到聯系方式,請在瀏覽上搜索下,旺貿通儀器儀 產品型號: CG635美國斯坦福時鐘發生器信息描述:時鐘可調頻由0.001Hz到2.05GHz少于1PS的RMS抖動可支持CMOS。PECL,ECL
2019-06-16 12:07:43

是否可以將IMX8MQ-EVK上的PCIE IO電壓修改為3.3V

我正在努力在 IMX8MQ-EVK 平臺上啟動 88W9098 (PCIE-UART)。由于在 IMX8MQ-EVK 原理圖中,m.2 端口上的 PCIE 線是 1.8V,我不能使用具有 3.3V
2023-03-15 06:46:58

替代PI6C557-05B,RS2CG5705B支持PCIe3.0之4HCSL輸出的時鐘生成器

RS2CG5705B是款符合PCI Express 3.0和以太網要求的擴頻時鐘發生器。該電路用于PC或嵌入式系統,以顯著減少電磁干擾(EMI)。RS2CG5705B提供4對差(HCSL)或
2024-01-24 17:31:16

熱賣現貨 CG635 斯坦福 時鐘發生器

熱賣現貨 CG635 斯坦福 時鐘發生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯系方式,請在瀏覽上搜索下,旺貿通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-12-03 08:39:05

用于服務系統的PCIe時序產品和方案是什么?

不同應用市場對時鐘方案有哪些需求?PCIe接口的應用優勢是什么?用于服務系統的PCIe時序產品和方案是什么?
2021-05-24 07:08:14

符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發生器

SI52147-EVB,用于PoE無線接入點的時鐘發生器評估板。 Si52147是款符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發生器
2020-08-27 14:27:11

計算:頻率是2Ghz的四分之一波長線的電長度該怎么計算

頻率是2Ghz的四分之一波長線的電長度該怎么計算啊,換算成ADS里的單位deg
2015-01-19 20:11:22

請教PCIe信號相關問題

PCIe Switch IDT-89HPES24T6G2,下游端口接了4路PCIe x1,第4路(PE5,pcb中紅色標識)無法識別,請教大神們,會是什么原因,設計有沒有什么問題?差阻抗都按100Ω設計的,第4路走線最短反而識別不到。。。相關設計請見附件。感謝大佬們!!!
2020-01-08 15:02:27

輸入抖動約束是否對PCIe時鐘有效?

我們的設計利用了PCIe內核,該內核遇到了時序錯誤。為了確保設計得到適當的約束,我直在審查所有輸入/輸出延遲,輸入抖動和系統抖動限制。在我們的設計中,PCIe時鐘源是125MHz振蕩。我無法
2020-08-04 10:31:33

適用于時鐘發生器的低噪聲電源解決方案包括BOM和原理圖

描述TIDA-00597 可為時鐘發生器提供噪聲非常低的輸出電源。主要特色低噪聲,適用于時鐘發生器輸出電流高達 800mA低相位噪聲輸出功率啟用和禁用
2018-08-22 07:43:40

TI時鐘發生器CDCE6214-Q1

支持第 1-5 代 PCIe 且具有 2 個輸入、4 個輸出和內部 EEPROM 的超低功耗時鐘發生器 Function Clock generator Number
2022-12-02 13:47:15

TI時鐘發生器CDCI6214

支持 PCIe 第 4 代標準且帶四個可編程輸出和 EEPROM 的超低功耗時鐘發生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:15

TI時鐘發生器CDCM9102

低噪聲雙通道 100MHz PCIe 時鐘發生器 Function Clock generator Number of outputs 2 Output frequency
2022-12-02 13:47:20

TI時鐘發生器PLL1707-Q1

汽車類 3.3V 雙路 PLL 多時鐘發生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21

TI時鐘發生器LMH1983

具有音頻時鐘的 3G/高清/標清視頻時鐘發生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21

TI時鐘發生器CDCE421A

全集成式寬范圍低抖動晶振時鐘發生器 Function Clock generator Number of outputs 1 Output frequency (Max
2022-12-02 13:47:28

TI時鐘發生器CDCM61001

1:1 超低抖動晶振時鐘發生器 Function Clock generator Number of outputs 1 Output frequency (Max
2022-12-02 13:47:30

TI時鐘發生器CDCM61002

1:2 超低抖動晶振時鐘發生器 Function Clock generator Number of outputs 2 Output frequency (Max
2022-12-02 13:47:30

TI時鐘發生器CDCM61004

1:4 超低抖動晶振時鐘發生器 Function Clock generator Number of outputs 4 Output frequency (Max
2022-12-02 13:47:30

TI時鐘發生器PLL1707

8.192MHz 至 36.864MHz、并行控制、3.3V 雙路 PLL 多時鐘發生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:44

TI時鐘發生器PLL1708

4.096MHz 至 36.864MHz、串行控制、3.3V 雙路 PLL 多時鐘發生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:45

TI時鐘發生器PLL1705

3.3V 雙路 PLL 多時鐘發生器 Operating temperature range (C) -25 to 85 Rating Catalog 27-MHz
2022-12-02 13:47:45

TI時鐘發生器PLL1706

8.192MHz 至 36.864MHz、串行控制、3.3V 雙路 PLL 多時鐘發生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:45

SI52112-B6-GTR,PCI-EXPRESS GEN 3 雙輸出時鐘發生器

Si52112-B5/B6 是款高性能 PCIe 時鐘發生器,可從 25 MHz 晶振或時鐘輸入中獲取兩個 PCIe 時鐘時鐘輸出符合 PCIe Gen 1、G
2023-02-13 17:51:33

時鐘發生器芯片

時鐘發生器芯片廠家 時鐘芯片是種基于PLL的時鐘發生器,采用ADPLL(全數字鎖相環)技術,以實現的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現小于0.3ps RMS的相位抖動性能
2023-12-29 09:29:50

國產時鐘發生器

時鐘發生器芯片廠家 時鐘芯片是種基于PLL的時鐘發生器,采用ADPLL(全數字鎖相環)技術,以實現的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現小于0.3ps RMS的相位抖動性能
2024-02-04 11:41:14

MAX9489/MAX9471多輸出時鐘發生器構建集成時鐘

MAX9489/MAX9471多輸出時鐘發生器構建集成時鐘源 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發生器有許多優勢。本文探討了集中時鐘發生器(如
2008-10-04 20:43:25922

精密時鐘發生器電路圖

精密時鐘發生器電路圖
2009-03-25 09:35:221054

振蕩器時鐘發生器電路圖

振蕩器時鐘發生器電路圖
2009-04-13 08:54:22720

GPS時鐘發生器(GPS同步時鐘)的相關討論

在電力系統、CDMA2000、DVB、DMB等系統中,高精度的GPS時鐘發生器(GPS同步時鐘)對維持系統正常運轉有至關重要的意義。 那如何利用GPS OEM來進行二次開發,產生高精度時鐘發生
2010-09-17 22:02:441273

Silicon Labs擴展其PCIe時鐘發生器時鐘緩沖器產品組合

Silicon Laboratories (芯科實驗室有限公司)日前宣布擴展其PCI Express(PCIe)時鐘發生器時鐘緩沖器產品組合。
2012-02-02 09:31:561395

DS1086L 3.3V擴頻EconOscillator

DS1086L EconOscillator?是一種3.3V、可編程時鐘發生器,可產生頻率在130kHz至66.6MHz、經過頻譜擴展(抖動)的方波輸出。
2012-03-22 15:45:06863

10GHz擴頻時鐘發生器的設計

10GHz擴頻時鐘發生器的設計_胡帥帥
2017-01-07 21:28:581

Microchip基于MEMS的時鐘發生器

Microchip基于MEMS的時鐘發生器
2018-06-07 13:46:004534

介紹MEMS時鐘發生器的特點及應用介紹

Microchip基于MEMS的時鐘發生器
2018-07-08 01:23:003933

Microchip新推小尺寸MEMS時鐘發生器

據麥姆斯咨詢報道,Microchip推出了業界尺寸最小的MEMS時鐘發生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達80%的時鐘元件布板空間。
2018-11-15 16:38:263910

AD9523時鐘發生器的性能特點及應用分析

AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發生器
2019-07-04 06:18:003604

如何選擇合適的時鐘發生器

系統設計師通常側重于為應用選擇最合適的數據轉換器,在向數據轉換器提供輸入的時鐘發生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發生器的相位噪聲和抖動性能,數據轉換器動態范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:382667

四通道/雙通道 14 位、125Msps ADC 消耗功率僅為同類器件的三分之一

四通道/雙通道 14 位、125Msps ADC 消耗功率僅為同類器件的三分之一
2021-03-19 09:17:546

AD9525: 8路LVPECL輸出低抖動時鐘發生器

AD9525: 8路LVPECL輸出低抖動時鐘發生器
2021-03-21 15:00:200

AD9571:以太網時鐘發生器,10個時鐘輸出

AD9571:以太網時鐘發生器,10個時鐘輸出
2021-04-16 10:21:563

AD9551:多業務時鐘發生器數據表

AD9551:多業務時鐘發生器數據表
2021-04-28 10:30:520

AD9575:網絡時鐘發生器,雙輸出數據表

AD9575:網絡時鐘發生器,雙輸出數據表
2021-05-09 11:06:441

時鐘發生器AD9516-0技術手冊

時鐘發生器AD9516-0技術手冊
2022-01-25 15:59:427

Cypress時鐘發生器的分類,它有哪些應用

。Cypress時鐘發生器兼容大量增值性能,如VCXO,擴頻和輸出相位校準,及其兼容流行接口標準的參考時鐘/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09806

首顆支持PCIE 5.0的時鐘發生器CLG52147系列芯片

PCIe 協議指定標準的參考時鐘為 HCSL 電平的 100 MHz 時鐘,Gen1~Gen4 下要求收發端參考時鐘精度在 ±300 ppm 以內,Gen5 要求頻率穩定性 ±100 ppm。一顆性能優秀的參考時鐘是整個PCIe系統成功的基礎。
2022-07-08 14:19:165617

時鐘發生器在單軌1.8V電源上運行

Integrated Device Technology Inc. (IDT) 發布了兩款時鐘發生器,它們采用單軌 1.8V 電源供電,同時無需多個分立時序組件。據 IDT 稱,與市場上可用的解決方案相比,這可減少電路板占用空間并節省高達 60% 的功耗。
2022-08-10 15:33:06869

9ZXL1951D PCIe 時鐘發生器評估板用戶指南

9ZXL1951D PCIe 時鐘發生器評估板用戶指南
2023-03-21 19:21:130

評估低抖動PLL時鐘發生器的電源噪聲抑制

本文討論電源噪聲干擾對基于PLL的時鐘發生器的影響,并介紹幾種用于評估由此產生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用于比較測量技術,并演示如何可靠地評估參考時鐘發生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39811

極景微發布超小封裝PCIe5.0時鐘發生器

極景微發布超小封裝PCIe5.0時鐘發生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標準的1輸出及2輸出時鐘發生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54999

9ZXL1951D PCIe 時鐘發生器評估板用戶指南

9ZXL1951D PCIe 時鐘發生器評估板用戶指南
2023-07-07 19:19:110

時鐘合成器和時鐘發生器的區別

時鐘合成器和時鐘發生器是兩種用于產生時鐘信號的電子器件,它們在功能和應用上有一些區別。
2023-11-09 10:26:56298

核芯互聯推出支持PCIe Gen 6的時鐘發生器CLG440

“核芯互聯CLG440是一顆專為高性能服務器、計算中心應用推出的支持PCIe 6.0、符合CK440Q標準的高性能時鐘發生器
2024-01-16 15:57:40281

CDCE6214超低功率時鐘發生器數據表

電子發燒友網站提供《CDCE6214超低功率時鐘發生器數據表.pdf》資料免費下載
2024-02-28 15:38:400

已全部加載完成