高性能模擬與混合信號IC領導廠商Silicon Labs (芯科實驗室有限公司, NASDAQ: SLAB)今日宣布推出新型1路和2路輸出PCI Express(PCIe)時鐘發生器,該PCIe時鐘發生器具有業界最小封裝和最低功耗,進一步擴展其在業界領先的PCIe時鐘解決方案。
2013-05-23 10:27:241237 日前,德州儀器(TI)宣布推出全新系列的時鐘發生器,此次推出的產品可提供100飛秒(fs)的超低抖動以及靈活獨特的引腳控制選項。與傳統的參考時鐘解決方案相比,此次推出的新型時鐘發生器所具備的抖動性能可讓系統設計人員優化系統定時容限和誤碼率(BER),以減少數據傳輸錯誤。
2015-10-12 13:54:031258 業界領先的全新 1.8V 版 VersaClock? 3S 可編程時鐘發生器,為消耗品和計算系統創造具有競爭力的性能、能耗和靈活性。
2017-09-28 10:15:468178 新型AEC-Q100認證的時鐘發生器、緩沖器、PCIe時鐘和緩沖器滿足廣泛的車輛自動化應用需求。
2019-09-24 14:25:08896 PCIe 時鐘發生器的 PI6CG33xxxC 系列產品與 PCIe 時鐘緩沖器的 PI6CB33xxxx 系列產品分別包含八個與九個裝置,提供多樣選擇,例如輸出數與輸出阻抗。
2020-03-10 11:49:35964 用過好多PCIE網卡與PCIE SAS卡,很多都在卡上通過DCDC把12V轉為3.3V,為何不直接使用主板提供的3.3V呢?沒想明白
2019-03-14 10:38:59
概述:AD9577是一款既提供一個多路輸出時鐘發生器功能,又帶有兩個片上鎖相環內核PLL1和PLL2,專門針對網絡時鐘應用而優化。PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器產品系列,確保實現最高的網
2021-04-06 06:49:57
ADC時鐘路徑內部的噪聲。X 窄帶和寬帶噪聲都可以通過選擇最佳時鐘源來優化。X 可編程時鐘發生器可實現不同的采樣速率,因而可以增加解決方案對不同應用的適應能力。超低時鐘噪底至關重要。遠遠偏離載波的時鐘
2018-10-18 11:29:03
系統設計師通常側重于為應用選擇最合適的數據轉換器,在向數據轉換器提供輸入的時鐘發生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發生器的相位噪聲和抖動性能,數據轉換器動態范圍和線性度性能可能受到嚴重的影響。
2019-07-30 07:57:42
噪聲抑制和出色的電源抑制比 (PSRR) 來幫助改進無錯數據傳輸。圖2顯示的是使用LMK03328時對PSRR和TX眼圖性能的改進,其原因就在于LMK03328集成了一個LDO。圖2:SAW示波器和TI LMK03328時鐘發生器的PSRR請在下方給我們留言,告訴我們你在正在研究的、最能從超低抖動中受益的應用。
2018-09-05 16:07:30
`AD9520-3BCPZ時鐘發生器產品介紹AD9520-3BCPZ詢價熱線AD9520-3BCPZ現貨AD9520-3BCPZ代理王先生***深圳市首質誠科技有限公司, AD9520-3提供多路
2019-07-09 11:50:41
`AD9571ACPZPEC時鐘發生器產品介紹AD9571ACPZPEC詢價熱線AD9571ACPZPEC現貨AD9571ACPZPEC代理王先生***深圳市首質誠科技有限公司, AD9571具有
2019-07-09 10:19:09
AKD8140A Ver.2,AK8140??A可編程多時鐘發生器評估板。評估抖動性能和功能很容易
2020-07-27 15:01:46
本應用指南討論了CY2254 PLL時鐘發生器的內部結構,并提出一些使用建議。
2014-09-23 10:00:14
、高性能和無線多模的特點,支持安全性、應用和無線更新的 BLE 功能。同時,其串行外圍設備 IO 和集成應用程序 IP 也將為客戶帶來低成本的優勢。PHY6252主要功能1、高性能:低功耗32位處理器2
2022-04-14 14:14:31
SI53159-EVB,用于PoE無線接入點的100至210MHz時鐘發生器評估板。 Si53159是一款九端口PCIe時鐘緩沖器,符合PCIe Gen1,Gen2和Gen3標準
2020-08-27 12:20:38
我為 i.MX8M Plus 添加了時鐘發生器 5P49V6965 作為主時鐘源,并更新了設備樹文件,如下所示。我的問題是下面的修改是正確的???imx8mp-evk.dts&i2c4
2023-02-28 08:29:34
概述:MAX3625B是MAXIM公司生產的一款提供三路輸出的低抖動,高精度時鐘發生器。該MAX3625B是為網絡應用而優化的低抖動,高精度時鐘發生器。該器件集成一個晶體振蕩器和鎖相環(PLL)時鐘
2021-05-18 07:39:05
在我們的設計中,其中一個模塊從外部可配置時鐘發生器芯片接收其時鐘信號。現在在我們的ML507上使用這個時鐘發生器芯片IDT5V9885就在那里任何跳線設置?我們問這個是因為在我們的申請中軟件我們
2019-09-02 08:12:30
AD9525 / PCBZ,用于AD9525時鐘發生器的評估板。 AD9525旨在支持長期演進(LTE)和多載波GSM基站設計的轉換器時鐘要求。 AD9525提供低功耗,多輸出,時鐘分配功能和低抖動
2019-02-25 08:38:34
SI52147-EVB,用于PoE無線接入點的時鐘發生器評估板。 Si52147是一款符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發生器
2020-08-27 14:27:11
?疑問3:是不是使用PLL類型的時鐘發生器芯片帶來的抖動誤差會比較大?針對14位的ADC輸入差分時鐘有此類型的參考嗎? 模擬輸入部分:疑問1:參考文檔中使用AD8138差分驅動芯片,計劃采用5v單電源模式
2018-11-07 09:35:54
描述TIDA-00597 可為時鐘發生器提供噪聲非常低的輸出電源。主要特色低噪聲,適用于時鐘發生器輸出電流高達 800mA低相位噪聲輸出功率啟用和禁用
2018-08-22 07:43:40
AC1571時鐘發生器一款基于PLL的、適用于5G基站應用的時鐘發生器。采用數字鎖相環技術,以實現最佳的高頻低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技術,管腳兼容843N571,可以
2022-08-11 16:26:33
支持第 1-5 代 PCIe 且具有 2 個輸入、4 個輸出和內部 EEPROM 的超低功耗時鐘發生器 Function Clock generator Number
2022-12-02 13:47:15
支持 PCIe 第 4 代標準且帶四個可編程輸出和 EEPROM 的超低功耗時鐘發生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:15
2:8 超低功耗、低抖動時鐘發生器,引腳模式型號 V2G Function Ultra-low jitter clock generator Number of outputs 8
2022-12-02 13:47:16
具有單個 PLL 的超低抖動時鐘發生器系列 Function Ultra-low jitter clock generator Number of outputs 8
2022-12-02 13:47:16
具有兩個獨立 PLL 的超低抖動時鐘發生器系列 Function Ultra-low jitter clock generator Number of outputs 8
2022-12-02 13:47:17
2:8 超低功耗、低抖動時鐘發生器,引腳模式型號 F Function Ultra-low jitter clock generator Number of outputs 8
2022-12-02 13:47:18
2:8 超低功耗、低抖動時鐘發生器 Function Ultra-low jitter clock generator Number of outputs 8 Output
2022-12-02 13:47:19
低噪聲雙通道 100MHz PCIe 時鐘發生器 Function Clock generator Number of outputs 2 Output frequency
2022-12-02 13:47:20
具有 14 路輸出的超低抖動時鐘發生器 Function Ultra-low jitter clock generator Number of outputs 14
2022-12-02 13:47:20
汽車類 3.3V 雙路 PLL 多時鐘發生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21
具有音頻時鐘的 3G/高清/標清視頻時鐘發生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21
具有集成雙路 VCO 的 4 路輸出時鐘發生器/抖動消除器 Function Clock generator Number of outputs 2 Output
2022-12-02 13:47:24
全集成式寬范圍低抖動晶振時鐘發生器 Function Clock generator Number of outputs 1 Output frequency (Max
2022-12-02 13:47:28
1:1 超低抖動晶振時鐘發生器 Function Clock generator Number of outputs 1 Output frequency (Max
2022-12-02 13:47:30
1:2 超低抖動晶振時鐘發生器 Function Clock generator Number of outputs 2 Output frequency (Max
2022-12-02 13:47:30
1:4 超低抖動晶振時鐘發生器 Function Clock generator Number of outputs 4 Output frequency (Max
2022-12-02 13:47:30
具有可選 SSC 的晶體振蕩器/時鐘發生器 Function Spread-spectrum clock generator Number of outputs 1
2022-12-02 13:47:31
具有集成雙路 VCO 的 5/10 路輸出時鐘發生器/抖動消除器 Function Clock generator Number of outputs 5 Output
2022-12-02 13:47:31
具有同步鎖相的多速率視頻時鐘發生器 Function Clock generator Number of outputs 2 Output frequency (Max
2022-12-02 13:47:32
8.192MHz 至 36.864MHz、并行控制、3.3V 雙路 PLL 多時鐘發生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:44
4.096MHz 至 36.864MHz、串行控制、3.3V 雙路 PLL 多時鐘發生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:45
3.3V 雙路 PLL 多時鐘發生器 Operating temperature range (C) -25 to 85 Rating Catalog 27-MHz
2022-12-02 13:47:45
8.192MHz 至 36.864MHz、串行控制、3.3V 雙路 PLL 多時鐘發生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:45
Si52112-B5/B6 是一款高性能 PCIe 時鐘發生器,可從 25 MHz 晶振或時鐘輸入中獲取兩個 PCIe 時鐘。時鐘輸出符合 PCIe Gen 1、G
2023-02-13 17:51:33
AC1571 是用于 5G 基站應用的基于 PLL的時鐘發生器,該芯片采用全數字鎖相環技術,以實現最佳的高頻低相噪性能,并具有低功耗和高PSRR能力。典型應用場景:· 無線基站· 
2023-12-12 14:25:17
時鐘發生器芯片廠家 時鐘芯片是一種基于PLL的時鐘發生器,采用ADPLL(全數字鎖相環)技術,以實現的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現小于0.3ps RMS的相位抖動性能
2023-12-29 09:29:50
時鐘發生器芯片廠家 時鐘芯片是一種基于PLL的時鐘發生器,采用ADPLL(全數字鎖相環)技術,以實現的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現小于0.3ps RMS的相位抖動性能
2024-02-04 11:41:14
MAX9489/MAX9471多輸出時鐘發生器構建集成時鐘源
摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發生器有許多優勢。本文探討了集中時鐘發生器(如
2008-10-04 20:43:25922
精密時鐘發生器電路圖
2009-03-25 09:35:221054
振蕩器時鐘發生器電路圖
2009-04-13 08:54:22720 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發生器有許多優勢。本文探討了集中時鐘發生器(如MAX9489和MAX9471)的優點,如:降低系統成本、良好的信號完整性、抑制干
2009-04-22 10:11:53407 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發生器有許多優勢。本文探討了集中時鐘發生器(如MAX9489和MAX9471)的優點,如:降低系統成本、良好的信號完整性、抑制干
2009-05-03 11:07:05653 評估低抖動PLL時鐘發生器的電源噪聲抑制性能
本文介紹了電源噪聲對基于PLL的時鐘發生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術方案。推導出的關系式提
2009-09-18 08:46:321461 MAX3625B 抖動僅為0.36ps的PLL時鐘發生器
概述
MAX3625B是一款低抖動、精密時鐘發生器,優化用于網絡設備。器件內置晶體振蕩器和鎖相環(PLL)
2010-03-01 08:56:181345 IDT公司推出一系列新型筆記本電腦時鐘器件,新型低功率PC時鐘器件可以支持基于Intel公司Napa平臺的Intel迅馳筆記本電腦移動處理技術,也將支持Intel的下一代計算架構
2010-06-02 18:26:57460 如何利用GPS OEM來進行二次開發,產生高精度時鐘發生器是一個研究的熱點問題。在電力系統、CDMA2000、DVB、DMB等系統中,高精度的GPS
2010-07-24 15:45:26780 在電力系統、CDMA2000、DVB、DMB等系統中,高精度的GPS時鐘發生器(GPS同步時鐘)對維持系統正常運轉有至關重要的意義。
那如何利用GPS OEM來進行二次開發,產生高精度時鐘發生
2010-09-17 22:02:441273 IDT面向便攜應用推出全球首款集成可編程時鐘發生器的音頻子系統。新器件通過集成,可實現占板空間的最小化、降低系統成本,同時由于無需長貨期的外部晶體和振蕩器,縮短產品上
2011-08-10 09:01:55920 MAX3636是一個高度靈活,高精度鎖相環(PLL)時鐘發生器為下一代網絡設備的要求低抖動時鐘發生器和強大的高速數據傳輸的分布進行了優化。
2011-10-11 11:15:221329 Silicon Laboratories (芯科實驗室有限公司)日前宣布擴展其PCI Express(PCIe)時鐘發生器和時鐘緩沖器產品組合。
2012-02-02 09:31:561395 DS1086L EconOscillator?是一種3.3V、可編程時鐘發生器,可產生頻率在130kHz至66.6MHz、經過頻譜擴展(抖動)的方波輸出。
2012-03-22 15:45:06863 DS1088C是一種低成本的時鐘發生器,無需外部定時元件產生的方波輸出。是在工廠校準的頻率為133MHz的固定頻率振蕩器。該設備具有掉電引腳為功耗敏感的應用。
2012-03-30 17:13:43945 10GHz擴頻時鐘發生器的設計_胡帥帥
2017-01-07 21:28:581 IDT公司的5L35023是VersaClock? 3S可編時鐘發生器,1.8V工作,采用3 PLL架構,每個PLL可單獨可編程,允許有多達6個頻率輸出,內置主動省功耗特性(PPS),性能-功耗平衡(PPB),降過沖技術(ORT)和極低功耗DCO以及動態頻率控制(DFC),
2017-09-20 13:40:425 I DT公司多重市場時序產品部總經理Kris Rausch介紹說:“隨著我們9FGL產品系列的發布,IDT公司的低功耗、高性能PCIe時鐘發生器產品組合中增加了3.3V器件,所有這些產品都可以滿足
2018-04-13 10:09:002291 當系統時鐘發生器基本功能建立之后,CPU內狀態寄存器SR的SCG1,SCG0,CPUOFF,OSCOFF位是重要的低功耗控制位。只要任意中斷被響應,上述控制位就被壓入堆棧保存,中斷處理之后,又可
2018-04-10 17:08:481394 Microchip基于MEMS的時鐘發生器
2018-06-07 13:46:004534 Microchip基于MEMS的時鐘發生器
2018-07-08 01:23:003933 據麥姆斯咨詢報道,Microchip推出了業界尺寸最小的MEMS時鐘發生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達80%的時鐘元件布板空間。
2018-11-15 16:38:263910 AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發生器
2019-07-04 06:18:003604 TI推出超低抖動時鐘發生器,以實現更可靠的電信基礎設施設備,設計人員可以優化系統性能,簡化設備配置并減少設計周期時間。
2019-08-09 15:10:281653 SSDOI24B1AT擴頻時鐘發生器超低功耗移動式電磁干擾抑制振蕩器的數據手冊免費下載。
2020-04-17 08:00:001 本文檔的主要內容詳細介紹的是SSDOI37B1AT擴頻時鐘發生器超低功耗移動式電磁干擾抑制振蕩器的數據手冊免費下載。
2020-04-16 08:00:002 系統設計師通常側重于為應用選擇最合適的數據轉換器,在向數據轉換器提供輸入的時鐘發生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發生器的相位噪聲和抖動性能,數據轉換器動態范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:382666 AD9525: 8路LVPECL輸出低抖動時鐘發生器
2021-03-21 15:00:200 AD9571:以太網時鐘發生器,10個時鐘輸出
2021-04-16 10:21:563 LTC1480:3.3V超低功耗RS485收發器數據表
2021-04-26 16:29:068 AD9551:多業務時鐘發生器數據表
2021-04-28 10:30:520 AD9575:網絡時鐘發生器,雙輸出數據表
2021-05-09 11:06:441 超低抖動時鐘發生器和分配器最大限度地提高數據轉換器的信噪比
2021-05-18 20:57:300 時鐘發生器AD9516-0技術手冊
2022-01-25 15:59:427 。Cypress時鐘發生器兼容大量增值性能,如VCXO,擴頻和輸出相位校準,及其兼容流行接口標準的參考時鐘/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09806 Integrated Device Technology Inc. (IDT) 發布了兩款時鐘發生器,它們采用單軌 1.8V 電源供電,同時無需多個分立時序組件。據 IDT 稱,與市場上可用的解決方案相比,這可減少電路板占用空間并節省高達 60% 的功耗。
2022-08-10 15:33:06868 超低抖動時鐘發生器如何優化串行鏈路系統性能
2022-11-04 09:50:150 9ZXL1951D PCIe 時鐘發生器評估板用戶指南
2023-03-21 19:21:130 本文討論電源噪聲干擾對基于PLL的時鐘發生器的影響,并介紹幾種用于評估由此產生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用于比較測量技術,并演示如何可靠地評估參考時鐘發生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39811 極景微發布超小封裝PCIe5.0時鐘發生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標準的1輸出及2輸出時鐘發生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54999 9ZXL1951D PCIe 時鐘發生器評估板用戶指南
2023-07-07 19:19:110 時鐘合成器和時鐘發生器是兩種用于產生時鐘信號的電子器件,它們在功能和應用上有一些區別。
2023-11-09 10:26:56298 的時鐘發生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發生器。然而,如果不慎重考慮時鐘發生器、相位噪聲和抖動性能,數據轉換器、動態范圍和線性度性能可能受到嚴重的影響。...
2023-11-28 14:33:570 “核芯互聯CLG440是一顆專為高性能服務器、計算中心應用推出的支持PCIe 6.0、符合CK440Q標準的高性能時鐘發生器。
2024-01-16 15:57:40279 電子發燒友網站提供《CDCE6214超低功率時鐘發生器數據表.pdf》資料免費下載
2024-02-28 15:38:400
評論
查看更多