數字顯示電路顯示出便于人們觀測、查看的十進制數字。顯示譯碼器主要由譯碼器和驅動器兩部分組成,通常這二者都集成在一塊芯片中。
2011-11-16 14:40:125479 138譯碼器的設置目的是為了實現IO復用,單片機上IO資源緊張,掛載的外設較多,為了解決這一矛盾,引入了138譯碼器單個138譯碼器能夠利用3個IO實現8路選擇(在邏輯上相當于擴展了5個IO),比賽
2022-01-12 07:25:11
看完74hl138譯碼器的技術文檔,就編了這個。很好用的芯片。{:soso_e130:}
2012-08-19 00:54:06
3 -8譯碼器 不知怎么仿真波形弄不出來,主要是輸出引腳的波形有問題,希望大家能給以指導,感謝大家?。?!
2014-06-12 21:41:50
3-8譯碼器希望大家能夠指導指導一下!出問題的地方我已用紅色箭頭表明,感謝大家!??!
2014-06-12 22:33:56
在應用QuartusII12.0進行3-8譯碼器進行仿真設置時,會出現圖中添加文件名字,請問添加的文件需要什么格式?順便問一聲誰有Quartus12.0的實驗教程,給分享一下,先謝謝了。
2015-09-22 10:56:43
74HC138譯碼器1. 介紹在設計單片機電路的時候,單片機的IO口數量是有限的,有時并滿足不了我們的設計需求,因此為了控制更多的器件,就需要使用一些外圍的數字芯片進行引腳擴展。常用
2021-11-25 09:27:16
74LS138譯碼器是什么?74LS138譯碼器的擴展方法是什么?
2022-01-19 07:14:36
(PIO46-PIO40),鍵8、鍵7、鍵6和鍵5四位控制輸入數據,對譯碼器的工作性能進行硬件測試。(4)實驗報告1. 給出實驗Ⅰ的完整程序,說明程序中各語句的含義及其整體功能。2. 給出實驗Ⅰ的時序仿真波形報告及其分析說明。3. 給出實驗Ⅱ的硬件測試過程及結果的說明。
2009-10-11 09:22:08
編譯碼的原理是什么?如何對編譯碼算法進行仿真測試?
2021-04-28 06:54:22
第一次發帖,自己仿真的一個譯碼器,謝謝大家!
2016-03-22 13:34:35
譯碼器及其應用實驗
2017-03-21 13:36:44
那位大大能教一下bcd譯碼器和usp模塊的連接方式,需要什么過度嗎?
2012-07-15 01:06:12
譯碼器1. 譯碼器定義譯碼器是一種用以檢測輸入位(碼)的特定組合是否存在,并以特定的輸出電平來指示這種特定碼的存在的數字電路。——《數字電子技術基礎系統方法》譯碼器的功能是將具有特定含義的二進制碼
2021-12-07 09:37:27
這是譯碼器的一些資料。
2014-07-13 11:59:08
。TTL、CMOS又沒有現成譯碼器可用。故而用二極管搭建此特殊譯碼器,簡單、可靠低成本與現有系統親和度高。我的高一級的產品顯示部分用的是人機界面。
2016-11-17 09:40:39
芯片,這種數字芯片由簡單的輸入邏輯來控制輸出邏輯,比如 74HC138這個三八譯碼器,圖 3-15 是 74HC138 在我們原理圖上的一個應用。從這個名字來分析,三八譯碼器,就是把 3 種輸入狀態...
2021-07-19 09:08:52
什么是3-8譯碼器,急啊,速求
2013-03-26 16:52:38
將譯碼器的使能端看做輸入端、譯碼器的輸入端看做地址端,則全譯碼器可作什么使用
2015-05-18 11:41:06
關于138譯碼器位運算簡化代碼的思路分享
2022-02-25 07:43:15
譯碼器有哪些功能?Viterbi譯碼器是由哪幾部分組成的?
2021-05-07 07:28:33
【摘要】:Viterbi譯碼器在通信系統中應用非常普遍,針對采用DSP只能進行相對較低速率的Vit-erbi譯碼的問題,人們開始采用FPGA實現高速率Viterbi譯碼。本文首先簡單描述了
2010-04-26 16:08:39
對不同的設計方法進行分析和比較,選擇優化的設計方法,利用VHDL分別設計(15,7)BCH碼的編碼器和譯碼器,并能夠對兩部分進行單獨仿真調試,實現其相應的功能。
2012-05-10 11:36:06
在DIY的時候,有多元的選擇是最好的。不同品種,不同的廠家,可必免斷供,不同的型號可避免漲價打消制作的想法。在CPU或MCU中譯碼器器至關重要,多位譯碼器可使用74138多片聯級,4位譯碼器可選
2022-10-02 16:40:44
LDPC碼是近年來發展較快且日趨成熟的一種信道編碼方案,因其具有的優越性能和實用價值而被人們認知,但由于隨機結構的LDPC碼編譯碼器硬件實現較為復雜,具有的準循環特性QC_LDPC碼已成為IEEE802.11n(WiFi)、IEEE802.16e(WiMAX)、(DVB—S2)等眾多標準的信道編碼方案。
2019-09-30 07:19:45
顯示譯碼器是什么?如何準確設計出符合功能要求的顯示譯碼器?
2021-06-01 06:58:12
集成電路編碼器和譯碼器的工作原理即邏輯功能是什么?如何利用邏輯門去實現一種集成電路編碼器呢?如何利用譯碼器進行組合邏輯電路的設計呢?
2021-11-03 06:55:24
如何利用VHDL實現線性分組碼編譯碼器的設計?
2021-04-28 06:41:40
本文通過對長BCH碼優化方法的研究與討論,針對標準中二進制BCH碼的特性,設計了實現該譯碼器的FPGA硬件結構。
2021-06-15 09:23:27
BCH碼是目前最為常用的糾錯碼之一,我國的數字電視廣播地面傳輸標準DTMB也使用了縮短的BCH碼作為前向糾錯編碼的外碼。針對該BCH碼的特點,采用BM譯碼算法,設計了一種實時譯碼器。與其它設計方案
2021-05-25 07:04:32
本文研究了RS碼的實現方法,并基于Xilinx的FPGA芯片Spartan-6 XC6SLX45完成了RS編譯碼器的設計,同時對其進行了仿真和在線調試,并給出了功能仿真圖和測試結果。時序仿真結果表明,該編譯碼器能實現預期功能。
2021-06-21 06:23:53
如何對74LS138譯碼器進行仿真?怎樣通過單片機去控制74LS138譯碼器呢?
2021-10-14 09:26:16
基于FPGA的Turbo碼編譯碼器各模塊實現的 VHDL或verilog HDL程序。急求啊謝謝大神啦!!
2015-06-08 22:45:24
標準中LDPC碼的構造、編碼及解碼算法原理,結合MAT-LAB仿真對其算法有效性進行了分析比較?!娟P鍵詞】:數字電視傳輸系統;;低密度奇偶校驗碼;;DMB-TH;;編譯碼器【DOI】:CNKI:SUN
2010-04-23 11:36:52
畢業設計 基于EDA的CMI碼編碼譯碼器的設計,共20頁,7505字 摘要 CMI碼是一種應用于PCM四次群和光纖傳輸系統中的常用線路碼型,它具有碼變換設備簡單、便于時鐘提取、有一定的糾錯能力
2009-03-25 13:19:20
求multisim數碼顯示譯碼器仿真?。。?!譯碼器是CC4511。。。。。我的調不太通,希望看看大神做的成品,參考一下?。。?!,很急!
2015-12-21 21:13:26
Turbo碼編碼器的FPGA實現Turbo碼譯碼器的FPGA實現Turbo碼編譯碼器的性能有哪些?
2021-05-07 06:06:23
沒有辦法避免。圖3-4 局部放大波形 至此,就完成了一個基本的組合邏輯,3-8譯碼器的設計。請以此為基礎自行設計4-16譯碼器或者更高位數譯碼器,并進行仿真。小梅哥芯航線電子工作室
2016-12-20 18:54:10
實現布局布線,再進行后仿真也就是時序仿真。這是點擊RTL viewer,可以看到圖3-2的電路結構,可以看出符合預期目的。圖3-2 3-8譯碼器RTL視圖在圖3-3中可以觀察發現整體數據均存在一定
2016-12-20 18:45:04
編碼器和譯碼器一、 實驗目的掌握用邏輯門實現編碼器的方法掌握中規模集成電路編碼器和譯碼器的工作原理即邏輯功能掌握 74LS138 用作數據分配器的方法熟悉編碼器和譯碼器的級聯方法能夠利用譯碼器進行
2021-07-30 07:41:16
本文介紹了視頻編碼器和譯碼器主要特性。
2021-06-02 06:39:47
設計一個虛擬3-8譯碼器,實現138譯碼器的功能
2012-05-15 15:16:39
設計一個虛擬3-8譯碼器,實現138譯碼器的功能!急急急{:soso_e183:}
2012-05-15 15:12:44
求助一個4 16譯碼器,要求只出一個高電平其余低電平。不要告訴我加反相器,我也不想用CC4514,還有沒有別的芯片了。
2019-06-24 00:36:28
譯碼器/數據分配器
4.2.1 譯碼器的定義與功
2007-12-20 23:12:0017 ?
第4章
? 編碼器與譯碼器
2007-12-20 23:14:1857 19.4 譯碼器譯碼器的分類 1. 譯碼器 —輸入為非十進制編碼, 輸出為十進制編碼;2. 編碼器 —輸入為十進制編碼, 輸
2008-09-27 13:04:230 實驗四 譯碼器和數據選擇器一、 實驗目的熟悉集成譯碼器、數據選擇器,了解其應用二、 實驗器材雙蹤示波器74LS139 2-4線譯碼器 &nb
2009-03-20 17:57:0837 PCM編譯碼器是數字通信中必不可少的部件,MT896X系列編譯碼器性能滿足CCIT T 和ATT規范要求、且還有環回、測試等各種附加功能,片上還集成了4/5個獨立的驅動器,可簡化交換機用戶環路
2009-04-23 14:22:4020 實驗 譯碼器及其應用(綜合性設計性)
一、實驗目的1. 掌握中規模集成譯碼器的邏輯功能2. 熟悉數碼管的使用3. 能使用譯碼器進行綜合性設計二、實驗預習
2009-07-15 18:43:0920 為提高LDPC 碼的實用性,該文提出了一種QCE-PEG 校驗矩陣構造方法,給出了實現具體步驟和設計實例。該算法將構造過程分解,結合準循環擴展技術和漸進邊增長構造方法的優點,
2009-11-10 15:52:526 本文利用可編程邏輯的靈活性和Nios 的強大處理能力,將多種編譯碼模塊和微處理器模塊集成到一片FPGA 內部,方便地實現了通用編譯碼器的設計。由于采用了VHDL 語言,使系統具有可移
2009-11-30 14:27:5622 IRA碼的譯碼通常是利用BP譯碼算法來實現的,但是BP譯碼算法的硬件電路復雜。為了讓譯碼算法在復雜度和譯碼性能之間取得較好的折衷,提出一種改進型IRA譯碼算法,該算法采用偏
2010-07-05 16:23:5621 針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性
2010-11-11 16:07:5926 大約束度Viterbi譯碼器中路徑存儲單元的設計
1 引言 Viterbi譯碼算法是一種最大似然譯碼算法,目前廣泛應用于各種數據傳輸系統,特別是衛星
2007-08-15 17:21:47880 譯碼器
譯碼是編碼的逆過程,即將某個二進制翻譯成電路的某種狀態。實現譯碼操作的電路稱為譯碼器。
2008-09-27 12:59:0612537 數碼譯碼器的應用:譯碼器課件ppt
2008-12-17 14:31:201056
顯示譯碼器的應用:
2008-12-17 14:35:061260 基于BIST的編譯碼器IP核測
隨著半導體工藝的發展,片上系統SOC已成為當今一種主流技術。基于IP復用的SOC設計是通過用戶自定義邏輯(UDL)和連線將IP核整合
2008-12-27 09:25:39794 第十七講 譯碼器
6.4.1 二進制譯碼器一、二進制譯碼器 二、譯碼器CT74LS1381.邏輯圖。2.真值表。3.邏輯功能:4.
2009-03-30 16:22:267525
十六種字符譯碼器
2009-04-10 10:11:01633 譯碼器,譯碼器是什么意思
譯碼器是組合邏輯電路的一個重要的器件,其可以分為:變量譯碼和顯示譯碼兩類?! ∽兞?b class="flag-6" style="color: red">譯碼一
2010-03-08 16:32:185304 Turbo碼雖然具有優異的譯碼性能,但是由于其譯碼復雜度高,譯碼延時大等問題,嚴重制約了Turbo碼在高速通信系統中的應用。因此,如何設計一個簡單有效的譯碼器是目前Turb
2010-11-25 10:10:261772 譯碼器的功能是將一種數碼變換成另一種數碼。譯碼器的輸出狀態是其輸入變量各種組合的結果。譯碼器的輸出既可以用于驅動或控制系統其他部分。
2011-11-16 14:32:386505 本文介紹了 RS[ 255, 223 ]編譯碼器的 FPGA設計和基于線形反饋移位寄存器的編碼器設計 , 以及由伴隨式計算、關鍵方程求解、錢氏搜索、Forney算法等功能模塊組成的譯碼器。為了實現簡單
2012-05-22 10:43:4045 本軟件內容為 電子工程師DIY:LED立方 中用到的74譯碼器的相關資料:74譯碼器數據表
2012-06-25 12:00:3199 介紹了符合CCSDS標準的RS(255,223)碼譯碼器的硬件實現結構。譯碼器采用8位并行時域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結構實現
2013-01-25 16:43:4668 動態顯示-譯碼器片選實現【匯編版】動態顯示-譯碼器片選實現【匯編版】動態顯示-譯碼器片選實現【匯編版】
2015-12-29 15:51:290 動態顯示-譯碼器片選實現【C語言】動態顯示-譯碼器片選實現【C語言】動態顯示-譯碼器片選實現【C語言】動態顯示-譯碼器片選實現【C語言】
2015-12-29 15:51:360 譯碼器及其應用實驗
2016-12-29 19:01:450 38譯碼器控制LED燈每次亮一個
2017-04-21 10:52:3816 RS(ReedSolomon)編碼是一種具有較強糾錯能力的多進制BCH編碼,其既可糾正隨機錯誤,又可糾正突發錯誤。RS編譯碼器廣泛應用于通信和存儲系統,為解決高速存儲器中數據可靠性的問題,文中
2017-10-17 11:21:3246 (;A平臺,利用Xilinx lSE軟件和Verilog硬件描述語言,對譯碼器中各個子模塊進行了設計和仿真。整個譯碼器設計過程采用流水線處理方式。時序仿真結果表明在保證錯誤符號不大于8個的情況下,經過295個固有延遲之后,每個時鐘周期均可連續輸出經校正的碼字,該RS譯碼器的糾錯能
2017-11-07 15:27:0615 針對無線通信系統中對于高頻率、高吞吐量的要求,提出了一種基于ASIC的高速Viterbi譯碼器實現方案。該譯碼器在約束度小于等于9的情況下,采用全并行結構的加比選模塊。性能分析結果表明,在SMIC
2017-11-11 17:56:156 該文通過對低密度校驗(LDPC)碼的編譯碼過程進行分析,提出了一種基于FPGA 的LDPC 碼編譯碼器聯合設計方法,該方法使編碼器和譯碼器共用同一校驗計算電路和復用相同的RAM 存儲塊,有效減少
2017-11-22 07:34:013928 通過正確配置譯碼器的使能輸入端,可以將譯碼器的位數進行擴展。例如,實驗室現在只有3線- 8線譯碼器(如74138),要求我{ ]實現一個4線-16線的譯碼器。該如何設計呢?圖1是其中的一種解決方案
2017-11-23 08:44:5333057 本文首先介紹了譯碼器的定義與譯碼器的分類,其次介紹了譯碼器的作用和譯碼器的工作原理,最后介紹了譯碼器的邏輯功能。
2018-02-08 14:04:06107557 本文主要介紹了譯碼器的分類和應用。譯碼器指的是具有譯碼功能的邏輯電路,譯碼是編碼的逆過程,它能將二進制代碼翻譯成代表某一特定含義的信號(即電路的某種狀態),以表示其原來的含義。譯碼器可以分為:變量
2018-04-04 11:51:1237754 本文檔的主要內容詳細介紹的是漢明碼編譯碼器的數據手冊免費下載。
2019-12-13 08:00:000 l、變量譯碼器(又稱二進制譯碼器),以3線—8線譯碼器74LS138為例進行分析,圖5—l(a)、(b)分別為其邏輯圖及引腳排列。其中A2、A1、A0為地址輸入端,0~7為譯碼輸出端,S1、2、3為使能端。
2020-06-17 08:00:004 結構化LDPC碼可進行相應擴展通過對編譯碼算法,優化編譯碼結構進行調整,降低了編譯碼囂硬件實現中的關鍵路徑遲延,并采用Xilinx公司的Virtex一4 VLX80 FPGA芯片實現了一個碼長10 240,碼率1/2的非正則結構化LDPC碼編碼器和譯碼器。實現結果表明:該編碼器信息吞吐量為1.878 Gb/
2021-03-26 15:58:0012 對不同幀長的 Turbo碼進行譯碼。在Xinx公司的FPGA芯片xc3s20004g676上實現了幀長可變的Tunb譯碼器。在幀長為1024lit、迭代5次條件下,該譯碼器時延為0.812ms數據吞吐量
2021-04-01 11:21:465 38譯碼器文件資料
2022-06-06 14:23:074 譯碼器的邏輯功能是將每個輸入的二進制代碼譯成對應的輸出的高、低電平信號。常用的譯碼器電路有二進制譯碼器、二--進制譯碼器和顯示譯 碼器。譯碼為編碼的逆過程。它將編碼時賦予代碼的含義“翻譯”過來。實現
2023-04-26 15:39:404078 輸入:二進制代碼,有n個;
輸出:2^n 個特定信息。
1.譯碼器電路結構
以2線— 4線譯碼器為例說明
2線— 4線譯碼器的真值表為:
2023-04-30 16:29:002335
評論
查看更多