完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): LM2524D/LM3524D Regulating Pulse Width Modulator 數(shù)據(jù)表
LM3524D系列是行業(yè)標(biāo)準(zhǔn)LM3524的改進(jìn)版。它具有改進(jìn)的規(guī)格和附加功能,但引腳與現(xiàn)有的3524系列兼容。新功能減少了對(duì)原始版本中經(jīng)常需要的額外外部電路的需求。
LM3524D具有±1%精度的5V基準(zhǔn)電壓源。輸出驅(qū)動(dòng)晶體管的載流能力已提高到200 mA,同時(shí)降低V CEsat 并將V CE 擊穿增加到60V。誤差放大器的共模電壓范圍已升至5.5V,無需使用5V基準(zhǔn)電阻分壓器。
在LM3524D中,電路偏置線已與閉合電路隔離。下針。這可以防止振蕩器脈沖幅度和頻率受到關(guān)閉的干擾。此外,在高頻率(?300kHz)下,最大值每輸出占空比提高到44%,而最大值為35%。其他3524s的占空比。
此外,LM3524D現(xiàn)在可以通過引腳3進(jìn)行外部同步。此外,即使在嘈雜的環(huán)境中,也增加了一個(gè)鎖存器以確保每個(gè)周期一個(gè)脈沖。 LM3524D包括雙脈沖抑制邏輯,可確保在關(guān)閉條件消除后,T觸發(fā)器的狀態(tài)僅在第一個(gè)時(shí)鐘脈沖到達(dá)后才會(huì)發(fā)生變化。此功能可防止相同的輸出連續(xù)兩次脈沖,從而降低推挽設(shè)計(jì)中內(nèi)核飽和的可能性。
所有商標(biāo)均為其各自所有者的財(cái)產(chǎn)。
? |
---|
Topology |
Control Method |
Vin (Min) (V) |
Vin (Max) (V) |
Frequency (Max) (kHz) |
UVLO Thresholds On/Off (V) |
Duty Cycle (Max) (%) |
Gate Drive (Typ) (A) |
Features |
Rating |
Operating Temperature Range (C) |
Pin/Package |
? |
LM3524D |
---|
Boost Flyback Forward Full-Bridge Half-Bridge Push-Pull ? ? |
Voltage ? ? |
8 ? ? |
40 ? ? |
350 ? ? |
N/A ? ? |
90 ? ? |
0.2 ? ? |
Adjustable Switching Frequency Error Amplifier Multi-topology Synchronization Pin ? ? |
Catalog ? ? |
0 to 125 ? ? |
16PDIP 16SOIC ? ? |