完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
SN65LVDS822是一種高級Flatlink低壓差分信號(LVDS)接收器,采用現代化CMOS工藝。該器件具有幾個獨特的功能,其中包括3個可選CMOS輸出轉換率,1.8V至3.3V的CMOS輸出電壓支持,一個引腳分配交換選項,集成差分端接(可配置),一個自動低功耗模式和4:27和2:27解串化模式。它與諸如SN75LVDS83B,SN65LVDS93A的TI FlatLink?發送器以及符合TIA /EIA 644-A標準的標準工業用LVDS發送器兼容。
SN65LVDS822特有一個自動低功耗待機模式,當LVDS時鐘被禁用時激活。此器件在將低壓施加到引腳SHTDN#上時進入一個平均低功耗關斷模式。
SN65LVDS822采用48引腳7mm x 7mm塑料四方扁平無引線(QFN)封裝,封裝的焊球間距為0.5mm,并且可在-40°C至85°C的工業環境溫度范圍內使用。
在標準7x模式下支持4MHz至54MHz的時鐘頻率范LVDS數據一同使用。對于56Mbps至378Mbps的LVDS的數據速率,此14x模式支持4MHz至27MHz的頻率.LVDS時鐘頻率始終與CMOS輸出時鐘頻率相匹配。為可,數據速率在28Mbps至378Mbps之間的LVDS數據一同使用。實現正常運行,在時鐘線路上監視直流共模電壓。此器件的設計可支持1/16 VGA(160×120)至1024×600范圍內的分辨率,每秒60幀,24位彩色。
SN65LVDS822特有一個自動低功耗待機模式,當LVDS時鐘被禁用時激活。此器件在將低壓施加到引腳SHTDN#上時進入平均低功耗關斷模式。在這兩個低功耗模式中,所有CMOS輸出驅動為低電平。所有輸入引腳具有故障安全保護功能,此功能在電源電壓為高值且穩定前,可防止器件損壞。
SN65LVDS822采用48引腳7mm x 7mm塑料四方扁平無引線(QFN)封裝,封裝的焊球間距為0.5mm,并且可在-40°C至85°C的工業環境溫范圍內使用。
所有商標均歸其所有專營業主。
? |
---|
Protocols |
Function |
Parallel Bus Width (bits) |
Compression Ratio |
ESD (kV) |
Input Compatibility |
Output Compatibility |
Supply Voltage(s) (V) |
Data Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
SN65LVDS822 |
---|
Channel-Link I ? ? |
Deserializer ? ? |
27 ? ? |
27 to 4 ? ? |
3 ? ? |
LVDS ? ? |
CMOS ? ? |
3.3 ? ? |
1458 ? ? |
Catalog ? ? |
-40 to 85 ? ? |
VQFN ? ? |
48VQFN: 49 mm2: 7 x 7(VQFN) ? ? |
48VQFN ? ? |