資料介紹
The Teridian 73M2901CE supports the use of a host-based software module for V.42 / MNP 2-4 Error correction Protocol and SDLC operation. These protocol operations require a special mode from the 73M2901CE called quasi-synchronous. This mode of operation is enabled via the ATY4 command. Quasi-synchronous operation (sometimes called the pseudo-synchronous) is a feature of the 73M2901CE modem to perform an asynchronous to synchronous conversion (and vice versa) to the data going over the DTE interface to and from the Host system. The following discussion describes the operation of this mode. HDLC, SDLC, as well as V.42 and MNP Error control protocols, use a synchronous data format. The data is sent via 8 bit octets synchronized by the Transmit and Receive Clocks. A problem arises when sending data to and from the host system because most hosts do not have a synchronous connection to the modem data pump. These systems generally only have an asynchronous UART for sending and receiving serial data. A UART does not use the Transmit and Receive Clocks from the modem; instead it transfers data as characters using extra bits called Start and Stop bits to convey timing information. If the UART is not sending data, the Transmit pin is held in a high, or in a “Marking” state. If the UART wishes to transmit a byte (Octet) of data, a “Start Bit” is transmitted first. A Start Bit or low state is sent for one bit time before the first bit of data is transmitted. After the 8 bits of data are transmitted, the UART returns to the high, or “Marking” state for an additional bit time before more data can be transmitted. This trailing “Marking” time is called the “Stop Bit”。 These extra bits added to the data stream represent 20% more data than what would normally be transmitted with the data bits only. Synchronous data, without a protocol, does not add overhead to the actual data.
- HDLC協議IP核的設計與實現
- 如何使用FPGA實現HDLC協議控制器 15次下載
- 采用FPGA實現同步、幀同步系統的設計 12次下載
- 基于DSP與FPGA實現的HDLC系統 1次下載
- 基于DSP與FPGA實現的HDLC 0次下載
- 異步傳輸方式的HDLC協議的實現 62次下載
- 基于FPGA的HDLC協議控制器 93次下載
- 基于DSP和FPGA的HDLC協議通訊電路設計 98次下載
- WTB網絡HDLC在FPGA中的實現
- 基于FPGA的高速同步HDLC通信控制器設計
- 準同步采樣技術及其DSP實現方法
- 準同步采樣技術及其DSP實現方法
- 基于 ARM 的HDLC 通信的DMA實現
- 基于ARM的HDLC通信的DMA實現
- 準同步寬帶CDMA衛星移動通信分析
- 什么是RS485?淺談RS485組網方式 3301次閱讀
- 同步模式下OpenVINO2023 SDK的推理方式 746次閱讀
- 如何利用DS31256 HDLC控制器實現間隔時鐘應用 743次閱讀
- Rsync遠程數據同步工具簡介 825次閱讀
- 采用Quartus II軟件和EP2C5芯片實現新型位同步提取電路的設計 3359次閱讀
- 采用電流型控制芯片UC3846實現電源交錯并聯時的同步運行設計 6950次閱讀
- 國內地鐵采用什么供電方式 3.6w次閱讀
- HPI接口的工作模式以及與上位主機的連接方式解析 7553次閱讀
- USB控制主機的測試及原理 2208次閱讀
- 如何采用STM32配置SPI實現同步通信 6032次閱讀
- 詳解電梯系統涉及到的兩種主機:異步主機與同步主機 2.1w次閱讀
- 針對飛控模擬裝置的HDLC協議控制器的設計 2675次閱讀
- pwm調制原理同步調制_幾種pwm調制方式介紹 6.9w次閱讀
- 如何實現功率測量的“神同步” 3059次閱讀
- 采用掃描振鏡與高溫計的激光焊接技術 1479次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1489次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 91次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 9次下載 | 免費
- 6基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 3次下載 | 免費
- 8基于單片機的紅外風扇遙控
- 0.23 MB | 3次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30319次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537791次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多