資料介紹
1 引言
隨著同防工業對精確制導武器要求的不斷提高,武器系統總體設計方案的日趨復雜,以及電子元器件水平的飛速發展。導引頭信號處理器的功能越來越復雜,硬件規模越來越大.處理速度也越來越高.而且產品的更新速度加快,生命周期縮短。實現功能強、性能指標高、抗干擾能力強、工作穩定可靠、體積小、功耗低、結構緊湊合理符合彈載要求的導引頭信號處理器已經勢在必行。過去單一采用DSP處理器搭建信號處理器已經不能滿足要求.FPGA+DSP的導引頭信號處理結構成為當前以及未來一段時間的主流。
FPGA和DSP處理器具有截然不同的架構,在一種器件上非常有效的算法.在另一種器件上可能效率會非常低。如果目標要求大量的并行處理或者最大的多通道流量,那么單純基于DSP的硬件系統就可能需要更大的面積,成本或功耗。一個FPGA僅在一個器件上就能高提供多達550個并行乘法和累加運算,從而以較少的器件和較低的功耗提供同樣的性能。但對于定期系數更新,決策控制任務或者高速串行處理任務,FPGA的優化程度遠不如DSP。
FPGA+DSP的數字硬件系統正好結合了兩者的優點,兼顧了速度和靈活性。本文以導引頭信號處理系統為例說明FPGA+DSP系統中FPGA的關鍵技術。
2 系統組成
本系統南一片FPGA和一片DSP來組成,FPGA在實時并行計算實現標準數字信號處理算法的能力遠強于DSP,因此數字接收系統信號處理要用到的FIR濾波、FFT、IFFT等算法,在FPGA中實現要遠快于用DSP,且FPGA廠商提供了非常豐富易用的能實現數字信號處理的參數Core.可以大大簡化開發過程。而且,FPGA支持丁程師設計高度并行的架構以及有大量乘法器和存儲器資源,因此將數字下變頻(DDC),脈壓(PC),動目標檢測(MTD),恒虛警處理(CFAR)等也在FPGA中實現,可有效提高實時性,集成度和穩定性。而DSP用來進行其他復雜信號處理,比如自動目標識別、抗干擾等。
FPGA和DSP的通信通過32位的數據總線聯通。FPGA通過此數據總線把柃測得到的目標信息傳遞給DSP做后續處理,DSP則通過數據總線傳遞控制信息。
圖1 FPGA+DSP的系統組成框圖
3 FPGA設計中的關鍵技術
3.1 跨時鐘域的設計
3.1.1基礎
只有最初級的邏輯電路才使用單一的時鐘。大多數與數據傳輸相關的應用都有與牛俱來的挑戰,即跨越多個時鐘域的數據移動,例如磁盤控制器、CDROM/DVD控制器、調制解調器、網卡以及網絡處理器等。當信號從一個時鐘域傳送到另一個時鐘域時,出現在新時鐘域的信號是異步信號。
在現代IC、ASIC以及FPGA設計中,許多軟件程序可以幫助工程師建立幾百萬門的電路。但這些程序都無法解決信號同步問題。設計者需要了解可靠的設計技巧,以減少電路在跨時鐘域通信時的故障風險。
從事多時鐘設計的第一步是要理解信號穩定性問題。當一個信號跨越某個時鐘域時.對新時鐘域的電路來說它就是一個異步信號。接收該信號的電路需要對其進行同步。同步可以防止第一級存儲單元(觸發器)的亞穩態在新的時鐘域里傳播蔓延。
亞穩態是指觸發器無法在某個規定時間段內達到一個可確認的狀態。當一個觸發器進入亞穩態時,既尤法預測該單元的輸}}{電平,也無法預測何時輸出才能穩定在某個正確的電平上。在這個穩定期問,觸發器輸出一些中間級電平,或者可能處于振蕩狀態,并且這種尤用的輸出電平可以滑信號通道上的各個觸發器級聯式傳播下去。
由于數據率比較低,而FPGA的工作頻率可以很高,所以在雷達信號處理機的FPGA設計中,勢必要引入跨時鐘域的設計,例如在某項口中,控制網絡為10M.脈沖壓縮工作時鐘為200M,MTD、CFAR為80M,是個典型的跨時鐘域設計。
隨著同防工業對精確制導武器要求的不斷提高,武器系統總體設計方案的日趨復雜,以及電子元器件水平的飛速發展。導引頭信號處理器的功能越來越復雜,硬件規模越來越大.處理速度也越來越高.而且產品的更新速度加快,生命周期縮短。實現功能強、性能指標高、抗干擾能力強、工作穩定可靠、體積小、功耗低、結構緊湊合理符合彈載要求的導引頭信號處理器已經勢在必行。過去單一采用DSP處理器搭建信號處理器已經不能滿足要求.FPGA+DSP的導引頭信號處理結構成為當前以及未來一段時間的主流。
FPGA和DSP處理器具有截然不同的架構,在一種器件上非常有效的算法.在另一種器件上可能效率會非常低。如果目標要求大量的并行處理或者最大的多通道流量,那么單純基于DSP的硬件系統就可能需要更大的面積,成本或功耗。一個FPGA僅在一個器件上就能高提供多達550個并行乘法和累加運算,從而以較少的器件和較低的功耗提供同樣的性能。但對于定期系數更新,決策控制任務或者高速串行處理任務,FPGA的優化程度遠不如DSP。
FPGA+DSP的數字硬件系統正好結合了兩者的優點,兼顧了速度和靈活性。本文以導引頭信號處理系統為例說明FPGA+DSP系統中FPGA的關鍵技術。
2 系統組成
本系統南一片FPGA和一片DSP來組成,FPGA在實時并行計算實現標準數字信號處理算法的能力遠強于DSP,因此數字接收系統信號處理要用到的FIR濾波、FFT、IFFT等算法,在FPGA中實現要遠快于用DSP,且FPGA廠商提供了非常豐富易用的能實現數字信號處理的參數Core.可以大大簡化開發過程。而且,FPGA支持丁程師設計高度并行的架構以及有大量乘法器和存儲器資源,因此將數字下變頻(DDC),脈壓(PC),動目標檢測(MTD),恒虛警處理(CFAR)等也在FPGA中實現,可有效提高實時性,集成度和穩定性。而DSP用來進行其他復雜信號處理,比如自動目標識別、抗干擾等。
FPGA和DSP的通信通過32位的數據總線聯通。FPGA通過此數據總線把柃測得到的目標信息傳遞給DSP做后續處理,DSP則通過數據總線傳遞控制信息。
圖1 FPGA+DSP的系統組成框圖
3 FPGA設計中的關鍵技術
3.1 跨時鐘域的設計
3.1.1基礎
只有最初級的邏輯電路才使用單一的時鐘。大多數與數據傳輸相關的應用都有與牛俱來的挑戰,即跨越多個時鐘域的數據移動,例如磁盤控制器、CDROM/DVD控制器、調制解調器、網卡以及網絡處理器等。當信號從一個時鐘域傳送到另一個時鐘域時,出現在新時鐘域的信號是異步信號。
在現代IC、ASIC以及FPGA設計中,許多軟件程序可以幫助工程師建立幾百萬門的電路。但這些程序都無法解決信號同步問題。設計者需要了解可靠的設計技巧,以減少電路在跨時鐘域通信時的故障風險。
從事多時鐘設計的第一步是要理解信號穩定性問題。當一個信號跨越某個時鐘域時.對新時鐘域的電路來說它就是一個異步信號。接收該信號的電路需要對其進行同步。同步可以防止第一級存儲單元(觸發器)的亞穩態在新的時鐘域里傳播蔓延。
亞穩態是指觸發器無法在某個規定時間段內達到一個可確認的狀態。當一個觸發器進入亞穩態時,既尤法預測該單元的輸}}{電平,也無法預測何時輸出才能穩定在某個正確的電平上。在這個穩定期問,觸發器輸出一些中間級電平,或者可能處于振蕩狀態,并且這種尤用的輸出電平可以滑信號通道上的各個觸發器級聯式傳播下去。
由于數據率比較低,而FPGA的工作頻率可以很高,所以在雷達信號處理機的FPGA設計中,勢必要引入跨時鐘域的設計,例如在某項口中,控制網絡為10M.脈沖壓縮工作時鐘為200M,MTD、CFAR為80M,是個典型的跨時鐘域設計。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 《抑制開關磁阻電機振動的結構設計研究》pdf 3次下載
- 《捷聯導引頭穩定與跟蹤技術》pdf 0次下載
- 基于FPGA+DSP彈載SAR信號處理系統設計
- DSP中MAC的微系統結構設計
- 如何進行相控陣雷達導引頭收發系統的設計 20次下載
- 相控陣雷達導引頭的介紹及其數字平臺設計 10次下載
- FPGA+DSP導引頭信號處理中FPGA設計的關鍵技術解析 1次下載
- 基于導引頭信號處理系統探究FPGA+DSP系統中FPGA的關鍵技術 1次下載
- 基于FPGA+DSP實時圖像采集處理系統設計 9次下載
- 脈沖多普勒雷達導引頭實時雜波模型 22次下載
- 相控陣雷達導引頭捷聯去耦數字平臺設計 36次下載
- FPGA+DSP導引頭信號處理中FPGA設計的關鍵技術
- FPGA+DSP導引頭信號處理中FPGA設計的關鍵技術
- 嵌入式DSP處理器的體系結構設計
- 基于DSP Builder的電視導引頭跟蹤控制系統設計
- 機械結構設計解決方案 1033次閱讀
- 可編程導引頭模擬器怎么用 625次閱讀
- 基于ML的異構金屬材料結構設計及性能預測 1136次閱讀
- Tesla充電口結構設計的變化 879次閱讀
- 一種基于DSP+FPGA結構的通用飛控計算機設計方法介紹 2183次閱讀
- 變頻電動機結構設計注意事項 4098次閱讀
- 微帶天線的功率容量能否滿足相控陣導引頭的要求? 8437次閱讀
- 淺析FPGA+DSP結構中的配置方式 8001次閱讀
- 關于FPGA的幾點問題,你了解嗎? 2774次閱讀
- 關于一種小型、高效反輻射導引頭接收方案的設計 6070次閱讀
- 基于FPGA+DSP的視頻控制的智能交通燈設計 2043次閱讀
- 一文了解FPGA與DSP的區別、特點及用途 2.9w次閱讀
- 基于FPGA+DSP架構視頻處理系統設計 1255次閱讀
- ADSS光纜結構設計與施工問題的探討 2494次閱讀
- FPGA+DSP的高速通信接口設計與實現 7623次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1489次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 91次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 9次下載 | 免費
- 6基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 3次下載 | 免費
- 8基于單片機的紅外風扇遙控
- 0.23 MB | 3次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30319次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537791次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多