資料介紹
verilog教程目錄 譯者序 前言
第1章 簡介 1
1.1 什么是Verilog HDL? 1
1.2 歷史 1
1.3 主要能力 1
第2章 HDL指南 4
2.1 模塊 4
2.2 時延 5
2.3 數據流描述方式 5
2.4 行為描述方式 6
2.5 結構化描述形式 8
2.6 混合設計描述方式 9
2.7 設計模擬 10
第3章 Verilog語言要素 14
3.1 標識符 14
3.2 注釋 14
3.3 格式 14
3.4 系統任務和函數 15
3.5 編譯指令 15
3.5.1 `define和`undef 15
3.5.2 `ifdef、`else 和`endif 16
3.5.3 `default_nettype 16
3.5.4 `include 16
3.5.5 `resetall 16
3.5.6 `timescale 16
3.5.7 `unconnected_drive和
`nounconnected_drive 18
3.5.8 `celldefine 和 `endcelldefine 18
3.6 值集合 18
3.6.1 整型數 18
3.6.2 實數 19
3.6.3 字符串 20
3.7 數據類型 20
3.7.1 線網類型 20
3.7.2 未說明的線網 23
3.7.3 向量和標量線網 23
3.7.4 寄存器類型 23
3.8 參數 26
第4章 表達式 28
4.1 操作數 28
4.1.1 常數 28
4.1.2 參數 29
4.1.3 線網 29
4.1.4 寄存器 29
4.1.5 位選擇 29
4.1.6 部分選擇 29
4.1.7 存儲器單元 30
4.1.8 函數調用 30
4.2 操作符 30
4.2.1 算術操作符 31
4.2.2 關系操作符 33
4.2.3 相等關系操作符 33
4.2.4 邏輯操作符 34
4.2.5 按位操作符 35
4.2.6 歸約操作符 36
4.2.7 移位操作符 36
4.2.8 條件操作符 37
4.2.9 連接和復制操作 37
4.3 表達式種類 38
第5章 門電平模型化 39
5.1 內置基本門 39
5.2 多輸入門 39
5.3 多輸出門 41
5.4 三態門 41
5.5 上拉、下拉電阻 42
5.6 MOS開關 42
5.7 雙向開關 44
5.8 門時延 44
5.9 實例數組 45
5.10 隱式線網 45
5.11 簡單示例 46
5.12 2-4解碼器舉例 46
5.13 主從觸發器舉例 47
5.14 奇偶電路 47
第6章 用戶定義的原語 49
6.1 UDP的定義 49
6.2 組合電路UDP 49
6.3 時序電路UDP 50
6.3.1 初始化狀態寄存器 50
6.3.2 電平觸發的時序電路UDP 50
6.3.3 邊沿觸發的時序電路UDP 51
6.3.4 邊沿觸發和電平觸發的混合行為 51
6.4 另一實例 52
6.5 表項匯總 52
第7章 數據流模型化 54
7.1 連續賦值語句 54
7.2 舉例 55
7.3 線網說明賦值 55
7.4 時延 55
7.5 線網時延 57
7.6 舉例 57
7.6.1 主從觸發器 57
7.6.2 數值比較器 58
第8章 行為建模 59
8.1 過程結構 59
8.1.1 initial 語句 59
8.1.2 always語句 61
8.1.3 兩類語句在模塊中的使用 62
8.2 時序控制 63
8.2.1 時延控制 63
8.2.2 事件控制 64
8.3 語句塊 65
8.3.1 順序語句塊 66
8.3.2 并行語句塊 67
8.4 過程性賦值 68
8.4.1 語句內部時延 69
8.4.2 阻塞性過程賦值 70
8.4.3 非阻塞性過程賦值 71
8.4.4 連續賦值與過程賦值的比較 72
8.5 if 語句 73
8.6 case語句 74
8.7 循環語句 76
8.7.1 forever 循環語句 76
8.7.2 repeat 循環語句 76
8.7.3 while 循環語句 77
8.7.4 for 循環語句 77
8.8 過程性連續賦值 78
8.8.1 賦值—重新賦值 78
8.8.2 force與release 79
8.9 握手協議實例 80
第9章 結構建模 83
9.1 模塊 83
9.2 端口 83
9.3 模塊實例語句 83
9.3.1 懸空端口 84
9.3.2 不同的端口長度 85
9.3.3 模塊參數值 85
9.4 外部端口 87
9.5 舉例 89
第10章 其他論題 91
10.1 任務 91
10.1.1 任務定義 91
10.1.2 任務調用 92
10.2 函數 93
10.2.1 函數說明部分 93
10.2.2 函數調用 94
10.3 系統任務和系統函數 95
10.3.1 顯示任務 95
10.3.2 文件輸入/輸出任務 97
10.3.3 時間標度任務 99
10.3.4 模擬控制任務 99
10.3.5 定時校驗任務 100
10.3.6 模擬時間函數 101
10.3.7 變換函數 102
10.3.8 概率分布函數 102
10.4 禁止語句 103
10.5 命名事件 104
10.6 結構描述方式和行為描述方式的
混合使用 106
10.7 層次路徑名 107
10.8 共享任務和函數 108
10.9 值變轉儲文件 110
10.9.1 舉例 111
10.9.2 VCD文件格式 112
10.10 指定程序塊 113
10.11 強度 114
10.11.1 驅動強度 114
10.11.2 電荷強度 115
10.12 競爭狀態 116
第11章 驗證 118
11.1 編寫測試驗證程序 118
11.2 波形產生 118
11.2.1 值序列 118
11.2.2 重復模式 119
11.3 測試驗證程序實例 123
11.3.1 解碼器 123
11.3.2 觸發器 124
11.4 從文本文件中讀取向量 126
11.5 向文本文件中寫入向量 127
11.6 其他實例 128
11.6.1 時鐘分頻器 128
11.6.2 階乘設計 130
11.6.3 時序檢測器 132
第12章 建模實例 136
12.1 簡單元件建模 136
12.2 建模的不同方式 138
12.3 時延建模 139
12.4 條件操作建模 141
12.5 同步時序邏輯建模 142
12.6 通用移位寄存器 145
12.7 狀態機建模 145
12.8 交互狀態機 147
12.9 Moore有限狀態機建模 150
12.10 Mealy型有限狀態機建模 151
12.11 簡化的21點程序 153
附錄 語法參考 157
參考文獻 172
第1章 簡介 1
1.1 什么是Verilog HDL? 1
1.2 歷史 1
1.3 主要能力 1
第2章 HDL指南 4
2.1 模塊 4
2.2 時延 5
2.3 數據流描述方式 5
2.4 行為描述方式 6
2.5 結構化描述形式 8
2.6 混合設計描述方式 9
2.7 設計模擬 10
第3章 Verilog語言要素 14
3.1 標識符 14
3.2 注釋 14
3.3 格式 14
3.4 系統任務和函數 15
3.5 編譯指令 15
3.5.1 `define和`undef 15
3.5.2 `ifdef、`else 和`endif 16
3.5.3 `default_nettype 16
3.5.4 `include 16
3.5.5 `resetall 16
3.5.6 `timescale 16
3.5.7 `unconnected_drive和
`nounconnected_drive 18
3.5.8 `celldefine 和 `endcelldefine 18
3.6 值集合 18
3.6.1 整型數 18
3.6.2 實數 19
3.6.3 字符串 20
3.7 數據類型 20
3.7.1 線網類型 20
3.7.2 未說明的線網 23
3.7.3 向量和標量線網 23
3.7.4 寄存器類型 23
3.8 參數 26
第4章 表達式 28
4.1 操作數 28
4.1.1 常數 28
4.1.2 參數 29
4.1.3 線網 29
4.1.4 寄存器 29
4.1.5 位選擇 29
4.1.6 部分選擇 29
4.1.7 存儲器單元 30
4.1.8 函數調用 30
4.2 操作符 30
4.2.1 算術操作符 31
4.2.2 關系操作符 33
4.2.3 相等關系操作符 33
4.2.4 邏輯操作符 34
4.2.5 按位操作符 35
4.2.6 歸約操作符 36
4.2.7 移位操作符 36
4.2.8 條件操作符 37
4.2.9 連接和復制操作 37
4.3 表達式種類 38
第5章 門電平模型化 39
5.1 內置基本門 39
5.2 多輸入門 39
5.3 多輸出門 41
5.4 三態門 41
5.5 上拉、下拉電阻 42
5.6 MOS開關 42
5.7 雙向開關 44
5.8 門時延 44
5.9 實例數組 45
5.10 隱式線網 45
5.11 簡單示例 46
5.12 2-4解碼器舉例 46
5.13 主從觸發器舉例 47
5.14 奇偶電路 47
第6章 用戶定義的原語 49
6.1 UDP的定義 49
6.2 組合電路UDP 49
6.3 時序電路UDP 50
6.3.1 初始化狀態寄存器 50
6.3.2 電平觸發的時序電路UDP 50
6.3.3 邊沿觸發的時序電路UDP 51
6.3.4 邊沿觸發和電平觸發的混合行為 51
6.4 另一實例 52
6.5 表項匯總 52
第7章 數據流模型化 54
7.1 連續賦值語句 54
7.2 舉例 55
7.3 線網說明賦值 55
7.4 時延 55
7.5 線網時延 57
7.6 舉例 57
7.6.1 主從觸發器 57
7.6.2 數值比較器 58
第8章 行為建模 59
8.1 過程結構 59
8.1.1 initial 語句 59
8.1.2 always語句 61
8.1.3 兩類語句在模塊中的使用 62
8.2 時序控制 63
8.2.1 時延控制 63
8.2.2 事件控制 64
8.3 語句塊 65
8.3.1 順序語句塊 66
8.3.2 并行語句塊 67
8.4 過程性賦值 68
8.4.1 語句內部時延 69
8.4.2 阻塞性過程賦值 70
8.4.3 非阻塞性過程賦值 71
8.4.4 連續賦值與過程賦值的比較 72
8.5 if 語句 73
8.6 case語句 74
8.7 循環語句 76
8.7.1 forever 循環語句 76
8.7.2 repeat 循環語句 76
8.7.3 while 循環語句 77
8.7.4 for 循環語句 77
8.8 過程性連續賦值 78
8.8.1 賦值—重新賦值 78
8.8.2 force與release 79
8.9 握手協議實例 80
第9章 結構建模 83
9.1 模塊 83
9.2 端口 83
9.3 模塊實例語句 83
9.3.1 懸空端口 84
9.3.2 不同的端口長度 85
9.3.3 模塊參數值 85
9.4 外部端口 87
9.5 舉例 89
第10章 其他論題 91
10.1 任務 91
10.1.1 任務定義 91
10.1.2 任務調用 92
10.2 函數 93
10.2.1 函數說明部分 93
10.2.2 函數調用 94
10.3 系統任務和系統函數 95
10.3.1 顯示任務 95
10.3.2 文件輸入/輸出任務 97
10.3.3 時間標度任務 99
10.3.4 模擬控制任務 99
10.3.5 定時校驗任務 100
10.3.6 模擬時間函數 101
10.3.7 變換函數 102
10.3.8 概率分布函數 102
10.4 禁止語句 103
10.5 命名事件 104
10.6 結構描述方式和行為描述方式的
混合使用 106
10.7 層次路徑名 107
10.8 共享任務和函數 108
10.9 值變轉儲文件 110
10.9.1 舉例 111
10.9.2 VCD文件格式 112
10.10 指定程序塊 113
10.11 強度 114
10.11.1 驅動強度 114
10.11.2 電荷強度 115
10.12 競爭狀態 116
第11章 驗證 118
11.1 編寫測試驗證程序 118
11.2 波形產生 118
11.2.1 值序列 118
11.2.2 重復模式 119
11.3 測試驗證程序實例 123
11.3.1 解碼器 123
11.3.2 觸發器 124
11.4 從文本文件中讀取向量 126
11.5 向文本文件中寫入向量 127
11.6 其他實例 128
11.6.1 時鐘分頻器 128
11.6.2 階乘設計 130
11.6.3 時序檢測器 132
第12章 建模實例 136
12.1 簡單元件建模 136
12.2 建模的不同方式 138
12.3 時延建模 139
12.4 條件操作建模 141
12.5 同步時序邏輯建模 142
12.6 通用移位寄存器 145
12.7 狀態機建模 145
12.8 交互狀態機 147
12.9 Moore有限狀態機建模 150
12.10 Mealy型有限狀態機建模 151
12.11 簡化的21點程序 153
附錄 語法參考 157
參考文獻 172
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- Verilog HDL入門教程.pdf 115次下載
- Verilog HIDL的RTL設計風格指南資源下載 9次下載
- 基于Verilog的FPGA與USB 2.0高速接口設計資料下載
- 陪兒子做作業,我用上了C語言和Verilog資料下載
- +:和-:符號,Verilog標準文檔中的一個語法資料下載
- Verilog的黃金參考指南資料免費下載 24次下載
- Verilog黃金參考指南的中文版免費下載 0次下載
- Verilog黃金參考指南資料免費下載 22次下載
- Verilog硬件描述語言的學習課件免費下載 17次下載
- Verilog HDL教程135例免費下載 67次下載
- FPGA的Verilog學習教程課件免費下載 14次下載
- LED流水燈的Verilog設計實例資料合集免費下載 20次下載
- Verilog的135個經典設計實例程序合集免費下載 108次下載
- 輕松成為設計高手Verilog HDL實用精解的源代碼合集免費下載 205次下載
- Verilog HDL視頻教程的詳細資料合集免費下載 39次下載
- 例說Verilog HDL和VHDL區別 2109次閱讀
- 講一講芯片設計中的verilog是什么 933次閱讀
- 二十進制編碼器及Verilog HDL描述 Verilog HDL程序的基本結構及特點 2277次閱讀
- IC設計之Verilog代碼規范 1097次閱讀
- System Verilog的概念以及與Verilog的對比 1191次閱讀
- 什么樣的Verilog代碼風格是好的風格? 1352次閱讀
- Verilog程序編寫規范 3757次閱讀
- Verilog的程序框架案例 1337次閱讀
- 如何通過仿真器理解Verilog語言的思路 1320次閱讀
- Verilog系統函數和邊沿檢測 2089次閱讀
- Verilog HDL和VHDL的區別 1.3w次閱讀
- 關于Verilog語言標準層次問題 4912次閱讀
- verilog是什么_verilog的用途和特征是什么 4.4w次閱讀
- 關于verilog的學習經驗簡單分享 2800次閱讀
- Verilog實現74LS194芯片設計程序 6535次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多